Anda di halaman 1dari 4

ADDER & SUBTRACTOR

HALF ADDER merupakan rangkaian penjumlah yang tidak menyertakan bawaan sebelumnya (previous carry) pada inputnya. Dari definisi tersebut dapat disusun tabel kebenaran :

Keterangan : A : Augend (bilangan yang dijumlahkan) B : Addend ( bilangan penjumlah ) S : Sum (hasil Jumlah) Cn : Next Carry (bawaan berikutnya) Persamaan output dari half adder sbb :

Half substractor Merupakan suatu rangkaian yang dapat untuk digunakan untuk melakukan operasi pengurangan data-data bilangan biner hingga satu bit saja. Tabel Kebenaran :

Gerbang Logika :

Full substractor Rangkaian ini digunakan untuk melakukan operasi pengurangan bilangan-bilangan biner yang lebih dari 1-bit. Dengan 3 terminal input yang dimilkinya, yaitu terminal-terminal BORROW input, maka rangkaian ini mampu melakukan operasi pengurangan logika dengan 8 variasi keadaan dari input-inputnya. Gerbang Logika :

Pencacah
Pencacah/ counter merupakan rangkaian logika pengurut. Pencacah mempunyai karakteristik penting yaitu jumlah hitungan maksimum (modulus pencacah), menghitung keatas atau ke bawah, operasi asinkron atau sinkron dan bergerak bebas atau berhenti sendiri. Pencacah biasa digunakan untuk menghitung banyaknya detak pulsa dalam waktu yang tersedia (pengukuran frekwensi), untuk membagi frekwensi, dan penyimpan data, dapat digunakan penyimpan data dan dapat juga digunakan dalam pengurutan alamat dalam beberapa rangkaian aritmetika. Untuk menyusun rangkaian pencacah digunakan flip-flop. Sebelum mulai mencacah, maka semua flip-flop harus di RESET terlebih dahulu, maka semua Q=0, semua input J clanK juga menjadi = 0, kecuali flip-flop(1). Pada saat mulai mencacah semua input J dan K harus bernilai = 1. Rangkaian pencacah:

Tabel Kebenaran: