VOUT = 0,636.VP
RL VOUT
VP =
VSEK ( PEAK )
2 PIV = 2.VP
VP VSEK t
D1 VOUT
D2
D1
D2
Penyearah Jembatan
A D4 D1 D3 B D2 RL VOUT
VP VSEK t
D4
D1
D3 B -
D2 RL VOUT
Pada saat A positip, arus mengalir ke RL melalui D1 dan kembali ke B melalui D3.
D4
D1
D3 B +
D2 RL VOUT
Pada saat B positip, arus mengalir ke RL melalui D2 dan kembali ke A melalui D4.
VRIPPLE 2
VRIPPLE =
C RL
I DC f .C
V1
V2
I DC
VP RL
f = 50 Hz PIV = 2.VP
A +
V1
V2
I1
I2
RL
VOUT
Pada saat A positip, I1 akan mengisi kapasitor C dan I2 akan mengalir melalui beban R L. Pada saat A negatip, I1 tidak mengalir karena dioda tidak menghantar. I2 akan mengalir dari kapasitor ke beban RL.
V1
V2
I2
RL
VOUT
B +
VOUT = VP
VRIPPLE 2
V2/2 B D2
VP V2/2 t
D1 VOUT VP
D2
D1
D2
+ D4 D1 V2 D3 D2 C RL VOUT
D4 D1 V2 D3 D2 C RL VOUT
VP V2 t
D1&D3 VOUT VP
D2&D4
D1&D3
D2&D4