Anda di halaman 1dari 10

NAMA : NIA LIDIAWATI NPM : G1D006010 BAB 5

1. Bagaimana anda mendefinisikan pengantarmukaan ? Jawab: Pengantarmukaan dapat didefinisikan sebagai gambaran yang saling menghubungkan antara rangkaian yang menggeser tingkat tegangan dan arus untuk membuat mereka sesuai. (Hal. 83)

2. Penggunaan 3 V pada input TTL diartikan oleh IC sebagai tingkat logika... (HIGH, LOW, tidak terdefinisi) Jawab: HIGH (Hal.84)

3. Output sebesar 2,0 V pada TTL dianggap output . . . (HIGH, LOW, tidak terdefinisi) Jawab: Tidak terdefinisikan (Hal.84)

4. Penggunaan 2,4 V pada input CMOS (catu daya 10 V) diartikan oleh IC sebagai tingkat logika. . . (HIGH, LOW, tidak terdefinisi) Jawab: LOW (Hal.85)

5. Penggunaan 3 V pada input CMOS seri 74HC00 (catu daya 5 V) diartikan oleh IC sebagai tingkat logika. . . (HIGH, LOW, tidak terdefinisi) Jawab: tidak terdefinisi (Hal.84)

6. Bentuk tegangan output HIGH untuk gerbang TTL akan berkisar. . . (0,1 0,8 3,5) V Jawab: 3,5 V (Hal.84)

7. Bentuk tegangan output LOW untuk gerbang TTL akan berkisar . . . (0,1 0,8 3,5) V Jawab: 0,1 V (Hal.84)

8. Bentuk tegangan output HIGH untuk gerbang CMOS (catu daya 10V) berkisar . . . V Jawab: 9,95 V (Hal.85)

9. Bentuk tegangan output LOW untuk gerbang CMOS (catu daya 10V) berkisar . . . V Jawab: 0,05 V (Hal.85)

10.Penggunaan 3 V pada input CMOS seri 74HCT00 (catu daya 5 V) diartikan oleh IC sebagai tingkat logika . . . (HIGH , LOW, tidak terdefinisi) Jawab: Tinggi (Hal.85)

11.Penggunaan 1 V pada input CMOS seri 74HCT00 (catu daya 5 V) diartikan oleh IC sebagai tingkat logika . . . (HIGH , LOW, tidak terdefinisi) Jawab:

tidak terdefinisi (Hal.85)

12.Bagaimanakah anda mendefinisikan gangguan (noise) pada sistem digital ? Jawab: Derau (noise) dalam sistem digital adalah tegangan yang tidak diharapkan (unwanted voltage) diinduksi dala kawat penghubung dan papan penyusun rangkaian yang bisa mempengaruhi tingkat logika masukan dengan menunjukkan penyebab kesalahan keluaran. (Hal. 86)

13.Kelompok logika . . . (CMOS, TTL) mempunyai kelebihan terhadap gangguan yang baik Jawab: CMOS (Hal.85)

14.Berdasarkan adalah . . . V Jawab:

gambar

5-3.

Batas

gangguan

untuk

kelompok

TTL

0,4 V (Hal.86)

15.Berdasarkan gambar 5-3. Batas gangguan untuk kelompok CMOS adalah . . . V Jawab: 1,5 V (Hal.86)

16.Berdasarkan gambar 5-4. Ambang pensaklaran untuk TTL selalu tepat 1,2 V (benar atau salah) Jawab: Salah karena ambang pensaklaran bukan merupakan tegangan yang absolut. Ini terjadi pada daerah yang tak terdefinisi tetapi luasnya berubah-ubah karena pembuatan, temperatur, dan kualitas dari bahan, namun tingkat logika dijamin oleh pabrik. (Hal. 87)

17.Fan out untuk TTL standar dikatakan . . . apabila mengendalikan gerbang TTL standar yang lain. Jawab: Memiliki kemampuan pengendalian (drive capabilities) (Hal.87)

18.Berdasarkan gambar 5-5(b), output mengendalikan . . . input TTL standar. 5 (Hal. 88)

ALS-TTL

sederhana

akan

19.Berdasarkan gambar 5-5(b), output CMOS seri 74HC00 tunggal memiliki kemampuan untuk mengendalikan input LS-TTL paling sedikit . . . Jawab: 4 mA (4000 gerbang) (Hal.88)

20.Berdasarkan gambar 5-5(b), output CMOS seri 400 tunggal memiliki kemampuan untuk mengendalikan input LS-TTL paling sedikit . . . Jawab: 400 A (400 gerbang) (Hal.87)

21.Berdasarkan gambar 5-23, jika kedua-duanya adalah TTL, maka pembalik. . . (dapat, mungkin tidak dapat) mengendalikan gerbang AND. Jawab: Dapat (Hal.87)

22.Berdasarkan gambar 5-23, jika A adalah kelompok ALS-TTL dan B adalah TTL standar, maka pembalik. . . (dapat, bisa tidak dapat) mengendalikan gerbang AND. Jawab:

bisa tidak dapat (karena pada kondisi RENDAH hanya dapat mengendalikan 5 gerbang TTL standar) (Hal.88)

23.Berdasarkan gambar 5-23, jika A dan B adalah kelompok ALS-TTL, maka pembalik. . . (dapat, bisa tidak dapat) mengendalikan gerbang AND. Jawab: Dapat (Hal.88)

24.IC CMOS seri . . . (4000, 74HC00) mengendalikan output yang besar. Jawab: 74HC00 (Hal.89)

mempunyai

kemampuan

25.Apakah penghambatan perambatan cahaya? Jawab: Selisih perlambatan antara waktu perubahan masukan dan waktu perubahan keluaran. (Hal.88) 26.Berdasarkan gambar 5-7(b), kelompok logika . . . mempunyai penghambatan perambatan cahaya yang paling kecil dan benar-benar dipertimbangkan . . . (paling cepat, paling lambat) Jawab: IC ASTTL (Advanced schotty TTL); paling cepat. (Hal.88)

27.Berdasarkan gambar 5-7(b), kelompok logika . . . mempunyai penghambatan perambatan cahaya yang paling besar dan benar-benar dipertimbangkan . . . (paling cepat, paling lambat) Jawab: IC CMOS seri 4000; paling lambat (Hal.90)

28.Berdasarkan gambar 5-7 (b), kelompok CMOS yang paling cepat adalah. ..

Jawab: 74HCOO (Hal.90)

29.Pada umumnya, IC . . . (CMOS, TTL) adalah yang paling cepat Jawab: TTL (Hal.89)

30.Pada umumnya, IC . . . (CMOS, TTL) yang menggunakan daya paling sedikit. Jawab: CMOS (Hal.91)

31.Tunjukkan beberapa kelebihan elemen logika CMOS ? 32.Tunjukkan beberapa tindakan pencegahan yang harus diperhatikan apabila bekerja dengan IC CMOS! Jawab: Penyimpanan IC CMOS dalam busa konduksi Penggunaan baut patri yang dikgerakkan dengan baterai ketika pengerjaan pada chip CMOS atau peng-groun-nan ujung-ujung unit ac yang dioperasikan. Harga yang rendah Sederhana dalam penyusunan Kehilangan panasnya rendah Fan-out yang baik Jangkauan yang luas Perlakuan derau yang baik (Hal.91)

Pengubahan hubungan atau penggerakan IC CMOS hanya ketika daya pada posisi mati. Kepastian bahwa daya masukan tidak melebihi tegangan catu daya Mematikan sinyal masukan selelau sebelum daya rangkaian dimatikan Menghubungkan semua masukan yang tidak digunakan yang penting pada salah satu tegangan positif atau GND yang sesuai (hanya keluaran CMOS yang boloeh tidak dihubungkan) (Hal.91)

33.Kaki VDD pada IC seri 4000 dihubungkan daya dc. Jawab: Positif (Hal.91)

ke (tanah, positif) dari catu

34.Berdasarkan gambar 5-9(b) dengan saklar terbuka, input pembalik adalah. . .(HIGH, LOW) sedangkan output adalah . . . (HIGH,LOW). Jawab: HIGH; LOW (Hal.93)

35.Berdasarkan gambar 5-10(a), apabila saklar terbuka, hambatan. . . menyebabkan input pembalik CMOS dipaksa HIGH. Jawab: Pendorong 100 K (Hal.93)

36.Berdasarkan gambar 5-24, komponen R1 disebut hambatan. . . Jawab: Hambatan penurun (Hal.108)

37.Berdasarkan gambar 5-24, penutupan SW1 menyebabkan input pembalik begerak . . . (HIGH, LOW) dan LED . . . (menyala, dibuang)

Jawab: HIGH; menyala (Hal.93)

38.Berdasarkan gambar 5-24, apabila SW1 terbuka input pembalik muncul . . . (HIGH, LOW) dan LED . . . (menyala, dibuang) Jawab: LOW; dibuang (Hal.108)

39.Pemuatan saklar secara umum seperti pada gambar 5-12(b) dan (c) disebut flip-flop RS atau . . . Jawab: Kancing (Hal. 93)

40.Berdasarkan gambar 5-14 (c) dengan input ke pembalik HIGH, transistor . . . (Q1,Q2) diubah ke on dan LED . . . (hijau, merah) akan menyala Jawab: Q2; merah (Hal.96)

41.Output TTL dapat mengendalikan input CMOS dengan penambahan hambatan (benar atau salah) Jawab: Benar (dengan menambahkan hambatan pendorong diantara gerbang untuk mendorong keluaran TINGGI standar TTL mendekati +5V) (Hal.98)

42.Beberapa gerbang CMOS dapat mengendalikan input LS-TTL paling sedikit. . . (benar atau salah) Jawab: Benar (Hal.98)

43.Output CMOS seri 4000 dapat mengendalikan input TTL standar dengan penambahan . . . Jawab: Hambatan pendorong (Hal.98)

44.Gerbang TTL kolektor ternuka memerlukan pemakaian hambatan . . . Jawab: Pendorong (Hal.100)

45.IC CMOS seri 74HCTOO dirancang untuk mengantarmuka antara kelompok logika. . . dan . . . Jawab: TTL (NMOS) dan CMOS (Hal.99)

46.Berdasarkan Gambar 5-20, jelaskan aksi rangkaian apabila input pembalik LOW Jawab: Input pembalik LOW maka keluaran pembalik akan HIGH , transistor diubah ke on, dan relai diaktifkan sehingga kontak terbuka normal (NO) dan relai tertutup seperti angker dinamo menutup dan menurun (Hal.102)

47.Berdasarkan Gambar 5-20, jelaskan aksi rangkaian apabila input pembalik HIGH Jawab: Jawab: Input pembalik HIGH maka keluaran pembalik akan LOW , transistor menghentikan penghantaran dan relai tidak diaktifkan dan membuka ke atas ke posisi menutup normal (NC). Dioda pengapit melalui gulungan relai menghentikan terobosan tegangan yang mungkin diinduksi oleh sistem. (Hal.102)

Anda mungkin juga menyukai