A. Tujuan
Setelah menyelesaikan kerja lab ini, mahasiswa diharapkan dapat:
Memahami cara kerja rangkaian pembiasan JFET (fixed bias, self bias
dan voltage-divider bias).
Mendesain rangkaian penguat JFET.
Manganalisa pengaruh Q-Poin pada range penguatan.
2 buah Multimeter.
1 buah FET n-channel 2N5457.
Resistor seperlunya.
Project Board.
2 buah DC Power Supply.
C. Tugas Pendahuluan
Proses Desain yang harus dikerjakan sebagai Tugas Pendahuluan
1. Catatlah nilai VP dan IDSS dari JFET yang diperoleh dari Lab 5.
Fixed Bias
2. Desain rangkaian fixed bias dengan penguatan Av=-5x, dengan Q-poin
VGS=0,5VP.
3. Desain rangkaian fixed bias dengan penguatan Av=-5x, dengan Q-poin
ID=0,5IDSS.
- Analisa DC Bias dan Zin dari setiap desain anda tersebut.
- Gambarkan rangkaian ekivalen AC dari setiap desain tersebut.
Self Bias
4. Desain rangkaian self bias dengan penguatan Av=-5x, dengan Q-poin
VGS=0,5VP.
5. Desain rangkaian self bias dengan penguatan Av=-5x, dengan Q-poin
ID=0,5IDSS.
- Analisa DC Bias dan Zin dari setiap desain anda tersebut.
- Gambarkan rangkaian ekivalen AC dari setiap desain tersebut.
Voltage Divider Bias
6. Desain rangkaian voltage divider bias dengan penguatan Av=-5x,
dengan Q-poin VGS=0,5VP.
7. Desain rangkaian voltage divider bias dengan penguatan Av=-5x,
dengan Q-poin ID=0,5IDSS.
- Analisa DC Bias dan Zin dari setiap desain anda tersebut.
- Gambarkan rangkaian ekivalen AC dari setiap desain tersebut.
G. Pertanyaan.
Apa simpulan yang anda dapatkan dari pemilihan posisi Q-Poin terhadap
penguatan yang dihasilkan?