Anda di halaman 1dari 5

PERCOBAAN IX : IDENTIFIKASI JK_FLIP-FLOP (FF)

I.

TUJUAN PEMBELAJARAN UMUM

Mampu mengidentifikasi dan mengoperasikan JK-FF untuk IC


7473/7476

Mampu menjelaskan tentang karakteristik dan cara kerja IC JK-FF

Memberikan contoh tentang pemakaian JK-FF pada rangkaian Up


counter

II.

TEORI DASAR

Perangkat dasar digital yang berfungsi sebagai memori disebut elemen


penyimpan data (storage element). Elemen ini ada dua tipe yaitu : latch dan
flip=flop. Elemen ini mampu menyimpan satu bit informasi biner pada
outputnya. Elemen enyimpan dibentuk dari rangkaian kombinasi yang dikenal
sebagai rangkaian sequensial. Penggunaan rangkaian ini adalah untuk counter,
storage register dan shift register. Beberapa jenis flip-flop yaitu: Set Reset
Flip-flop (disingkat SR-FF), Clock Set Reset Flip-flop (Clk SR-FF), J-K Flipflop, Delay Flip-flop (disingkat D-FF) dan Toggle Flip-flop (T-FF). Masingmasing FF memiliki konsep dasar berupa simbol logika, tabel kebenaran dan
cara kerja yang berbeda. Sebagai contoh adalah JK-FF.
Flip-flop JK adalah flip-flop yang bersifat universal, dikarenakan flipflop ini sering digunakan rancang bangun rangkaian sequensial.
Adapun cara kerja sebuah JK-FF dapat dijelaskan sebagai berikut :

Ketika input J=K=0, maka flip-flop ada dalam keadaan Hold.


Data input tidak mempengaruhi keluaran. Dengan kata lain
output Q dan JK akan menghasilkan data yang sama dengan
data sebelumnya.

Ketika input J=0 dan input K=1, maka output Q=0, dan =1.
Ini disebut mengalami kondisi kerja Reset.

Saat input J=1 dan K=0, maka output Q=1, dan =0. Ini
disebut mengalami kondisi kerja Set.

Saat input J=1 dan K=1, maka output Q dan menghasilkan


data biner kebalikan dari data sebelumnya. Ini disebut kondisi
kerja Toggle.

INPUT

Mode
Operation

Clk

OUTPUT
Pengaruh pada

Hold

Reset

Set

Set ke 1

Toggle

Toggle

a.) Simbol FF-JK

Output Q
No Change
Reset/Clear ke
0

b.) Tabel Kebenaran JK-FF


Gambar 28. Simbol dan Tabel kebenaran JK-FF

JK Flip-flop sudah ada yang terkemas dalam rangkaian terintegrasi


(IC). Contojnya dari keluarga TTL adalah : IC 7473, IC7476 dan dari
keluarga CMOS adalah seri 4027.

III.

PERALATAN DAN KOMPONEN


-

Pulse Generator (PG)

1buah

IC7473

2buah

Resistor 100

4buah

LED

4buah

Mini Project Board

1buah

Multimeter

1buah

Jumper-kit

IV.

PROSEDUR PRAKTIKUM

1. Pastikan tegangan catu daya +5VDC telah terhubung dengan


rangkaian gambar 29(a). Amati tagangan keluarannya.
2. Berikan variasi tegangan sesuai perintah tabel 7-1 pada input JK
dan . amati dan catat besaranya tegangan di pin keluaran Qdan
dengan multimeter.
3. Ubah data tabel 7-1 menjadi logic biner ekivalennya ke dalam tabel
7-2.
4. Amati dan analisa hasil percobaan ini.
5. Ulangi untuk membuat rangkaian percobaan gambar 29(b). Amati
tegangan keluarannya.
6. Buatlah tabel kebenaran hasil pengukuran dan tabel logika
binernya.
7. Analisa berdasarkan hasil percobaan dan buatlah kesimpulan
saudara.

V.

RANGKAIAN PERCOBAAN

VI.

DATA PERCOBAAN

Tabel 7-1 Hasil Pengukuran


Time
(Sec)

Out PG

Out PG

High 1

Low 0

(V)

(V)

J1

CLK1

K1

Q1

Q2

(V)

(V)

(V)

(V)

(V)

Tabel 7-2 Tabel Konversi Biner


Time
(Sec)

Out PG

Out PG

High 1

Low 0

(V)

(V)

J1

CLK1

K1

Q1

Q2

(V)

(V)

(V)

(V)

(V)

XI.

LATIHAN SOAL

1. Sebutkan macam-macam Flip-Flop! Gambarkan masing-masing tabel


kebenaran dan simbolnya!
2. Sebutkan type seri IC TTL dan type seriIC CMOS yang merupakan fungsi
Flip-flop! (masing-masing 4 type seri IC).
3. Jelaskan apa yang dimaksud dengan istilah prohibit atau illegal yang
terjadi pada Flip-flop SR dan Flip-flop Clock SR!
4. Jelaskan apa yang dimaksud dengan positive edge trigger dan negatif edge
trigger pada masukan clock.
5. Secara mendasar, sebutkan arti istilah di bawah ini :
Latch =...
Enable=...
Flip-flop=...
Toggle=...
6. Gambarkan timing diagram Q dan berikut serta arti kondisi yang terjadi.