Oleh:
EKO SARIYANTO 0917041026
SITI KHOLIFAH 1017041042
JURUSAN FISIKA
FAKULTAS MATEMATIKA DAN ILMU PENGETAHUAN ALAM
UNIVERSITAS LAMPUNG
2013
Buffer
Register
Gambar 4. D Flip-Flop
geser
Output
Qn+1
0
1
Register
Data out
Data in
Data out
D0, D1, D2 dan D3 adalah paralel input, dimana D0 adalah most significant bit
(MSB) dan D3 adalah least significant bit (LSB). Untuk menulis data masuk, baris
pengontrolan mode diambil pada rendah dan data di-clock masuk. Data dapat
digeser saat baris kontrol mode tinggi bersamaan SHIFT aktif tinggi. Register
menampilkan operasi geser kanan pada aplikasi satu pulsa clock. Ilustrasi keluaran
dari register PISO terlihat pada Gambar 8.
Data in
Data out
Data in
Data out
Suatu register dua arah dalam data dijadikan geser kanan atau kiri. Bidirectional
Shift Registers menggunakan D flip-flop ditunjukan dibawah.
Contoh soal
1. Gambarkan bentuk rangkaian register buffer 4D.
2. Bagaimanakah aliran data pada register buffer data masukkan 0111 untuk
setiap kali clock? Gambarkan aliran data untuk setiap clock.