Anda di halaman 1dari 9

Nama : Awal Fajar Nilai :

No. Absen : 02 FLIP-FLOP


Job Ke : 03 Paraf :

D FLIP-FLOP
I. Pendahuluan
Rangkaian D Flip – Flop disusun dengan menambahkan 1 gerbang NOT pada input
Flip –Flop.
II. Tujuan
- Dapat merangkai rangkaian D-FF menggunakan Circuit Maker
- Dapat membuktikan table kebenaran D-FF
III. Alat Dan Bahan
- 1 Unit PC
- Software Circuit Maker
IV. Gambar Rangkaian

V. Langkah Kerja
- Buka Software Circuit Maker
- Klik Digital by Function, pilih IC 7400 pada Gates NAND, kemudian Place dan pilih
IC 7404 pada Gates Inverter, kemudian Place sesuai pada gambar rangkaian.
- Klik Switches, lalu klik Digital dan pilih Logic Switch, kemudian Place.
- Klik Digital Animated, klik Displays, pilih Logic Displays, kemudian Place.
- Pilih Wire Tool ( + ), kemudian sambungkan Logic Displays dengan gates
tersebut.
- Klik Simulation, pilih Digital Mode.
- Pilih Run Digital Simulation
VI. Hasil Kerja

Tabel Kebenaran

Input Output
D Cl Q Q
0 0 Tidak Berubah
0 1 0 1
1 0 Tidak Berubah
1 1 1 0

VII. Kesimpulan
Pada saat kondisi clock rendah, sinyal masukkan D tidak mempengaruhi keluara Q.
Sedangkan untuk sinyal clock yang tinggi, maka akan diperoleh keluaran sesuai data
D yang masuk saat itu.
SR FLIP-FLOP

I. Pendahuluan
SR adalah memori terkecil yang dapat menyimpan data sementara yang
bernilai 1 bit,merupakan gerbang umpan balik bagi gate berikutnya.

II. Tujuan
- Siswa dapat memahami materi SR FF.
- Siswa dapat merangkai rangkaian SR FF.
- Siswa dapat menyebutkan cara kerja SR FF yang di buat dari gate NAND.
- Siswa dapat menyebutkan cara kerja SR FF yang dilengkapi dengan Enable

III. Alat dan Bahan


- 1 unit PC
- Circuit Maker

IV. Gambar Rangkaian

V. Langkah Kerja
- Buka Software Circuit Maker
- Klik Digital by Function, pilih IC 7400 pada Gates NAND, kemudian Place
- Klik Switches, lalu klik Digital dan pilih Logic Switch, kemudian Place.
- Klik Digital Animated, klik Displays, pilih Logic Displays, kemudian Place.
- Pilih Wire Tool ( + ), kemudian sambungkan Logic Displays dengan gates
tersebut.
- Klik Simulation, pilih Digital Mode.
- Pilih Run Digital Simulation
VI. Hasil Kerja
Tabel Kebenaran

Cloc S R Q Not Q
k
1 1 0 1 0
1 1 1 TD TD
1 0 1 0 1
1 0 0 TB TB
1 1 0 1 0
1 0 1 0 1
1 0 0 TB TB
1 1 0 1 0
1 1 1 TD TD
1 0 1 0 1
 Ket : TB : Tidak Berubah TD : Tidak Terdefinisi

VII. Kesimpulan
SR merupakan umpan balik bagi gerbang/gate berikutnya
JK FLIP-FLOP
I. Pendahuluan
JK- Flip-Flop adalah rangkaian yang hampir sama dengan rangkaian SR, kan tetapi
terdapat pengecualian, kalau ada 2 buah input yang tinggi pada saat yang berlawanan
maka output JK- Flip Flop akan melakukan toogle (membalikkan kedudukan
outputnya). Jadi tidak akanada hasil yang tidak terdefinisi.

II. Tujuan
- Siswa dapat menjelaskan mengenai rangkaian JK-FF
- Siswa dapat memahami rangkaian JK-FF
- Siswa dapt mempraktekkan rangkaian

III. Alat dan Bahan


- 1 unit PC
- Software Ciecuit Maker

IV. Langkah Kerja


- Buka Software Circuit Maker
- Klik Digital by Function – FLIP FLOP , pilih IC 7476 ½ , kemudian Place
- Klik Switches, lalu klik Digital dan pilih Logic Switch, kemudian Place.
- Klik Digital Animated, klik Displays, pilih Logic Displays, kemudian Place.
- Pilih Wire Tool ( + ), kemudian sambungkan Logic Displays dengan gates
tersebut.
- Klik Simulation, pilih Digital Mode.

V. Hasil Kerja
si Tabel Kebenaran

INPUT OUTPUT
J K CLOCK Q Q’
0 0 0 0 1
0 0 1 0 1
0 1 0 0 1
0 1 1 0 1
1 0 0 1 0
1 0 1 1 0
1 1 0 0 1
1 1 1 1 0

Timing diagram
VI. Kesimpulan
Rangkaian ini sama seperti SR flip flop. Akan tetapi terdapa perbedaan yaitu pada
rangkaian ini tidak ada yang tidak terdefinisi. Karena, outputnya itu akan melakukan
toogle (membalikkan hasil output).

Anda mungkin juga menyukai