Anda di halaman 1dari 6

Arquitectura de Computadoras

Reporte practica 4

Equipo: Estefano Rivera Bermdez Miguel Alejandro Prado Calzada Carlos Alfredo Paredes Flores Alberto Alexis Quintero Hernndez

Victoria de Durango,28/09/11

Introduccin
Las computadoras realizan tareas aritmticas que estas forman parte del procesamiento, entre las operaciones aritmticas existen la suma y la multiplicacin de dos dgitos binarios, estos son los procesos bsicos que realiza la computadora. Objetivo Estos conocimientos te ayudaran a comprender de manera fsica como trabaja y la forma en que se deben implementar.

El sumador completo de 1 bit

El sumador de un bit es un bloque combinacional que tiene como entradas tres seales de un bit: CI (entrada de acarreo), A (bit sumando 1) y B (bit sumando 2). El sumador suma las tres entradas interpretndolas como nmeros de 1 bit y expresa el resultado (que puede tomar como valor mximo un 3) mediante dos salidas de 1 bit que se denominan: CO (acarreo de salida) y S (bit de suma). La tabla de verdad del sumador completo de un bit se presenta en la Tabla 1. El sumador completo de 1 bit puede realizarse mediante el empleo de dos semisumadores de 1 bit, stos poseen dos entradas, A (bit sumando 1) y B (bit sumando 2), y expresa el resultado (que puede tomar como valor mximo un 2) mediante dos salidas de 1 bit que se denominan: CO (acarreo de salida) y S (bit de suma). En la Tabla 1 se presenta tambin la tabla de verdad del semisumador.

Evidencia circuito terminado:

Conclusiones: En la prctica de sumadora se pudo observar el funcionamiento y respuesta de las compuertas lgicas AND, OR, entre otros elementos, se pudo comprobar que las salidas, eran correctas de acuerdo a las entradas que le proporcionamos, una vez identificado y confirmado el correcto funcionamiento se pudo sintetizar y unir cada una de las funciones de varias compuertas para arrojarnos como anteriormente se menciono, una sumadora de un bit, por ultimo en conjunto a otras dos sumadoras de un bit cada una, estas realizadas por 2 equipos ms de los dems compaeros. Al final se pudo unir y se genero una sumadora de 3 bits. En concreto se pudo comprobar fsicamente el comportamiento de las compuertas lgicas y realizar sumas binaras no solo en papel, tambin observar la respuesta fsicamente.

Bibliografa
Estructura de la compuerta lgica 7408
http://189.205.225.58/moodle/mod/resource/view.php?id=58003

Estructura de la compurta lgica 7432


http://189.205.225.58/moodle/mod/resource/view.php?id=58005