Anda di halaman 1dari 10

Judul Percobaan BCD Adder Tanggal Percobaan

27 Maret 2009

No. Percobaan 03 Nama Bhayu Herwahyudi (08334006) Nama partner M.Irvan Tujuan Percobaan
Merangkai dan menganalisa rangkaian penjumlah BCD yang bekerja dengan kode 8421. Memperagakan prinsip atau cara kerja rangkaian penjumlah BCD.

Komponen Dan Peralatan
1. 2. 3. 4. 5. 6. 7. 8. 9. Power supply Digital multimeter Protoboard Kabel penghubung IC 7483 IC 7408 IC 7432 IC 7404 IC 7486

08334006

Page 1

Landasan Teori Dalam sistem digital. Kode BCD (Binary Coded Decimal) adalah kode biner (umumnya terdiri dari 4 bit) yang dipergunakan untuk menyatakan atau mempresentasikan setiap digit desimal (dari digit 0 sampai 9). maupun tanda baca) selalu dinyatakan dengan bilangan biner yang hanya menggunakan 2 angka dasar (0 dan 1). 08334006 Page 2 . Rangkaian aritmatika yang sering dipergunakan dalam sistem digital tentunya hanya dapat memproses bilangan-bilangan biner. maka bilangan-bilangan desimal ini harus dinyatakan dalam bilangan biner. huruf. maka faktor koreksi yang ditambahkan adalah 1101 (-3). Jika pada saat penjumlahan terjadi atau terdapat carry. maka faktor koreksi yang ditambahkan adalah 0011 (+3). setiap karakter (baik angka. Agar bilangan-bilangan desimal dapat diproses dalam sistem digital. Dan jika pada saat penjumlahan tidak dihasilkan carry-Output. Kode yang digunakan saat ini adalah EXCESS-3 yang juga memerlukan faktor koreksi untuk mendapatkan hasil yang benar.

Percobaan yang diuji Gambar rangkaian dan hasil pengukuran: S1 L1 S2 S3 S4 L2 L3 L4 Gambar P-1 Table.1 BCD Input(8421) S1 0 0 0 0 0 0 0 0 1 1 S2 0 0 0 1 1 0 1 1 0 0 S3 0 0 1 0 0 1 1 1 0 0 S4 1 0 0 1 0 1 1 0 1 0 L1 1 1 0 0 0 0 0 0 0 0 Komplemen 9 L2 0 0 1 1 1 1 0 0 0 0 L3 0 0 1 0 0 1 1 1 0 0 L4 0 1 1 0 1 0 0 1 0 1 08334006 Page 3 .

BIT PARALLEL ADDER A2 A1 b2 6 Cin V cc1 0 +5v A3 b4 8 A0 5 B3 8 B2 b3 7 B1 b2 6 B0 5 b3 7 b1 b4 b1 +5v S1 S2 S3 S4 Gambar P-2 Rangkaian konversi BCD ke Komplemen 9 Tabel.2 BCD Input S1 0 0 0 0 0 0 0 0 1 1 S2 0 0 0 0 1 1 1 1 0 0 S3 0 0 1 1 0 0 1 1 0 0 S4 0 1 0 1 0 1 0 1 0 1 L1 1 1 0 0 0 0 0 0 0 0 Komplemen 9 L2 0 0 1 1 1 1 0 0 0 0 L3 0 0 1 1 0 0 1 1 0 0 L4 1 0 1 0 1 0 1 0 1 0 08334006 Page 4 .L1 L2 L3 L4 1 a1 +5v 0 0 C3 GND GND S3 4 a4 S2 3 a3 S1 2 a2 S0 1 a1 Vcc 4.

S1 S2 S3 S4 S6 (Control mode) L1 L2 L3 L4 Gambar P-3 Tabel.3 Contoh mode S6 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 S1 0 0 0 0 0 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 Input S2 S3 0 0 1 1 0 1 0 1 0 1 0 1 0 1 0 1 S4 0 1 0 1 0 0 0 1 0 1 0 1 0 1 0 0 L1 0 0 0 0 0 1 1 1 1 1 1 1 0 0 0 0 Output L2 0 0 0 0 1 1 1 1 1 1 0 0 1 1 0 0 L3 0 0 1 1 0 1 0 1 1 0 1 0 1 0 1 0 L4 0 1 0 1 0 0 0 1 1 0 1 0 1 0 1 1 08334006 Page 5 .

L1 L2 L3 L4 L6 L7 L8 L9 5 5 6 7 b1 b1 b2 b3 8 C3 0 Vcc2 S3 S2 S1 S0 0 0 Vcc 4-BIT PARALLEL ADDER 0 Vcc1 GND A3 a1 1 a2 a3 a4 a1 a2 a3 2 3 4 1 2 3 5 5 6 7 b1 b1 b2 b3 8 4 C3 0 Vcc2 +5v S3 Vcc S2 S1 S0 4-BIT PARALLEL ADDER 0 Vcc1 b4 a4 a4 A2 A1 A0 B3 B2 B1 B0 Cin GND A3 a1 1 A2 a2 2 3 A1 a3 A0 a4 4 1 a1 a2 2 3 a3 B3 B2 B1 B0 4 S1 S2 S3 S4 S6 S7 S8 S9 08334006 GN D GND Cin b4 Page 6 .

Gambar P-4 Penjumlah BCD (EXCESS-3) Tabel 4 Operand1 S1 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 1 S2 0 1 1 1 1 1 1 0 0 0 0 0 0 0 0 1 S3 1 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 S4 1 1 1 0 0 0 1 0 1 1 1 0 0 1 1 0 S6 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 Operand2 S7 0 0 1 1 0 1 1 1 0 0 0 0 1 1 0 1 S8 1 1 1 1 1 1 1 1 0 0 1 1 0 0 1 0 S9 1 1 1 1 1 0 1 1 0 1 1 1 0 0 1 0 L1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 L2 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 L3 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 SUM L4 1 1 1 1 1 1 1 1 0 0 0 0 0 0 0 0 L6 0 0 1 1 0 1 1 1 0 0 0 1 1 1 1 1 L7 0 1 0 0 1 0 0 1 1 1 1 0 0 0 0 0 L8 1 0 0 1 1 0 1 0 0 0 1 0 0 1 0 1 L9 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 1 08334006 Page 7 .

L1 L2 L3 L4 5 5 6 7 b1 b1 b2 b3 C3 0 V cc2 S3 S2 S1 S0 GND GND Vcc 4-BIT PARALLEL ADDER 0 V cc1 b4 8 Cin GND A3 a1 1 a2 a3 a4 a1 a2 a3 2 3 4 1 2 3 5 5 6 7 b1 b1 b2 b3 C3 0 +5v S3 Vcc2 S2 S1 S0 Vcc 4-BIT PARALLEL ADDER 0 V cc1 b4 8 4 a4 A2 A1 A0 B3 B2 B1 B0 Cin GND A3 a1 1 A2 a2 2 A1 a3 3 A0 a4 4 a1 a2 a3 1 2 3 S1 S2 S3 S4 SUB/ADD S11 4 a4 B3 B2 B1 B0 S6 S7 S8 S9 Gambar P-5 Rangkaian Penjumlah/pengurang (EXCESS-3) Tabel 5 08334006 0 0 Page 8 .

jadi hasil satuan dikurangi tiga dan hasil puluhan juga dikurangi tiga. ternyata kita dapat mengetahui keistimewaan EX-OR tersebut sebagai control mode.Operand1 S1 0 0 0 0 1 1 1 1 1 1 1 1 1 0 1 1 S2 0 1 1 1 0 0 0 0 1 1 0 0 1 1 0 1 S3 1 0 0 0 0 0 1 1 0 0 0 0 0 1 1 0 S4 1 0 1 1 0 0 0 0 0 0 0 1 0 1 1 0 S6 0 0 0 0 0 0 0 1 1 0 0 0 1 0 1 1 Operand2 S7 0 0 1 1 1 0 1 0 0 1 1 1 1 1 0 0 S8 1 1 0 1 0 1 0 0 0 1 0 1 0 0 1 0 S9 1 1 1 1 1 1 1 0 1 1 1 0 0 1 1 1 Pengontrol S11 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 L1 0 0 0 1 1 1 1 0 1 0 0 0 1 0 1 0 Hasil L2 0 1 1 0 0 0 1 1 0 1 1 1 1 1 1 1 L3 1 0 1 0 1 0 0 0 0 1 0 0 0 0 0 0 L4 1 0 1 1 0 0 0 1 0 1 1 1 0 0 0 1` Analisis Pada percobaan yang kami lakukan bahwa untuk merubah BCD ke komplemen 9 adalah dengan cara Sembilan dikurangi bilangan BCD tersebut. Karena apabila bilangan BCD ditambah dengan komplemen 9 harus sama dengan Sembilan. Kesimpulan 08334006 Page 9 . dan untuk hasilnya telah dibedakan antara bilangan satuan dan puluhannya. Dan pada percobaan menggunakan EX-OR. Control mode ini sangat memiliki banyak fungsi untuk digunakan untuk membuat rangkaian logika dimana nilai-nilai inputnya tergantung dengan logik control mode nya. Pada rangkaian penjumlah BCD (EXCESS-3) yang telah diuji adalah setiap bilangan atau data input agar nilai yang dibaca benar adalah dengan dikurangi tiga setiap datanya.

Dan penjumlah BCD (EXCESS-3) memerlukan faktor koreksi untuk mendapatkan hasil yang benar. New Jersey.Keistimewaan EX-OR sebagai control mode sangat memiliki banyak fungsi untuk digunakan untuk membuat rangkaian logika dimana nilai-nilai inputnya tergantung dengan logik control mode nya. Dan jika pada saat penjumlahan tidak dihasilkan carry-Output. 2001. maka faktor koreksi yang ditambahkan adalah 0011 (+3). DAFTAR PUSTAKA Tocci. Digital Systems Principles and Applications. Jika pada saat penjumlahan terjadi atau terdapat carry. Ronald. 08334006 Page 10 . J. maka faktor koreksi yang ditambahkan adalah 1101 (-3).