Anda di halaman 1dari 2

ARHITEKTURA I ORGANIZACIJA RAUNARA Pitanja za usmeni deo ispita ( kolska 2010./ 11. godina) 1. MIPS i MFLOPS, 2.

Amdahl - ov zakon, 3. Tipovi arhitektura procesora, 4. Registri procesora, 5. Neposredno, registarsko i indirektno registarsko adresiranje, 6. Bazno adresiranje i indeksno adresiranje, 7. Memorijsko indirektno adresiranje i adresiranje relativno u odnosu na programski broja, 8. Autoinkrementno i autodekrementno adresiranje, 9. Redosled bajtova u podacima i poravnati pristupi memoriji, 10. Instrukcije za upravljanje tokom programa, 11. Sistem prekida raunara, 12. Registrovanje i opsluivanje spoljanjih prekida (od U-I ureaja) i unutranjih izuzetaka, 13. Arhitektura i formati instrukcija MIPS procesora, 14. Vietaktna implementacija procesora, 15. Upravljaka jedinica (UJ) procesora (opte), 16. Upravljaka jedinica sa hardverskim (direktnim) upravljanjem, 17. Projektovanje UJ metodom tablice stanja, 18. Projektovanje UJ metodom elemenata za kanjenje, 19. Mikroprogramski organizovana UJ, 20. Formati mikroinstrukcija i paralelizam u mikroinstrukcijama, 21. Protona organizacija procesora, 22. Putevi podataka protono organizovanog procesora, 23. Upravljanje protonim procesorom, 24. Strukturni hazardi, 25. Klasifikacija hazarda podataka, 26. Izbegavanje hazarda podataka premoavanjem, 27. Hazardi podataka koji se ne mogu izbei premoavanjem, 28. Izbegavanje hazarda podataka planiranjem instrukcija, 29. Hazardi upravljanja (grananja), 30. Smanjenje cene grananja, 31. Proirenje protonog sistema za rukovanje operacijama sa vie ciklusa izvrenja, 32. Paralelni sabirai sa serijskim prenosom (RCA), 33. Paralelni sabirai sa paralelnim prenosom (CLA), 34. Paralelni sabirai sa izborom prenosa (CSLA), 35. Mnoenje prosto oznaenih celih brojeva, 36. Mnoenje prekodiranjem mnoioca i Booth-ov algoritam za mnoenje,

37. Mnoenje prekodiranjem parova bitova mnoioca, 38. Deljenje celih brojeva, 39. Predstavljanje realnih brojeva sa pokretnom zapetom, 40. Standard IEEE 754-85 za binarnu aritmetiku sa pokretnom zapetom, 41. Sabiranje brojeva sa pokretnom zapetom, 42. Mnoenje i deljenje brojeva sa pokretnom zapetom, 43. Dodatne cifre za ouvanje tanosti rezultata i zaokruivanje, 44. Svoenje razlomka rezultata na potreban broj cifara i greke koje se pri tome prave, 45. Parametri memorije, 46. Sinhrone Dinamike RAM (DRAM) memorije (SDR, DDR, DDR2 i DDR3 SDRAM), 47. Upravljanje DRAM memorijama i osveavanje DRAM memorija, 48. EPROM i fle memorije, 49. Statike RAM (SRAM) memorije, 50. Asocijativna memorija, 51. Hijerarhijski memorijski sistem raunara, 52. Ke memorije sa direktnim, skupno-asocijativnim i potpunim asocijativnim preslikavanjem, 53. Naini upisa u par ke memorija-glavna memorija, 54. Klasifikacija promaaja u ke memorijama, 55. Zamena blokova podataka u ke memoriji, 56. Efektivno vreme ciklusa ke memorija, 57. Sekundarne ke memorije, 58. Glavna (operativna) memorija raunara, 59. Magnetni diskovi i smetanje podataka na njima, 60. Virtuelna memorija (opte), 61. Stranino organizovana virtuelna memorija, 62. Ke za prevoenje virtuelnih adresa (TLB), 63. Vienivooska stranina tablica,

Anda mungkin juga menyukai