Anda di halaman 1dari 6

PRAKTIKUM RANGKAIAN LOGIKA TEKNIK IMPLEMENTASI

Nama : Syaiful Rachman NIM : 07321 034 2. Rizki Riswara Partner : 1. Rahmat Ginanjar

PROGRAM STUDI TEKNIK TELEKOMUNIKASI JURUSAN ELEKTRO

POLITEKNIK NEGERI BANDUNG

OKTOBER 2007

I. Tujuan Percobaan
1.

Dapat menurunkan suatu persamaan logika dalam bentuk Sum of Product (SOP) dari suatu tabel kebenaran dan mengimplementasikannya ke dalam rangkaian logika.

2.

Dapat menurunkan suatu persamaan logika dalam bentuk Product of Sum (POS) dari suatu tabel kebebnaran dan mengimplementasikannya ke dalam rangkaian logika.

II. Landasan Teori Implementasi merupakan suatu teknik untuk merealisasikan suatu persamaan logika ke dalam bentuk raigkaian logika. Teknik implementasi ini sangat penting dalam perencanaan sistem-sistem digital. Salah satu tujuan yang hendak dicapai dalam teknik implementasi ini adalah merealisasikan suatu persamaan logika dengan menggunakan jenis-jenis komponen yang banyak terdapat di pasaran serta memperhatikan segi keandala ekonomis dan kecepatan tanggap (respon) rangkaian. Dalam percobaan ini kita akan merealisasikan berbagai macam persamaan logika dengan menggunakan berbagai jenis gerbang dasar logika kemudian pada akhir percobaan kita akan mengimplementasikann persamaan-persamaan logika tersebut hanya dengan menggunakan satu jenis gerbang logika (hanya menggunakan gerbang-gerbang NAND atau hanya menggunakan gerbanggerbang NOR). Gerbang-gerbang NAND dan NOR mempunyai kelebihan dibandingkan dengan gerbang-gerbang logika lainnya karena dengan menggunakan gerbanggerbang NAND atau NOR dapat diperoleh fungsi-fungsi AND; OR; EX-OR ; EX-NOR maupun NOT gate. Dalam Tabel 1 pada halaman berikutkut ditunjukan berbagai rangkaian pengganti untuk AND gate, OR gate dan NOT dengan menggunakan NAND gate dan NOR gate. Dalam perencanaan suatu sistem digital sederhana yang belum melibatkan rangkaian-rangkaian memori, umumnya perancang menuangkan permasalahan

Rangkaian Logika Teknik Implementasi

yang dihadapi ke dalam suatu tabel kebenaran (Truth Table) ; kemudian dari tabel kebenaran tersebut perancang akan menuliskan persamaan logika outputnya (biasanya dalam bentuk Sum of Product (SOP)) ; menyederhanakan persamaan logika output ini dan mengimplementasikannya ke dalam bentuk rangkaian logika. 1. Menurunkan Persamaan Logika dalam bentuk SOP. Penulisan suatu persamaan output logika ada dua cara ; yang pertama adalah dalam bentuk Sum of Product (SOP), di dimana persamaan output merupakan penjumlahan dan beberapa suku, masing-masing suku dapat terdiri dari satu variabel atau terdiri dan hasil kali beberapa variabel. Variabel-variabel ini dapat berada dalam bentuk komplemen. III. Alat dan Bahan 1. Proto Board (papan rangkaian) 2. kabel penghubung 3. lampu lade 4. UC 7404 @ I buah 5. IC 7408 @ 2 buah 6. IC 74032 @ 1 buah 7. Power Suply

V. Langkah Percobaan dan Pertanyaan Dari tabel kebenaran di samping ini, turunkan persamaan logika output F dalam bentuk SOP. F = ABC + ABC + ABC Kemudian gambarkan rangkaiannya dengan menggunakan AND, OR dan NOT gate!

Rangkaian Logika Teknik Implementasi

A 0 0 0 0 1 1 1 1

B 0 0 1 1 0 0 1 1

C 0 1 0 1 0 1 0 1

F 0 1 1 0 0 0 1 0

F1 0 1 1 0 0 0 1 0

F2 0 1 1 0 0 0 1 0

F= ABC + ABC + ABC

Gambar 1. rangkaian logika sebelum diminimisasi Rangkailah rangkaian di atas pada proto board dan isilah kolom F1 (keadaan output) sesuai dengan hasil percobaan.

Rangkaian Logika Teknik Implementasi

F=ABC + BC
B

Gambar 2. Rangkaian logika setelah diminimisasi VI. ANALISA Pada percobaan pertama (rangkaian logika sebelum diminimasi) dihasilkan output (F1) yang sama dengan hasil nilai yang terdapat pada tabel kebenaran (F). Persamaan sebelumnya adalah F = ABC + ABC + ABC. Jika disederhanakan maka : F = ABC + ABC + ABC F = ABC + BC(A + A) F2 = ABC + BC Setelah melalui proses penyederhanaan, dari tabel kebenaran di atas diperoleh persamaan logika output F2 = ABC + BC. Persamaan output ini berada dalam bentuk persamaan SOP, terdiri dari 2 suku (term) yaitu ABC ( hasil kali A, B dan C) dan BC (hasil kali variabel B dan C). jadi persamaan output F2 merupakan penjumlahan dari suku-suku hasil kali, oleh karenanya di seburt Sum of Product (SOP). Pada percobaan yang ke-2 dimana persamaanya adalah F2 = ABC + BC menghasilkan nilai yang sama dengan F dan F1. output

Rangkaian Logika Teknik Implementasi

VII. Kesimpulan Dari percobaan dan data di atas maka dapat diambil kesimpulan sebagai berikut:
1. Nilai hasil dari percobaan pertama (F1 sebelum diminimasi)

sama hasil nilainya dengan percobaan ke-2 yakni dengan persamaan F2 = ABC + BC.
2. Persamaan logika dapat diturunkan ke dalam bentuk Sum of

Product (SOP) dengan cara diserehanakan terlebih dahulu.


3. Sum of Product (SOP) akan terbentuk apabila teridiri dari

penjumlahan darai beberapa suku, masing-masing suku dapat terdiri dari satu variabel atau terdiri dari hasil kali bebarapa variabel.

Rangkaian Logika Teknik Implementasi

Anda mungkin juga menyukai