Anda di halaman 1dari 7

LAPORAN PRAKTIKUM TEKNIK DIGITAL

PENCACAH ASINKRON

Disusun Oleh : NAMA NIM KELAS : Bayu Setiawan : 09502241025 : A 3.2

FAKULTAS TEKNIK PROGRAM STUDI PENDIDIKAN TEKNIK ELEKTRONIKA UNIVERSITAS NEGERI YOGYAKARTA 2010

A. TUJUAN
Setelah melaksanakan praktikum diharapkan mahasiswa dapat : 1. 2. 3. 4. 5. 6. Melakukan perancangan sistem pencacah asinkron. Mendefinisikan system pencacah asinkron. Mengaplikasikan table implikasi (eksitasi). Melaksanakan prosedur perancangan. Mensimulasikan hasil rancangan. Melakukan evaluasi terhadap hasil rancangan.

B. ALAT DAN BAHAN


o Unit komputer dengan aplikasi EWB 5.12

C. TEORI SINGKAT
1. Tabel karakteristik SR FF sebagai berikut :
Tabel EKSITASI

Awal Berikut JK FF SR FF T FF DFF Q 0 0 1 1 Q+ 0 1 0 1 J 0 1 X X K X X 1 0 S 0 1 0 X R X 0 1 0 T 0 1 1 0 D 0 1 0 1

2. Pencacah asinkron adalah pencacah yang pemasangan setiap kloknya dihubungkan secara kaskade/pulsa klok awal tidak disatukan dengan yang lain.(asingkron) 3. Perancangan pencacah dapat di tentukan dari posisi kloknya, modulonya, jenis kode cacahannya, dan jenis flip-flop penyusunnya.

4. Untuk merancang pencacah asingkron perlu ditempuh langkah-langkah: a. Menentukan jumlah FF (n) dengan formula 2n-1 < modulo 2n b. Menentukan lay-out posisi FF dan menyusun semua kloknya berdasarkan klok efektif terjadinya perubahan. c. Membuat tabel transisi sesuai dengan kode bilangan dan jumlah FF dengan memperhatikan klok efektif. d. Menentukan formula masukkan masing masing flip-flop dengan menggunakan metode minimalisasi (peta Karnaugh, Aljabar Boole atau Quine Mc. Cluskey) e. Mengimplementasikan formula masukan kedalam rangkaian lay-out dalam bentuk simbol

D. DATA DAN ANALISA


Percobaan membuat rangkaian Pencacah Asinkron : Modulo 14 Kode bilangan biner Menggunakan SR Flip Flop 1. Menentukan jumlah Flip Flop dengan Formula 2n-1 < modulo 2n Modulo = 14 2n-1 < modulo 2n 2n-1 < 14 2n Sehingga n = 4, jadi jumlah Flip - Flop ada 4 buah. 2. Menentukan Lay-Out Posisi Flip Flop

3. Membuat tabel transisi sesuai dengan kode bilangan dan jumlah FF nya Output No. B3 0 1 2 3 4 5 6 7 8 9 10 11 12 13 0 0 0 0 0 0 0 0 1 1 1 1 1 1 B2 0 0 0 0 1 1 1 1 0 0 0 0 1 1 B1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 B0 0 1 0 1 0 1 0 1 0 1 0 1 0 1 S3 R3 XX XX XX XX XX XX XX 1 0 XX XX XX XX XX 0 1 Input S2 R2 XX 0X XX 10 XX X0 XX 01 XX 0X XX 10 XX 01 S1 R1 XX 10 XX 01 XX 10 XX 01 XX 10 XX 01 XX 0X S0 R0 10 01 10 01 10 01 10 01 10 01 10 01 10 01

4. Menentukan Formula Masukan kaki Flip - Flop dengan Peta Karnaugh berdasarkan tabel transisi diatas :

B1B0 B3B2

00 X X X X

01 X X 0 X

11 X 1 d X

10 X X d X

B1B0 B3B2

00 X X X X

01 X X 1 X

11 X 0 d X

10 X X D X

00 01 11 10

00 01 11 10

S3 = B3

R3 = B1

B1B0 B3B2

00 X X X X

01 0 X 0 0

11 1 0 d 1

10 X X d X

B1B0 B3B2

00 X X X X

01 X 0 1 X

11 0 1 d 0

10 X X D X

00 01 11 10

00 01 11 10

S2 = B2.B1

R2 = B3.B1 + B2.B1

B1B0 B3B2

00 X X X X

01 1 1 0 1

11 0 0 D 0

10 X X d X

B1B0 B3B2

00 X X X X

01 0 0 X X

11 1 1 d 1

10 X X D X

00 01 11 10

00 01 11 10

S1 = B3.B1 + B2.B1

R1 = B1

B1B0 B3B2

00 1 1 1 1

01 0 0 0 0

11 0 0 D 0

10 1 1 d 1

B1B0 B3B2

00 0 0 0 0

01 1 1 1 1

11 1 1 d 1

10 0 0 D 0

00 01 11 10

00 01 11 10

S0 = B0

R0 = B0

Resume formula : 1. S3 = B3 2. S2 = B2.B1 3. S1 = B3.B1 + B2.B1 4. S0 = B0 R3 = B1 R2 = B3.B1 + B2.B1 R1 = B1 R0 = B0

5. Mengimplementasikan Formula Masukan ke dalam Rangkaian

Hasil pengamatan :
0 1 2 3 4 5 6 7 8 9 10 11 12 13 BO B1 B2 B3 Clock

6. Mengimplementasikan Formula Masukan ke dalam IC -7403 (NAND 2 INPUT) (3) -7476 (JKFF) (2)

E. KESIMPULAN
Pencacah asinkron modulo-14 mempunyai keluaran maksimal 13 dalam (decimal) atau 1101 (biner), dan nilainya akan naik tiap kali clock diaktifkan (Active Low). ketika pada logic maksimum (1101) dan clock aktif, maka akan akan kembali lagi ke logic awal (0000).