Anda di halaman 1dari 11

Electrnica de Potencia JDD 2012

Divisor de Tensin Pasivo


Un divisor de tensin pasivo se compone de un par de impedancias configuradas en serie y conectadas a una fuente de tensin, tal como se muestra en la figura 1. En este caso, las impedancias son los elementos Z1 y Z2, y la fuente de tensin Vi es una batera.

Fig. 1 Divisor de tensin pasivo.

En un divisor pasivo, las impedancias pueden ser cualquier elemento pasivo, como resistores, capacitores o inductores, en cualquier combinacin, mientras que Vi puede ser una fuente de tensin continua o alterna. La tensin de salida del divisor Vo se define como la tensin que existe entre el punto sealado como Vo y el punto de tierra del circuito, la cual es una proporcin de la tensin de la fuente Vi: Con base en la figura 1, por ley de Ohm (V = I R), la corriente en el circuito es:
I= Vi Z1 + Z2 (1)

donde Z1 + Z2 es la impedancia total del circuito.

Por ley de Ohm, la cada de tensin en Z1 es: V = I Z1 Z1 (2)

Por ley de Ohm, la cada de tensin en Z2 es: V = I Z2 Z2 (3)

Pgina 1

Electrnica de Potencia JDD 2012

Como se observa en la figura 1: Vo = V = I Z2 Z2 (4)

Sustituyendo (1) en (4): Vo = Vi Z2 Z1 + Z2 (5)

Acomodando la ecuacin 5, se observa claramente que la tensin Vo es igual a la tensin Vi multiplicada por un factor definido por la relacin de los valores de Z1 y Z2: Vo = Z2 Vi Z1 + Z2 (5)

Para un divisor pasivo Vo siempre es menor a Vi.

El factor de divisin del divisor es: Vo Z2 == Vi Z1 + Z2 (6)

El factor de divisin no tiene unidades.

La impedancia de un resistor es: La impedancia de un inductor es:

Z = R + j0 R Z = 0 + jL L j Z =0 C C

La impedancia de un inductor es:

donde es la frecuencia angular en rad/s: y f es la frecuencia en Hz.

=2f

Pgina 2

Electrnica de Potencia JDD 2012

Caso 1.
Sea un divisor resistivo como el mostrado en la figura 2:

Fig. 2 Divisor de tensin resistivo.

El factor de divisin es:

Z2 1 k + j0 1 k = = = 0.5 Z1 + Z2 1 k + j0 + 1 k + j0 2 k Z2 Vi = 0.5 (10 V) = 5 V Z1 + Z2

La tensin de salida del divisor es:

Vo =

Pgina 3

Electrnica de Potencia JDD 2012

Caso 2.
Sea un divisor resistivo como el mostrado en la figura 3:

2.0k 10 V

I
1.0k

Vo

Fig. 3 Divisor de tensin resistivo.

El factor de divisin es:

Z2 1 k + j0 1 k = = = 0.33 Z1 + Z2 2 k + j0 + 1 k + j0 3 k Z2 Vi = 0.33 (10 V) = 3.3 V Z1 + Z2

La tensin de salida del divisor es:

Vo =

Pgina 4

Electrnica de Potencia JDD 2012

Caso 3.
Sea un divisor resistivo como el mostrado en la figura 4:

1.0k 10 V 60 Hz 0Deg

I
2.0k

Vo

Fig. 4 Divisor de tensin resistivo.

El factor de divisin es:

Z2 2 k + j0 2 k = = = 0.66 Z1 + Z2 1 k + j0 + 2 k + j0 3 k Z2 Vi = 0.66 (10 V) = 6.6 V Z1 + Z2

La tensin de salida del divisor es:

Vo =

Pgina 5

Electrnica de Potencia JDD 2012

Caso 4.
Sea un divisor resistivo-inductivo como el mostrado en la figura 5:

1.0k 10 V 60 Hz 0Deg

I
100mH

Vo

Fig. 5 Divisor de tensin resistivo-inductivo.

El factor de divisin es: = Z2 0 + j2 (60 Hz)(100mH) 0 + j37.699 = = Z1 + Z2 1 k + j0 + 0 + j2 (60 Hz)(100mH) 1 k + j37.699

Al emplear elementos pasivos reactivos, como capacitores e inductores, el factor de divisin es generalmente complejo. Para evaluar correctamente el efecto de divisin que tiene este factor se requiere una expresin compleja que contenga la parte Real e Imaginaria de manera explcita para que pueda sea manejada de manera vectorial. Para lograr esto, el factor de divisin se multiplica por un factor unitario con numerador y denominador igual al denominador del factor de divisin. = 0 + j37.699 0 + j37.699 1 k j37.699 = 1 k + j37.699 1 k + j37.699 1 k j37.699

(37.699 )2 + j37.699 k2 = = 1.419x10 3 + j37.645x10 3 2 2 (1 k ) + (37.699 )


La parte Real del factor de divisin es: La parte Imaginaria del factor de divisin es: Re() = 1.419x10-3 Im() = 37.645x10-3

Pgina 6

Electrnica de Potencia JDD 2012

La magnitud y desfasamiento del factor de divisin es:


= Re( )2 + Im( )2 = (1.419x10-3 )2 + (37.645x10-3 )2 = 37.67x10-3

37.645x10-3 Im( ) = tan1 = tan1 1.419x10- 3 = 87.8 Re( )

Si la tensin Vi es:
Entonces la tensin de salida del divisor es:

Vi = 10 2 sin (t) Vi = 37.67103 10 2 sin (t + 87.8)

Grficamente se aprecia que la amplitud de la tensin Vo se encuentra atenuada y que existe un adelanto de fase de 87.8 :
15 10 0.5 5 Vi( t ) 0 5 0.5 10 15 0 510
3

Vo( t )

0.01

0.015

0.02

0.025 t

0.03

0.035

0.04

0.045

1 0.05

Importante: Dado que la impedancia del inductor depende de la frecuencia, entonces el factor de divisin y desfasamiento tambin dependen de la frecuencia.

Pgina 7

Electrnica de Potencia JDD 2012

Caso 5.
Sea un divisor resistivo-capacitivo como el mostrado en la figura 6:

1.0k 10 V 60 Hz 0Deg

I
1.0uF

Vo

Fig. 6 Divisor de tensin resistivo-capacitivo.

El factor de divisin es:

j Z2 2 (60 Hz)(1 F) = = = 0.876 j0.330 j Z1 + Z2 1 k + j0 + 0 2 (60 Hz)(1 F) 0 La magnitud y desfasamiento del factor de divisin es: = Re( )2 + Im( )2 = (0.876 )2 + (-0.330)2 = 0.936

Im( ) - 0.330 = tan1 = tan1 = -20.6 0.876 Re( )


Si la tensin Vi es: Entonces la tensin de salida del divisor es: Vi = 10 2 sin (t) Vi = (0.936)(10) 2 sin (t 20.6)

Pgina 8

Electrnica de Potencia JDD 2012

Grficamente se aprecia que la amplitud de la tensin Vo se encuentra atenuada y que existe un atraso de fase de 20.2 :
15 10 5 Vi( t ) 0 5 10 15 0 510
3

15 10 5 0 5 10 15 0.05 Vo( t )

0.01

0.015

0.02

0.025 t

0.03

0.035

0.04

0.045

Importante: Dado que la impedancia del capacitor depende de la frecuencia, entonces el factor de divisin y desfasamiento tambin dependen de la frecuencia.

Pgina 9

Electrnica de Potencia JDD 2012

Caso 6.
Sea un divisor inductivo como el mostrado en la figura 7:

10mH 10 V 60 Hz 0Deg

I
100mH

Vo

Fig. 7 Divisor de tensin inductivo.

El factor de divisin es: = Z2 0 + j2 (60 Hz)(100mH) = = 0.909 Z1 + Z2 0 + j2 (60 Hz)(10mH) + 0 + j2 (60 Hz)(100mH)

Para un divisor inductivo se aprecia que el factor de divisin no depende de la frecuencia y tampoco se produce desfasamiento, solo atenuacin.

La tensin de salida del divisor es:

Vo =

Z2 Vi = 0.909 (10 V) = 9.09 V Z1 + Z2

Pgina 10

Electrnica de Potencia JDD 2012

Caso 7.
Sea un divisor capacitivo como el mostrado en la figura 8:

100nF 10 V 60 Hz 0Deg

I
10nF

Vo

Fig. 8 Divisor de tensin capacitivo.

El factor de divisin es: 0 j 2 (60 Hz)(10 nF)

Z2 = Z1 + Z2 0

j j +0 2 (60 Hz)(100 nF) 2 (60 Hz)(10 nF)

= 0.090

Para un divisor capacitivo se aprecia que el factor de divisin tampoco depende de la frecuencia ni se produce desfasamiento, solo atenuacin.

La tensin de salida del divisor es:

Vo =

Z2 Vi = 0.090 (10 V) = 0.9 V Z1 + Z2

Pgina 11

Anda mungkin juga menyukai