Anda di halaman 1dari 8

La DESCRIPCIN GENERAL El XR-2211 es un sistema fase-bloqueado monoltico del lazo (PLL) diseado especialmente para los usos de comunicaciones

de datos. Se satisface particularmente para los usos del mdem del FSK. Funciona sobre una gama ancha del voltaje de fuente de 4.5 a 20V y una gama de frecuencia ancha de 0.01Hz a 300kHz. Puede acomodar seales anlogas entre 10mV y 3V, y puede interconectar con las familias de la lgica convencional de DTL, de la TTL, y del ECL. El circuito consiste en un PLL bsico para seguir una seal de entrada dentro de la venda del paso, de un detector de la fase de la cuadratura que proporcione la deteccin del portador, y de un comparador del voltaje del FSK que proporcione la desmodulacin del FSK. Los componentes externos se utilizan para fijar independientemente la frecuencia de centro, anchura de banda, y la salida retrasa. Una referencia interna del voltaje proporcional a la fuente de alimentacin se proporciona en una salida pin.The XR-2211 est disponible en 14 el perno paquetes especificados para las gamas de temperaturas militares e industriales. La DESCRIPCIN de SISTEMA El PLL principal dentro del XR-2211 se construye de un preamplificador de la entrada, de un multiplicador anlogo usado como detector de la fase y de un oscilador controlado voltaje de la precisin (VCO). El preamplificador se utiliza como limitador tales que las seales de entrada sobre 10mV rms estn amplificadas tpicamente a una seal constante del alto nivel. El multiplicar-tipo detector de la fase acta como una exclusiva o puerta digital. Su salida (sin filtro) produce las frecuencias de la suma y de la diferencia de la entrada y de la salida de VCO. El VCO es un oscilador controlado actual con su corriente normal de la entrada (fO) fij realmente por un resistor (R0) a la tierra y su corriente que conduce con un resistor (R1) del detector de la fase. La salida del detector de la fase produce suma y la diferencia de la entrada y de las frecuencias de VCO (internamente conectadas). Cuando en cerradura, estas frecuencias son fIN+ fVCO (aleta de 2 veces cuando en cerradura) y aleta - fVCO (0Hz cuando cerradura). Agregando un condensador a la salida del detector de la fase, el componente de la aleta de 2 veces es reducido, saliendo de un voltaje de C.C. que represente la diferencia de fase entre las dos frecuencias. Esto cierra el lazo y permite que el VCO siga la frecuencia de la entrada. El comparador del FSK se utiliza para determinarse si el VCO se conduce sobre o debajo de la frecuencia de centro (comparador del FSK). Esto producir salidas bajas altas y activas activas para indicar cuando el PLL principal est en cerradura (detector de la fase de la cuadratura y comparador del detector de la cerradura).

TEORA DE OPERACIN Entrada De Seal (Perno 2): La seal es CA juntada a este terminal. La impedancia interna en el perno 2 es 20K _. recomend el nivel de la seal de entrada est en la gama de 10mV rms a 3V rms. Salida Del Detector De la Fase De la Cuadratura (Perno 3): sta es la alta salida de la impedancia del detector de la fase de la cuadratura e internamente est conectada con la entrada de la cerradura detect el comparador del voltaje. En usos de la deteccin del tono, el perno 3 est conectado con la tierra con una combinacin paralela del RD y del CD (vase que el cuadro 3) para eliminar la charla en la cerradura detect salidas. Si el tono detect la seccin no se utiliza, el perno 3 se puede ir abierto. Trbese Detectaron La Salida, Q (Perno 6): La salida en el perno 6 est en el estado "bajo" cuando el PLL est fuera de cerradura y va "arriba" estado cuando el PLL es bloqueado. Es un tipo abierto del colector hecho salir y requiere tira -para arriba del resistor, RL, a VCC para la operacin apropiada. En el estado "bajo", puede hundirse hasta 5mA de la corriente de la carga. Trbese Detectaron El Complemento, (El Perno 5): La salida en el perno 5 es el complemento de la lgica de la cerradura detect salida en el perno 6. Esta salida es tambin un tipo abierto etapa del colector que puede hundir 5mA de la corriente de la carga en el punto bajo o el estado de "on". Salida De Datos del Fsk (Perno 7): Esta salida es una etapa abierta de la lgica del colector a la cual requiere tiran -para arriba del resistor, RL, VCC para la operacin apropiada. Puede hundir 5mA de la corriente de la carga. Cuando el descifrar FSK seala, la salida de datos del FSK est en el estado alto "o de"off"" para la frecuencia baja de la entrada, y en el estado bajo "o de"on"" para la alta frecuencia de la entrada. Si no hay seal de entrada presente, el estado de la lgica en el perno 7 es indeterminado. Entrada Del Comparador del Fsk (Perno 8): sta es la alta impedancia entrada al comparador del voltaje del FSK. Normalmente, una poste-deteccio'n del FSK o un filtro de los datos est conectada entre este terminal y la salida del detector de la fase de PLL (perno 11). Este filtro de los datos es formado por RF y CF (vase el cuadro 3.) El voltaje del umbral del comparador es fijado por el voltaje interno de la referencia, VREF, disponible en el perno 10. Voltaje De la Referencia, VREF (Perno 10): Este perno es internamente en polarizacin negativa en el nivel voltaico de la referencia, VREF: VREF = VCC /2 650MV. El nivel voltaico de C.C. en este perno forma una referencia interna para

los niveles voltaicos en los pernos 5, 8, 11 y 12. El perno 10 se debe puentear a la tierra con un condensador 0.1_F para la operacin apropiada del circuito. El Detector De la Fase Del Lazo Hizo salir (Perno 11): Este terminal proporciona una alta impedancia hecha salir para el detector de la fase del lazo. El filtro de lazo de PLL es formado por R1 y C1 conectados con el perno 11 (vase el cuadro 3.) Sin seal de entrada, o sin error de fase dentro del PLL, el nivel de la C.C. en el perno 11 es casi completamente igual a VREF. El pico para enarbolar el oscilacin del voltaje disponible en la salida del detector de la fase es igual a 2 x VREF. El Control de VCO Entr (Perno 12): La frecuencia free-running de VCO es determinada por el resistor de la sincronizacin externa, R0, conectado de este terminal con la tierra. La frecuencia free-running de VCO, fO, es:

donde est el condensador C0 de la sincronizacin a travs de los pernos 13 y 14. Para la estabilidad de temperatura ptima, el R0 debe estar en la gama de 10K _ a 100K _ (vase el cuadro 9.) Este terminal es un punto bajo de la impedancia, y es internamente en polarizacin negativa en un nivel de la C.C. igual a VREF. La corriente mxima de la sincronizacin dibujada del perno 12 se debe limitar a Condensador de la sincronizacin de VCO (pernos 13 y 14): La frecuencia de VCO es inverso proporcional al condensador de la sincronizacin externa, C0, conectado a travs de estos terminales (vase el cuadro 6.) C0 debe ser no polar, y en la gama de 200pF a 10_F. Ajuste De la Frecuencia de VCO: VCO puede fino-ser templado conectando un potencimetro, RX, en serie con el R0 en el perno 12 (vase el cuadro 10.) Frecuencia free-Running de VCO, fO: XR-2211 no tiene un terminal de salida separado de VCO. En lugar, las salidas de VCO internamente estn conectadas con las secciones del detector de la fase del circuito. Para los propsitos de la disposicin o del ajuste, la frecuencia free-running de VCO puede ser templada usando el circuito generalizado en el cuadro 3, y aplicando una configuracin de bits que se alterna de los o y 1 en las frecuencias sabidas de la marca y del espacio. Ajustando el R0, el VCO se puede entonces templar para obtener un ciclo de deber del 50% en la salida del FSK (perno 7). Esto se asegurar de que el valor del fO de VCO est referido exactamente a las frecuencias de la marca y del espacio. ECUACIONES DEL DISEO (toda la resistencia adentro, toda la frecuencia en el hertzio y toda la capacitancia en faradios, salvo especificacin de lo contrario) (vase el cuadro 3 para la definicin de componentes)

1. Frecuencia de centro de VCO, fO: 2. Voltaje interno de la referencia, VREF (medido en el perno 10): 3. El Lazo Bajo-Pasa Constante Del Tiempo Del Filtro, si es el RF _ o reactancia es del CF _, entonces RPP = R1 4. Lazo Que humedece, Nota: Para derivation/explanation de esta ecuacin, vea por favor TAN-011. 5. anchura de banda Lazo-que sigue, 6. Constante del tiempo del filtro de los datos del FSK, tF: 7. Aumento de la conversin del detector de la fase del lazo, Kd: (Kd es el voltaje de C.C. del diferencial a travs del perno 10 y pin11, por la unidad del error de fase en el detector de la fase entrado): Nota: Para derivation/explanation de esta ecuacin, vea por favor TAN-011. 8. Aumento de la conversin de VCO, Ko: (Ko es la cantidad de cambio en frecuencia de VCO, por la unidad del cambio del voltaje de C.C. en el perno 11): 9. La funcin de la transferencia del filtro: 10. Aumento total del lazo. Kt: 11. Detector mximo IA actual: Nota: Para derivation/explanation de esta ecuacin, vea por favor TAN-011.

INFORMACIN DE LOS USOS El Descifrar del Fsk El cuadro 10 demuestra la conexin bsica del circuito para descifrar del FSK. Referente al cuadro 3 y al cuadro 10, las funciones de componentes externos se definen como sigue: El R0 y C0 fijan la frecuencia de centro de PLL, sistemas R1 la anchura de banda del sistema, y C1 fija el tiempo del filtro de lazo constante y el lazo que humedece factor. Los CF y el RF forman un filtro de la poste-deteccio'n del uno-poste para la salida de datos del FSK. El RB del resistor del perno 7 al perno 8 introduce la regeneracin positiva a travs del comparador del FSK para facilitar la transicin rpida entre los estados de la lgica de la salida. Instrucciones Del Diseo: El circuito del cuadro 10 se puede adaptar para cualquier uso el descifrar del FSK por la opcin de cinco componentes dominantes del circuito: R0, R1, C0, C1 y CF. Para un sistema dado de las frecuencias de la marca y del espacio del FSK, fO y

f1, estos parmetros pueden ser calculados como sigue: (toda la resistencia en _ ' s, toda la frecuencia en el hertzio y toda la capacitancia en faradios, salvo especificacin de lo contrario) a) Calcule la frecuencia de centro de PLL, fO: b) Elija el valor del R0 del resistor de la sincronizacin, para estar en la gama de 10K _ _. a esta opcin 100K es arbitrario. El valor recomendado es R0 = 20K _. que el valor final del R0 fino-se templa normalmente con el potencimetro de la serie, RX. c) Calcule el valor de C0 de la ecuacin del diseo (1) o del cuadro 7: d) Calcule R1 para dar la anchura de banda que sigue deseada (vase la ecuacin del diseo 5). e) Calcule C1 para fijar humedecer del lazo. (vase la ecuacin del diseo 4): f) La entrada al XR-2211 puede a veces ser demasiado sensible a las condiciones del ruido en la linea de entrada. El cuadro 4 ilustra un mtodo de desensibilizar el XR-2211 de tal lnea condiciones ruidosa por el uso de un resistor, Rx, conectado del perno 2 con la tierra. El valor de Rx es elegido por la ecuacin y el lmite de alarma mnimo deseado de la seal. El voltaje de entrada (mximo) mnimo de VIN debe exceder este valor que se detectar (equivalente a ajustar el umbral de V) g) Calcule la capacitancia del filtro de los datos, CF: Nota: Todos los valores excepto el R0 se pueden redondear al valor estndar ms cercano. Ejemplo Del Diseo: desmodulador del FSK de 1200 baudios con frecuencias de la marca y del espacio de 1200/2200. Paso 1: Calcule el fO: de instrucciones del diseo Paso 2: Calcule el R0: R0 = 10K con un potencimetro de 10K. (vase las instrucciones del diseo (b)) Paso 3: Calcule C0 de instrucciones del diseo Paso 4: Calcule R1: de instrucciones del diseo Paso 5: Calcule C1: de instrucciones del diseo

Paso 6: Calcule el Rf: El RF debe ser por lo menos cinco veces Paso 7: Calcule el RB: El RB debe ser por lo menos cinco veces Paso 8: Calcule RSUM: Paso 9: Calcule los CF: Nota: Todos los valores excepto el R0 se pueden redondear al valor estndar ms cercano. El FSK que descifra con el portador detect La cerradura detect la seccin de XR-2211 se puede utilizar como portador detect la opcin para descifrar del FSK. La conexin recomendada del circuito para este uso se demuestra en el cuadro 11. La cerradura abierta del colector detect la salida, perno 6, se pone en cortocircuito a la salida de datos (perno 7). As, la salida de datos ser lisiada en el estado "bajo", hasta que hay un portador dentro de la venda de la deteccin del PLL y el perno 6 hecho salir va "arriba" a permitir la salida de datos. Nota: La salida de datos es "baja" cuando no hay portador presente. El valor mnimo de la cerradura detect el CD de la capacitancia del filtro es inverso proporcional a la gama de la captura, +_fc. sta es la gama del excedente entrante de las frecuencias que el lazo puede adquirir la cerradura y es siempre menos que la gama que sigue. Es limitada ms a fondo por C1. Para la mayora de los usos, _ fc _ f/2. Para el RD = 470K _, el valor mnimo aproximado del CD se pueden determinar cerca: C en _ F y f en el hertzio. Con los valores del CD que son demasiado pequeos, la charla se puede observar en la cerradura detect salida mientras que una frecuencia entrante de la seal acerca a la anchura de banda de la captura. Los valores excesivamente grandes del CD retardarn el tiempo de reaccin de la cerradura detectaron salida. Para la identificacin del llamador los usos eligen el CD = 0.1_F. Deteccin Del Tono El cuadro 12 de la deteccin del tono demuestra la conexin generalizada del circuito para la deteccin del tono. Las salidas de la lgica, los LDOQN y los LDOQ en los pernos 5 y 6 estn normalmente en "los estados altos" y "bajos" de la lgica, respectivamente. Cuando un tono est presente dentro de la venda de la deteccin del PLL, el estado de la lgica en estas salidas se invierte para la duracin del tono de la entrada. Cada salida de la lgica puede hundir 5mA de la corriente de la carga. Ambas salidas en los pernos 5 y 6 son tipo abierto etapas del colector, y requieren externo tiran -para arriba de los resistores RL2 y RL3, segn lo demostrado en el cuadro 12. Referente al cuadro 3 y al cuadro 12, las funciones de los componentes externos del circuito pueden ser explicadas como sigue: Frecuencia de centro determinada del R0 y de C0 VCO; R1 fija la anchura

de banda de la deteccin; C1 fija el tiempo bajo del filtro del pasar-lazo constante y el lazo que humedece factor. Instrucciones Del Diseo: El circuito del cuadro 12 se puede optimizar para cualquier uso de la deteccin del tono por la opcin de los 5 componentes dominantes del circuito: R0, R1, C0, C1 y CD. Para una entrada dada, se calcula la frecuencia del tono, fS, estos parmetros como sigue: (toda la resistencia en _ ' s, toda la frecuencia en el hertzio y toda la capacitancia en faradios, salvo especificacin de lo contrario) a) Elija el valor del R0 del resistor de la sincronizacin para estar en la gama de 10K _ a 50K _. que esta opcin es dictada por la corriente de max./min. que la referencia interna del voltaje puede entregar. El valor recomendado es R0 = 20K _. que el valor final del R0 fino-se templa normalmente con el potencimetro de la serie, RX. b) Calcule el valor de C0 de la ecuacin del diseo (1) o del cuadro 7 fS = fO: c) Calcule R1 para fijar la anchura de banda +_f (vase la ecuacin del diseo 5): nota: La anchura de banda total de la deteccin cubre la gama de frecuencia del fO +_f d) Calcule el valor de C1 para un lazo dado que humedece factor: Normalmente, _ se recomienda = 0.5. C1 de aumento mejora el rechazamiento out-of-band de la seal, pero aumentos el tiempo de la captura de PLL. e) Calcule el valor del CD del condensador del filtro. Para evitar charla en la salida de la lgica, con RD = 470K _, El CD de aumento retrasa el tiempo de reaccin de la salida de la lgica. Ejemplos Del Diseo: Entone el detector con una venda de la deteccin de + 100Hz: a) Elija el valor del R0 del resistor de la sincronizacin para estar en la gama de 10K _ a 50K _. que esta opcin es dictada por la corriente de max./min. que la referencia interna del voltaje puede entregar. El valor recomendado es R0 = 20 K _. que el valor final del R0 fino-se templa normalmente con el potencimetro de la serie, RX. b) Calcule el valor de C0 de la ecuacin del diseo (1) o del cuadro 6 fS = fO: c) Calcule R1 para fijar la anchura de banda +_f (vase la ecuacin del diseo 5): Nota: La anchura de banda total de la deteccin cubre la gama de frecuencia del fO +_f

d) Calcule el valor de C0 para un lazo dado que humedece factor: Normalmente, _ se recomienda = 0.5. C1 de aumento mejora el rechazamiento out-of-band de la seal, pero aumentos el tiempo de la captura de PLL. e) Calcule el valor del CD del condensador del filtro. Evitar charla en la salida de la lgica, con el RD = 470K _, CD deben ser: El CD de aumento retrasa el tiempo de reaccin de la salida de la lgica. f) Frecuencia de centro de la consonancia fina con 5K _ el potencimetro, RX. Deteccin Linear de FM XR-2211 se puede utilizar como detector linear de FM para una amplia gama de comunicaciones y de usos anlogos de la telemetra. La conexin recomendada del circuito para este uso se demuestra en el cuadro 13. La salida desmodulada se toma de la salida del detector de la fase del lazo (perno 11), a travs de un filtro de la poste-deteccio'n compuesto del RF y de CF, y de un amplificador externo del almacenador intermediario. Este amplificador del almacenador intermediario es necesario debido a la alta impedancia hecha salir en el perno 11. Normalmente, un aumento amperio de Op. Sys. de la unidad no-que invierte se puede utilizar como amplificador del almacenador intermediario, segn lo demostrado en el cuadro 13. El aumento del detector de FM, es decir, el cambio del voltaje de la salida por la unidad de la desviacin de FM se puede dar como: donde est el interno VR refirase al voltaje (VREF = VCC /2 - 650mV). Para la opcin de los componentes externos R1, el R0, el CD, C1 y los CF, consideran la seccin en ecuaciones del diseo.

Anda mungkin juga menyukai