Anda di halaman 1dari 5

Universidade Federal de Campina Grande Centro de Engenharia Eltrica e Informtica Unidade Acadmica de Engenharia Eltrica Laboratrio de Circuitos Lgicos

2013.1 Preparao do Laboratrio 3: Codificao e Decodificao 1. Objetivos Este experimento consiste na realizao de quatro montagens especficas para o estudo dos cdigos binrios e, em particular, das operaes de codificao, decodificao e converso entre cdigos. Consiste tambm no projeto e implementao dos circuitos lgicos que realizam essas operaes, ou seja, codificadores, decodificadores e conversores de cdigo. Tambm vislumbrado o estudo e utilizao de circuitos integrados MSI que implementam diversas dessas funes. Para tanto, realizada a montagem (no simultnea) e a verificao do funcionamento de quatro circuitos lgicos correspondentes aos seguintes experimentos especficos: Decodificador Binrio 2:4 Conversor de Cdigo Codificador Binrio 8:3 Sistema Conversor CBP4 Mostrador de 7 Segmentos Hexadecimal

2. Decodificador Binrio 2:4 Objetivo Especfico: Especificao, implementao e verificao do funcionamento de um Decodificador Binrio 2:4, com os seguintes tipos de sinais: entradas de dados NAA (Nvel Alto Ativo), entrada de controle de habilitao NBA (Nvel Baixo Ativo) e sadas de dados NBA (Nvel Baixo Ativo), com o projeto realizado a partir de inversores e de portas NAND. Atividades: 1. Realizar a especificao desse Decodificador Binrio 2:4 por meio de: (i) apresentao do bloco lgico e da tabela-verdade simplificada usados para represent-lo, supondo que a funo implementada Z = f(H,A), onde H a entrada de controle de habilitao NBA, A = A1A0 so as entradas de dados NAA, e Z = Z0Z1Z2Z3 so sadas de dados NBA; (ii) descrio das entradas recebidas e da sada produzida por esse circuito lgico; 2. Realizar o projeto desse circuito por meio de: (i) apresentao da tabela-verdade e da lista de Maxitermos obtida para cada sada, a partir dessa tabela, e (ii), apresentao do desenvolvimento das expresses correspondentes a essas listas, de modo a expressar essas sadas como funes NAND; 3. Apresentar o diagrama lgico que representa a implementao desse circuito usando apenas inversores e portas NAND de trs entradas (e que corresponde s expresses lgicas obtidas); 4. Apresentar o diagrama eltrico correspondente a esse diagrama lgico, mostrando como os CIs 7404 e 7410 podem ser usados para implementar um

circuito que realiza essa funo, e relacionar os dispositivos necessrios para a montagem e o teste desse circuito (observar a ordem dos bits da entrada e da sada, respeitando as suas posies relativas para a atribuio das chaves e dos leds). 3. Conversor de cdigo Objetivo Especfico: Estudo, especificao e verificao do funcionamento do Conversor de cdigo com entrada X = X2 X1 X0 e sada Y = Y2 Y1 Y0, cuja relao apresentada na tabela-verdade: X2 0 0 0 0 1 1 1 1 Atividades: 1. Realizar a especificao do circuito lgico implementado, por meio de: (i) apresentao do bloco lgico (usando as convenes apropriadas) e (ii) tabelaverdade; 2. Realizar a sntese do circuito lgico para a implementao de cada sada Yi = fi(X2, X1, X0) para i = 0, 1, 2, utilizando apenas portas XOR; No utilizar inversores nem entradas invertidas. 3. Apresentar o diagrama eltrico correspondente ao circuito, mostrando como o CI 7486 (apenas) pode ser usado para implementar o circuito lgico da soluo (observar a ordem dos bits da entrada e da sada, respeitando as suas posies relativas para a atribuio das chaves e dos LEDs). 4. Codificador Binrio 8:3 Objetivo Especfico: Especificao e projeto de um Codificador Binrio 8:3, com os seguintes tipos de sinais: entradas de dados NAA (Nvel Alto Ativo), e sadas de dados NAA (Nvel Alto Ativo), com o projeto realizado a partir de portas NOR. Atividades: 1. Realizar a especificao desse Codificador Binrio 8:3 por meio de: (i) apresentao do bloco lgico usado para represent-lo, supondo que a funo implementada Z = f(X) (usar a ordem no convencional de ndices para os bits de entrada X = X0 X1 X2 X3 X4 X5 X6 X7 e a ordem convencional de ndices para os bits de sada Z = Z2 Z1 Z0); (ii) descrio das entradas recebidas e da sada produzida por esse circuito lgico e apresentao da tabela-verdade simplificada usada para represent-lo, supondo que, em qualquer instante de tempo, apenas um bit de entrada pode estar ativo (Nvel Alto Ativo); X1 0 0 1 1 0 0 1 1 X0 0 1 0 1 0 1 0 1 Y2 0 0 1 1 1 1 0 0 Y1 1 1 0 0 1 1 0 0 Y0 0 1 0 1 0 1 0 1

2. Realizar o projeto desse circuito de modo a obter a implementao com portas NOR, executando as seguintes etapas: Aplicar o mtodo de interpretao lgica da tabela-verdade simplificada, de modo a obter, para cada sada, uma expresso lgica; Nota: Para esse tipo de circuito, em que apenas um bit de entrada pode valer 1, e com o objetivo de utilizar portas NOR, o projeto pode ser facilitado escrevendo tambm na tabela verdade as sadas barradas, e obtendo uma declarao que descreva as condies de entrada para que o valor da sada seja habilitada; Apresentar o diagrama lgico correspondente em termos da funo lgica NOR; 3. Considerando que a implementao desse codificador ser com portas NOR de quatro entradas fornecidas pelo CI 7425 e que essas portas possuem uma entrada de controle de habilitao G (strobe ou gate), que do tipo NAA, definir o valor lgico constante que deve ser aplicado a essa entrada para que o circuito esteja sempre ativado; 4. Apresentar o diagrama eltrico correspondente ao diagrama lgico desse sistema, mostrando como o CI 7425 pode ser usado para implementar o codificador e relacionar os dispositivos necessrios para a montagem e o teste desse circuito; 5. Sistema Conversor CBP4 Mostrador de 7 Segmentos Hexadecimal Objetivo Especfico: Estudo e especificao do Conversor de Cdigo Binrio Puro de quatro bits para o Cdigo do Mostrador de 7 Segmentos Hexadecimal NAA, implementado pelo CI 9368, que possui uma memria, formada por quatro clulas de memria, do tipo latch, para armazenar os quatro bits da entrada de dados, e verificao do funcionamento do Sistema Conversor CBP4 Mostrador de 7 Segmentos Hexadecimal, com entrada de controle de habilitao/escrita, do tipo NBA. OBS: Este sistema deve ser montado de acordo com o diagrama lgico apresentado a seguir. Observar que a funo de Programao de Apagamento deve estar desativada, bem como a entrada DP ponto decimal. A implementao desse sistema utiliza o CI 9368 e um mostrador de 7 segmentos do tipo catodo comum (o C551E ou o 561HR2), e pode ser representada pelo bloco lgico e pelo diagrama eltrico simplificado tambm apresentados a seguir. Observar que nesse diagrama eltrico esto indicados o CI e os pinos correspondentes s entradas de alimentao, s entradas de dados e entrada de controle de habilitao/escrita.

Fig. 1: Diagramas do Sistema Conversor CBP4 Mostrador de 7 Segmentos Hexadecimal Atividades: 1. Estudar a folha de dados do CI 9368 e realizar a especificao do circuito lgico implementado, por meio da apresentao do bloco lgico (usando as convenes apropriadas) e da descrio, usando os nomes constantes da documentao, das entradas recebidas e da sada produzida por esse circuito lgico; 2. Complementar a especificao desse circuito por meio de: (i) apresentao da lista das operaes realizadas, e (ii) apresentao da lista das entradas de controle recebidas e da sada de controle produzida por esse circuito lgico, que so utilizadas para realizar essas operaes; 3. Descrever o funcionamento da entrada de controle de habilitao/escrita LE (Latch Enable), que usada para controlar a operao de Converso de Cdigo; 4. Descrever os passos que devem ser executados para realizar a operao de converso do cdigo de um dado aplicado s entradas de dados (no necessrio apresentar as tabelas); 5. Apresentar o projeto da arquitetura e a especificao do Sistema Conversor CBP4 Mostrador de 7 Segmentos Hexadecimal, com entrada de controle de habilitao/escrita, do tipo NBA, considerando que as demais entradas de controle devem permanecer desativadas, por meio de: (i) descrio da implementao do sistema em termos da interconexo de blocos, indicando o tipo de mostrador de 7 segmentos que deve ser usado, e apresentao do diagrama lgico usado para represent-lo; 6. Apresentar o diagrama eltrico completo correspondente ao diagrama lgico desse sistema e composto por um CI 9368 e por um mostrador de 7 segmentos catodo comum C551E ou 561HR2. Esses diagramas de pinos so fornecidos na Lista de Diagramas de Pinos de CIs. Relacionar os dispositivos necessrios para a montagem e o teste desse circuito (observar a ordem dos bits da entrada, respeitando as suas posies relativas para a atribuio das chaves); 7. Observar as duas tabelas-verdade, conforme descrito a seguir, para realizar a verificao do funcionamento da operao de converso de cdigo e da operao da entrada de controle de habilitao/escrita LE; Nota: Como as demais operaes esto desativadas, no necessrio indicar, nas tabelas, o valor das entradas ou da sada de controle a elas associadas; Tabela 5.1: Converso de Cdigo Esta tabela deve apresentar o comportamento do circuito para todas as combinaes das entradas de dados, indicando a entrada de controle que deve estar ativada e especificando as seguintes informaes: bits de entrada - desenho do smbolo formado no mostrador;

Sugesto: Como se trata de uma tabela com muitas linhas, ela pode ser apresentada em duas metades, colocadas lado a lado; (Ver guia do relatrio) Tabela 5.2: Entrada de Controle de Habilitao/Escrita Esta tabela deve apresentar o comportamento do circuito em funo da entrada de controle LE; Sugesto: Usar uma tabela com apenas duas linhas para indicar a sequncia de operaes usada para, primeiramente, habilitar a operao de converso de cdigo e aplicar um valor particular s entradas de dados (escolher um valor) e para, em seguida, desabilitar essa operao e aplicar um valor qualquer s entradas de dados. (Ver guia do relatrio) OBSERVAO IMPORTANTE: As tabelas de verificao esto apresentadas no guia do Relatrio.

Anda mungkin juga menyukai