Anda di halaman 1dari 5

INSTRUMENTACIN BASADO EN FPGA RESISTE EL FRO DEL ESPACIO PROFUNDO El Xilinx Virtex-5 demuestra capaz de soportar, operar y sobrevivir

a temperaturas criognicas. Con los recientes avances tecnolgicos en FPGAs, ha resultado posible para el arquitecto, un completo sistema-en-un-chip (SoC) con un solo FPGA. Grandes FPGAs que son resistentes a la radiacin por diseo (RHBD) han aumentado el nmero de puertas por pulgada cuadrada, menor consumo de energa por puerta y microprocesadores incluidos, IP blandos y duros, mdulos aritmticos, memoria interna considerable y convertidores analgico-digital. B & A Ingeniera (Baeng) realizaron estudios con el Xilinx Virtex-5 y como resultado se obtuvo una seal mixta RHBD FPGA para hacer frente a la necesidad de la NASA para controladores de adquisicin de datos fiables protegidas y electrnicos informticos capaces de funcionar a temperaturas criognicas. Para llevar a cabo el experimento, Baeng dise y construy un placa de prueba basado en un Xilinx comercial XC5VLX30 FPGA y circuitos (resistencias, condensadores y oscilador) de soporte. Lo que es notable es que se encontr que el chip funciona a temperaturas muy por debajo de las especificaciones para una parte comercial, y hasta muy por debajo de las especificaciones para una FPGA Xilinx. El FPGA fue reconfigurado en cada decremento de 10 grados de la temperatura, desde la temperatura ambiente hasta -150 C, tanto para la interfaz JTAG (IMPACT Xilinx) y flash (XCF08).Se borr y reprogram Flash durante cada medicin de la temperatura. Adems, utilizando el monitor interno del sistema FPGA ChipSope Pro y de Xilinx, se monitoreo la temperatura de la matriz, junto con 2.5V tensiones internas auxiliares y 1.0V. RESULTADOS DE LA PRUEBA Se realizaron pruebas criognicas utilizando nitrgeno lquido. Comenzaron las pruebas a temperatura ambiente de 24 C, despus de haber programado la cmara de pruebas para proceder en pasos de 10 C, 0 C, -10 C, todo el camino hasta -150 C. Dentro de las observaciones, para empezar se encontr que los 2.5V/2.5V corrientes de alimentacin auxiliar se mantuvieron estables en el rango de temperatura de ensayo. Ambos de estos voltajes se utilizan para el monitor del sistema y la comunicacin JTAG. Todas las entradas / salidas estn vinculados a 3.3V. En segundo lugar, la corriente 1.0V interna se redujo significativamente de 140 mA a 20 C a 81 mA a -150 C. Por ltimo, la corriente 1,8 V de la memoria flash se mantuvo casi cero hasta -50 C y luego cambi a 10 mA de -50 a -90 C. Se redujo a cero de la -100 a -120 C del rango de temperatura, y se dirigi de nuevo a 10 mA -130 a -150 C. Es importante destacar que ambos relojes se mantuvieron estables en el rango de temperatura de ensayo. Se utiliz un PLL que tanto se dividen y multiplican el maestro oscilador 100-MHz a fin de generar el 50 y 150-MHz de los relojes.

LGICA XILINX
Durante las pruebas, se encontr que la memoria flash se convirti en inestable a -110 C.A partir de esta temperatura, se tom par de intentos para programar la memoria flash de JTAG. Sin embargo, hemos sido capaces de hacerlo despus de dos intentos. Adems, la memoria flash se convirti en no funcional a -140 C. No fuimos capaces de programar el flash de JTAG despus. La corriente interna de 1.0V aument significativamente (384 mA) cuando tratamos de configurar la FPGA de la memoria flash no funcional. Se normaliz una vez que la FPGA se configura a travs del puerto JTAG. Mientras tanto, la comunicacin a travs de JTAG IMPACT fue funcional durante todo el rango de temperatura de ensayo. Adems, ChipScope Pro fue funcional durante todo el rango de temperatura de ensayo, y con ella se control la temperatura de la matriz, 1.0V interna y tensin auxiliar 2.5V. La comunicacin JTAG incluyendo el ChipScope Pro se detuvo despus de eso, a pesar de que se inicializ la cadena JTAG travs de IMPACT. No se pudo programar el flash o configurar el FPGA, ya sea el JTAG o la memoria flash. Despus de quitar el flash y el cableado de la cadena de TDI / TDO, se configur el FPGA a travs del JTAG una vez ms. Esto es importante, ya que muestra que la FPGA no fue daado. Es importante tener en cuenta que la cadena JTAG es en serie. El TDO del IMPACT est conectado a TDI de la memoria flash, y luego el TDO de la memoria flash est vinculado a la IDA de la FPGA Xilinx. Esto significa que la memoria flash est sentado entre el impacto y la FPGA Xilinx. RESULTADOS PROMETEDORES La reconfiguracin mediante la interfaz JTAG continu trabajando hasta -150 C. Sin embargo, debido a un fallo en el chip de memoria flash a -130 C, no fue posible volver a configurar el Virtex-5 chips de memoria flash debajo de esa temperatura. De corriente interna se disminuy de manera constante en el 1.0V como se esperaba (y el consumo de energa interna) y termin en 66 por ciento de donde estaba a temperatura ambiente. Circuitos bsicos, oscilador de anillo, registros de desplazamiento y salidas PLL continuaron funcionando normalmente, sin cambios detectables.

USO DE LA TECNOLOGA SPARTAN PARA APOYAR EL DESARROLLO DE LA ENERGA VERDE El Xilinx Spartan-3A FPGA aumenta el control de la aplicacin de un algoritmo para terminal de usos mltiples de potencia del inversor DRI. Las empresas compiten para ser los lderes del sector en sus respectivos mbitos competitivos, sobre todo en los nuevos mercados, como la energa verde, que en sus inicios y sin lderes definidos requieren pioneros para disear, desarrollar y ofrecer nuevos productos. El xito no slo depende de un dedicado equipo de ingenieros de inspiracin, la tecnologa informtica avanzada y nuevos materiales, sino tambin de inversionistas o agencias gubernamentales para proporcionar becas para enfoques prometedores para mejorar la generacin, distribucin, control, medicin y consumo de energa. En el otoo de 2011, los ingenieros de Princeton Power Systems (PPS), un nuevo fabricante de Jersey, de los productos de conversin de energa y sistemas avanzados de energa alternativa, demostraron su ltimo producto de la energa verde. Este inversor respuesta a la demanda (DRI) fue el resultado de una colaboracin de tres aos entre el PPS, el Departamento de Energa y Laboratorios Nacionales Sandia de Energa Solar Integracin en Red (SEGIS). El multiterminal DRI resultante es tan flexible como para ser ms confiable, ms eficiente y ms rentable que los inversores actualmente disponibles. Equipado con mltiples terminales de CC y CA, el DRI puede alimentar la ruta de la red, una microrred, almacenamiento de energa de CC o las cargas dinmicas. Curvas de potencia programables y perfiles de carga mejoran el control de generadores, cargas y bateras, garantizando una mayor eficiencia. Y el uso de avanzados interruptores de alta capacidad de larga y de vida til maximiza la fiabilidad. Princeton Power Systems exhiben caractersticas del DRI que mejoran la interconectividad y la eficiencia elctrica de la red, mejorar el rendimiento de los sistemas de energa renovable para permitir una mejor integracin de los vehculos elctricos y la generacin de energa distribuida. El DRI fue parte de la de la demostracion "An island in the sun" de la compaia microgird, que detalla los avances clave en tecnologas limpias y de fabricacin, incluyendo un panel solar de 200 kilovatios y un sistema de batera de litio-ion. Una microrred puede operar independientemente de una red de suministro elctrico principal para el suministro, la energa de baja emisin de carbono confiable. DRI PPS es compatible con generadores de corriente alterna como el diesel o el gas, y con energa fotovoltaica (PV) o entradas de viento. El DRI tambin puede proporcionar servicios de red, fotovoltaica con almacenamiento y recarga de vehculos elctricos. TECNOLOGA XILINX SPARTAN Princeton Power aprovecha vehculos de desarrollo de sistemas flexibles, como plataformas de diseo dirigidas de Xilinx (TDP), con su rico ecosistema de servicios de apoyo de diseo. PDS

Consulting ofrece servicios de diseo de sistemas digitales programables para una variedad de mercados, incluyendo la aeroespacial y de defensa, difusin, industrial, cientfica y mdica. El FPGA Spartan-3A ofrece flexibilidad en la aplicacin, sobre todo para las seales de activacin y los canales de entrada del ADC.La tecnologa integrada que ofrece la Spartan-3A con el algoritmo de control para la posibilidad de poder verde, implementado y patentado por Princeton Power System's. Se tard ms de 300 I / Os de implementar la interfaz del sistema DRI, que permiti el acceso a 8 MB de flash, una de 256 Mbit SDRAM y USB/RS-232 a> 900 kbits / segundo. Adems, el equipo tambin utiliz la generosa cantidad de rpido, distribuido 32-bit RAM de doble puerto inherente a la arquitectura Spartan. El bloque lgico configurable (CLB) tablas de bsqueda utilizadas como memorias RAM de doble puerto habilitando el almacenamiento local eficiente de nuevas muestras de formas de onda de energa que los ADCs suministrados, mientras que el DSP ley las muestras anteriores y un procesador PicoBlaze integrado analiza nuevos valores desde el segundo puerto al mismo tiempo. LOS BENEFICIOS DE FPGAS DE XILINX Algoritmos de Princeton Power Systems requieren extensos clculos que slo se pueden lograr por punto flotante DSP, que tradicionalmente no tienen las mismas caractersticas que las FPGAs. Algunas de las caractersticas de FPGAs de Xilinx que particularmente son adecuados al proyecto PPS incluye multivoltaje, pines multiestndar SelectIO de E / S, bloques lgicos configurables; bloque de RAM; y las interfaces de memoria que pueden poner en prctica un gran nmero de seales de activacin programables. Estas seales generan y ejecutar trenes de impulsos que accionan interruptores electrnicos de potencia como IGBT y controlar rpido un gran nmero de canales ADC para leer las mediciones importantes del sistema en cada pulso o interfaces en serie personalizados de alta velocidad. El diseo Spartan-3 basado en FPGA completa varios procesos: Se lleva a cabo la comprobacin de error del sistema utilizando los valores ledos del ADC conectados al DSP. Implementa actividades dirigidas por temporizador como lectura ADCs precisamente cuando es necesario. Y lo hace un promedio de los valores de ADC.

CONCLUSIN Se analizaron dos artculos que son: instrumentacin basado en FPGA resiste el fro del espacio profundo y uso de la tecnologa SPARTAN para apoyar el desarrollo de la energa verde, en el primero nos explica sobre el Xilinx Virtex-5 que este es capaz de soportar, operar y sobrevivir a temperaturas criognicas, adems de ser resistentes a la radiacin. En base a los estudios se obtuvo una seal mixta RHBD FPGA para satisfacer las necesidades de la NASA como por ejemplo para controladores de adquisicin de datos fiables protegidas. Para controlar la temperatura de la matriz se utiliza el ChipScope Pro y para realizar las pruebas criognicas se utilizaron nitrgeno lquido.

En el segundo artculo nos habla sobre un nuevo mercado llamado energa verde en donde las empresas actualmente compiten, dentro de estas empresas encontramos el Princeton Power Systems (PPS) , que es un nuevo fabricante de Jersey, de los productos de conversin de energa y sistemas avanzados de energa alternativa adems de hablarnos sobre un inversor llamado DRI que ayuda al almacenamiento de energa de CC o las cargas dinmicas .Y finalmente se hace mencin sobre el uso de la tecnologa xilinx spartan y sus benecifios.

Anda mungkin juga menyukai