Anda di halaman 1dari 37

3

SEP

SNEST

DGEST

INSTITUTO TECNOLGICO DE TOLUCA

ING. ELECTROMECANICA

ELECTRONICA II MANUAL DE PRCTICAS.

PRESENTA:

CATEDRATICO:

METEPEC, ESTADO DE MXICO

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

Contenido
PRACTICA 1 ............................................................................................................... 4 COMPROBACIN DE COMPUERTAS ................................................................. 4 INTRODUCCIN. ....................................................................................................... 5
COMPUERTAS LGICAS ................................................................................................. 5

Materiales: .................................................................................................................. 7 Circuitos a implementar. .......................................................................................... 8 Fotos. .......................................................................................................................... 9 CONCLUSIONES ....................................................................................................... 9 Practica 2 .................................................................................................................. 10 POSTULADOS DEL LGEBRA DE BOOLE ......................................................... 10 INTRODUCCIN. ..................................................................................................... 11 Materiales: ................................................................................................................ 12 Circuitos a implementar. ........................................................................................ 13 Fotos. ........................................................................................................................ 14 CONCLUSIONES ..................................................................................................... 14 PRACTICA 3 ............................................................................................................. 15 COMPROVACION A EXESO 3 ............................................................................ 15 INTRODUCCION. ..................................................................................................... 16 Materiales: ................................................................................................................ 17 Fotos. ........................................................................................................................ 20 CONCLUSIONES ..................................................................................................... 20 PRACTICA 4 ............................................................................................................. 21 MEDIO SUMADOR, MEDIO RESTADOR, SUMADOR COMPLETO Y RESTADOR COMPLETO....................................................................................... 21 INTRODUCCION ...................................................................................................... 22 DESARROLLO ......................................................................................................... 24 MATERIAL: ............................................................................................................... 24
2

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA CIRCUITOS A IMPLEMENTAR ............................................................................... 25 Fotos. ........................................................................................................................ 29 CONCLUSIONES ..................................................................................................... 29 PRACTICA 5 ............................................................................................................. 30 DECODIFIDADOR ABCD A SIETE SEGMENTOS ............................................ 30 INTRODUCCION ...................................................................................................... 31 DESARROLLO ......................................................................................................... 32 Material ..................................................................................................................... 32 CIRCUITO A IMPLEMENTAR ................................................................................. 33 FOTOS....................................................................................................................... 36 CONCLUCIONES ..................................................................................................... 37

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

PRACTICA 1
COMPROBACIN DE COMPUERTAS

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

INTRODUCCIN. COMPUERTAS LGICAS


Definiciones: Circuitos digitales electrnicos. Se llaman circuitos lgicos, ya que con las entradas adecuadas establecen caminos de manipuleo lgico. Compuerta. Es un bloque de circuitera que produce seales de salida lgica (1 0) si se satisfacen las condiciones de las entradas lgicas. Los nombres, circuitos digitales, circuitos de conmutacin, circuitos lgicos y compuertas son usados a menudo pero s har referencia a los circuitos con compuertas. Tabla de verdad. Es una representacin en forma tabular de todas las combinaciones posibles de las variables de entrada. Usos.- Cualquier informacin usada para calcular o controlar, puede ser operada pasando seales binarias a travs de varias combinaciones de circuitos lgicos con cada seal que representa una variable y transporta un bit de informacin. Definimos como bit los 1 0 que puede tomar una variable binaria. Lgica binaria. Existen tres operaciones binarias bsicas: AND, OR y NOT. AND. (Y): Esta operacin se representa por un punto, un asterisco o por una ausencia de operador. X*Y = Z, ledo X y Y es igual a Z, implica que Z=1 s y solo s X=1 y Y=1. OR. (O): Esta operacin se representa por el signo +. Por ejemplo: X+Y=Z. Se lee X o Y es igual a Z, que quiere decir que Z=1 s y solo s X=1 o Y=1 o ambas. NOT. (Inversor): Esta operacin se representa por un apstrofe () (algunas veces por una barra). Por ejemplo: X=Z ( X =Z) se lee no X igual a Z. Es decir en otras palabras, s X=1 entonces Z=0, pero s X=0 entonces Z=1.

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA Objetivo: desarrollar la comprobacin de las compuertas lgica AND, OR, NOT con su tabla de verdad respectiva. Desarrollo: la prctica constara del desarrollo de 3 circuitos con las compuertas AND, OR, NOT armando el circuito mostrado abajo. Materiales: 1. Protoboard. 2. Cable de telfono. 3. Eliminador 5 Vcc. 4. Compuertas, 74LS32, 74LS08, 74LS04. 5. Diodos leds. 6. Multmetro. Se ocuparan los siguientes data chips:

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

Circuitos a implementar.

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

Fotos.

CONCLUSIONES
Las compuertas lgicas se encuentran en circuitos integrados con diferentes calves comerciales como lo son 74LS 08,04, 32 que son las que ocupamos en estas prcticas como se vio en el desarrollo de la prctica estas nos sirven para obtener una seal despus de alguna combinacin lgica de 1 o 0 que no es ms que 1= Vcc, 0= 0 Vcc.

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

Practica 2
POSTULADOS DEL LGEBRA DE BOOLE

10

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

INTRODUCCIN.
Postulado 1. Definicin. El lgebra booleana es un sistema algebraico definido en un conjunto B, el cual contiene dos o ms elementos y entre los cuales se definen dos operaciones denominadas "suma u operacin OR" ( + ) y "producto o propiedades: Postulado 2. Existencia de Neutros. Existen en B el elemento neutro de la suma, denominado O y el neutro de la multiplicacin, denominado 1, tales que para cualquier elemento x de s: (a) x + O = x (b) x. 1 = x Postulado 3. Conmutatividad. Para cada x, y en B:

Postulado 4. Asociatividad. Para cada x, y, z en B:

Postulado 5. Distributividad. Para cada x, y, z en B: Postulado 6. Existencia de Complementos. Para cada x en B existe un elemento nico denotado x (tambin denotado x), llamado complemento de x tal que (a) x+x = 1 x=O TEOREMAS DEL ALGEBRA BOOLEANA Teorema 1. Multiplicacin por cero b) A+1 = 1 Teorema 2. Absorcin a) A + AB = A b) A(A + B) = A Teorema 3. Cancelacin a) A + AB = A + B b) A(A + B) = A B Teorema 4. Cancelacin a) AB + AB = B b) (A+B)(A+B)=B
11

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA Teorema 5. Independencia b\ A+A= A. Teorema 6. Consenso a) AB + AC + BC = AB + AC b) (A+B)(A+C)(B+C) = (A+B)( A+C) Teorema 7. Teorema de De Morgan a) AB = A+B b) A+B = AB Objetivo: desarrollar la comprobacin de los postulados y teoremas del algebra deBoole. Desarrollo: la prctica constara del desarrollo de 4 circuitos con las compuertas AND, OR, NOT combinados armando el circuito mostrado abajo. Materiales: 1. Protoboard. 2. Cable de telfono. 3. Eliminador 5 Vcc. 4. Compuertas, 74LS32, 74LS08, 74LS04. 5. Diodos leds. 6. Multmetro. Se ocuparan los data chips mostrados en la practica 1.

12

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

Circuitos a implementar.

13

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

Fotos.

CONCLUSIONES
El lgebra de Boole como se vio en el desarrollo nos puede ayudar para simplificar ecuaciones e implementar circuitos con compuertas lgicas y armar circuitos que nos ahorren mucho espacio y que sean mas simples.

14

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

PRACTICA 3
COMPROVACION A EXESO 3

15

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

INTRODUCCION.
La informacin en un sistema digital se procesa mediante 0 y 1 que en un conjunto de bits forman un dato o palabra. Algunos sistemas realizan mltiples operaciones que frecuentemente el diseador deber sintetizar para minimizar el tiempo de procesamiento y espacio fsico necesario para la implementacin del circuito diseado. Algunas de estas herramientas que se utilizan para el procesamiento de datos se basan en el manejo de diferentes cdigos que permitan representar un nmero o hasta una cantidad de informacin relativamente grande en datos o palabras lgicas que sean de magnitud menor o que la interpretacin de resultados sea comprensible no solo por la mquina sino tambin por el ser humano. Para procesar los datos y convertirlos a otro sistema codificado es necesario utilizar la salida de este sistema y conectarlo mediante una interfaz a otro sistema digital. En este caso, un circuito de conversin deber situarse como interfaz entre dos o ms sistemas, el cual servir de intrprete o traductor si cada uno de los sistemas interconectados por la interfaz maneja diferentes cdigos para procesar la misma informacin. Se puede decir que un cdigo es un uso sistemtico y estandarizado de un conjunto de smbolos que sirven para representar informacin. La codificacin por su parte es cuando nmeros, letras o palabras se representan por medio de un grupo especial de smbolos. Cdigos en los sistemas digitales Cdigo BCD (Cdigo Decimal a Binario): Este cdigo representa un nmero decimal a su equivalente en binario. Cdigo Exceso 3: se relaciona con el BCD y en algunas ocasiones se utiliza en su lugar debido a que posee ciertas ventajas en operaciones aritmticas. Ejemplo de ellas son las operaciones con punto flotante. Conversin entre cdigos Un convertidor de cdigo es un circuito lgico que hace compatibles dos sistemas a pesar de que ambos trabajen con diferente cdigo digital. Para realizar la conversin de un cdigo A a un cdigo B, las lneas de entrada deben dar una combinacin de bits de los elementos, tal como se especifica por el cdigo A y las lneas de salida deben generar la correspondiente combinacin de bits del
cdigo B.

16

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

Objetivo: desarrollar la comprobacin del exceso a 3. Desarrollo: la prctica constara del desarrollo de 4 circuitos con las compuertas AND, OR, NOT combinados, armando los circuitos mostrados abajo. Materiales: 1. Protoboard. 2. Cable de telfono. 3. Eliminador 5 Vcc. 4. Compuertas, 74LS32, 74LS08, 74LS04. 5. Diodos leds. 6. Multmetro. Nota: Se ocuparan los data chips mostrados en la practica 1, adems de los mapas de karnaugh mostrados adelante.

17

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

Se obtienen la siguientes ecuaciones de los mapas K. w =a+bc+bd x =bc+bd+bcd y =cd+cd z =d

18

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

Circuitos a implementar.

19

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

Fotos.

CONCLUSIONES
A pesar de ser un cdigo binario sin peso, el cdigo de exceso 3 guarda una estrecha relacin con el cdigo BCD por el hecho de que cada grupo de 4 bits solo pueden representar a un nico dgito decimal (del 0 al 9), y deriva su nombre de exceso 3 debido a que cada grupo de 4 bits equivale al nmero BCD mas 3.

20

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

PRACTICA 4
MEDIO SUMADOR, MEDIO RESTADOR, SUMADOR COMPLETO Y RESTADOR COMPLETO

21

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

INTRODUCCION
Un medio sumador es un circuito que se caracteriza por tener dos entradas y dos salidas que vendran a ser el resultado de la suma y el acarreo mientras que los dos bits de entrada representan el sumando y el aadido de la operacin. La tabla de verdad de un medio sumador es la siguiente:

x 0 0 1 1

| | | | |

y 0 1 0 1

| | | | |

c 0 0 0 1

| | | | |

s 0 1 1 0

| | | | |

Las ecuaciones lgicas para las salidas s y c son: s=x`y + xy` = x (xor) y. c= xy. Un sumador completo es un circuito combi nacional que forma la suma aritmtica de 3 bits de entrada. El sumador completo consta de 3 entradas y 2 salidas. Las 2 primeras entradas que se denominan x y y representan los dos bits significativos que van a aadirse mientras que la tercer entrada que se denomina z representa la cuenta que se lleva de la posicin previa significativa ms baja. Al igual que en el medio sumador las 2 salidas se denominan s y c. La tabla de verdad de un sumador completo es la siguiente: x 0 0 0 0 1 1 1 1 | | | | | | | | | y 0 0 1 1 0 0 1 1 | | | | | | | | | z 0 1 0 1 0 1 0 1 | | | | | | | | | c 0 0 0 1 0 1 1 1 | | | | | | | | | S 0 1 1 0 1 0 0 1 | | | | | | | | |

22

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

Las ecuaciones lgicas para s y c son las siguientes: S= x`y`z + x`yz`+ xy`z`+ xyz C= xy + xz+ yz

Un medio restador es un circuito combi nacional que sustrae dos bits y produce su diferencia. Tambin tiene la salida para especificar si se ha tomado un 1. Al estar presente dos entradas en el restador medio tenemos cuatro combinaciones posibles a la entrada. Si A>B tenemos tres de las cuatro combinaciones (0-0=0, 1-0=1, 11=0). El resultado es el bit de diferencia D. Si A<B se tiene la combinacin que falta (01=1) y es necesario prestar un 1 de la siguiente posicin significativa de la izquierda.

El restador completo es aquel que considera un prstamo inicial P0, aunado a los bits del minuendo y el sustraendo. Su diagrama a bloques se presenta en la figura adjunta.

23

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA DESARROLLO MATERIAL: 4 Protoboard 4 Circuitos integrados de tres entradas Or exclusive 2 Circuitos integrados inversores 4 Circuitos integrados AND 2 Circuitos integrados Or 8 Diodos Led 4 DIP SWITCH de cuatro segmentos 1 Fuente de 5 vlts.

24

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA CIRCUITOS A IMPLEMENTAR CIRCUITO 1 MEDIO SUMADOR
Contiene un bit para el consumado, otro para el sumado y se puede tener un bit de acarreo C.

25

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA CIRCUITO 2 MEDIO RESTADOR Es aquel que tiene un bit para el minuendo y otro para el sustraendo. Para el caso de que un bit del minuendo sea menor que el bit del sustraendo, se tendr un prstamo P.

26

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA CIRCUITO 3 SUMADOR COMPLETO


Cuando adems de tener los 2 bits correspondientes al consumado y al sumado, se tiene un acarreo inicial C0, con acarreo final C.

27

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA CIRCUITO 4 RESTADOR COMPLETO


. El restador completo es aquel que considera un prstamo inicial P0, aunado a los bits del minuendo y el sustraendo. Su diagrama a bloques se presenta en la figura adjunta

28

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA Fotos.

CONCLUSIONES
El problema en los sumadores anteriores ha sido el retardo de la seal de acarreo o de la complejidad del nmero de entradas. Una solucin para evitar estas desventajas son los sumadores de tipo sumador con acarreo anticipado. El sumador paralelo de n bits que se ha mostrado hasta ahora, tiene un nivel de retardo de 2*n puertas.

29

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

PRACTICA 5
DECODIFIDADOR ABCD A SIETE SEGMENTOS

30

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

INTRODUCCION
Un dispositivo de salida muy utilizado para visualizar nmeros decimales es el visualizado de 7 segmentos. Los 7 segmentos se marcan con las letras de la a a la g. Existes varios tipos de visualizadores dentro de los cuales encontramos, el denominado incandescente, que es similar a una lmpara comn, el de tubo de descarga de gas, que opera a tensiones altas y produce una iluminacin anaranjada, el de tubo fluorescente, que da una iluminacin verdosa cuando luce y opera con tensiones bajas, el ms moderno que es el de cristal lquido (LCD), este crea nmeros negros sobre fondos plateados, y por ltimo el visualizador comn de diodos emisores de luz (LED) que produce un brillo rojo cuando luce. Existen visualizadores LED que cuando lucen emiten colores distintos del rojo. Como el visualizador LED es el ms fcil de utilizar y el ms comn por eso se tratar con ms detalles. En la figura se muestra la forma de operacin de un visualizador de 7 segmentos.

31

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA

DESARROLLO
Para visualizar un valor codificado con 4 bits se utiliza un display de 7 segmentos formados por diodos LEDS y un circuito decodificador ABCD (4 bits) a 7 segmentos (circuito integrado 74LS48). La tecnologa empleada es TTL, por lo que se deber alimentar a +5V en el terminal marcado como Vcc y a masa en el terminal marcado con GND. La lgica es positiva (+5V = 1 lgico; 0V = 0 lgico). Las 7 salidas del decodificador se conectan al segmento del display correspondiente. El encendido o no de cada uno de los segmentos del display depende de la tabla de verdad del 74LS48 que se puede consultar a continuacin. La entrada DP permite el control del encendido o no del punto decimal del display.

Material
4 Protoboard 5 Circuitos integrados inversores 15 Circuitos integrados AND 11 Circuitos integrados Or 9 Diodos Led 4 DIP SWITCH de cuatro segmentos 1 Fuente de 5 vlts.

32

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA CIRCUITO A IMPLEMENTAR


Segmento a:

Segmento b:

33

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA


Segmento c:

Segmento d:

34

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA


Segmento e:

Segmento f:

35

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA


Segmento g:

FOTOS

36

PRACTICAS ELECTRNICA II INSTITUTO TECNOLOGICO DE TOLUCA CONCLUCIONES


Para esta prctica contamos con: i) El decodificador BCD a 7 segmentos, que puede tener salidas normales (7448) o salidas negadas (7447) y ii) El display de 7 segmentos, que puede ser de ctodo comn o de nodo comn. En este decodificador est integrado por puras compuertas la manera ms fcil de hacer un contador es con un marcador de pulso. La tecnologa empleada es TTL, por lo que se deber alimentar a +5V en el terminal marcado como Vcc y a masa en el terminal marcado con GND. La lgica es positiva (+5V = 1 lgico; 0V = 0 lgico). Las 7 salidas del decodificador se conectan al segmento del display correspondiente. El encendido o no de cada uno de los segmentos del display depende de la tabla de verdad del 74LS48 que se puede consultar a continuacin. La entrada DP permite el control del encendido o no del punto decimal del display.

37

Anda mungkin juga menyukai