Anda di halaman 1dari 9

UNIVERSIDAD POLITECNICA SALESIANA

FACULTAD DE INGENIERIAS
CARRERA ELECTRONICA
NOMBRES: WILMER JIMENEZ
HUGO GOMES
CICLO: TERCER CICLO
PRACTICA 5
1.-TEMA: CIRCUITOS DE APLICACIN
2.-OBJETIVOS:
1. Disear y comprobar el funcionamiento de un circuito de de transmisin de
datos paralelo en 4 bits en el que utilizaremos circuitos de paridad
3.-LISTA DE MATERIALES:
1 circuito integrado AND de 2 imput
4 circuito integrado XOR de 2 imput
2 circuito integrado OR de 2 imput
2 circuitos DECODER 7447
2 display
1 diodo led
8 resistencias de 1k
15 resistencias de 330
2dip switch
Multmetro
Cable multipar
Pinzas
Fuente de alimentacin
Project board

4.-MARCO TEORICO
CIRCUITOS DE PARIDAD
Al transmitir datos de un lugar a otro siendo esta una distancia extensa es aconsejable
utilizar un circuito de paridad para verificar si esta o no llegando el dato correcto
Los circuitos de paridad tienen la caracterstica que detectan errores impares es decir si
existen dos lneas con error el circuito de paridad no lo detecta
CDIGOS DE CONTROL DE PARIDAD
Son cdigos detectores de errores cuya distancia es extensa, por lo que permiten
detectar errores de un bit en cada palabra o carcter transmitido.
Se obtiene un cdigo de paridad aadiendo a cada palabra un bit denominado bit de
paridad. Se utiliza un determinado criterio consistente en contabilizar el nmero de bits
a 1 que existen en la palabra, incluido el propio bit de paridad.
Existen dos tipos de cdigos de paridad:

Paridad par: El nmero de bits a 1 en cada palabra es par. Este es el ms


utilizado.

Parida impar: El nmero de bits a 1 en cada palabra es impar.

Ejemplo: Cdigo BCD (Binary Coded Decimal) con paridad par:


0
1
2
3
4
5
6
7
8
9

0000
0001
0010
0011
0100
0101
0110
0111
1000
1001

0
1
1
0
1
0
0
1
1
0

Cdigo de distancia 2

Informacin Palabra Bit de Paridad

Si agrupamos los caracteres en bloques, se puede aumentar la proteccin detectando y


hasta corrigiendo errores utilizando un bit de paridad por carcter, que forman el control

de paridad vertical, y se aade un carcter por bloque, que configura el control de


paridad horizontal. Ejemplo:
1100111
1000100
0010101
1100011
0101000
1101100
Bits de paridad horizontal:
Bits de paridad vertical:
Bits de paridad cruzada:

101000
0010001
0

Para que este mtodo falle tiene que producirse 2 errores en la misma fila y 2 errores en
la misma columna.
En este caso hemos construido un cdigo bidimensional que nos
permite corregir errores de un bit y detectar errores de ms de un bit.
De igual modo se puede construir un cdigo tridimensional cuyo
control ser an mayor.
TRANSMISIN DE DATOS
TRANSMISIN DE LA INFORMACIN
La informacin que maneja un ordenador es de origen digital, encontrndose codificada
a partir de un alfabeto de dos smbolos que se corresponden con 1 y 0 o, lo que es lo
mismo, presencia o ausencia de una seal elctrica. Los sistemas de transmisin de
datos y las redes de ordenadores se fundamentan por un lado en los sistemas
informticos y por otro en los sistemas de transmisin de la informacin.
Un sistema de comunicacin es un sistema que transmite informacin desde un lugar
(emisor) a otro lugar (receptor).
Cuando se emite una informacin a travs de un determinado canal, para su transporte
debe sufrir una serie de transformaciones, ya que los medios suelen ser de naturaleza
analgica. Posteriormente los dispositivos receptores se encargarn de reconstruir a su
forma original la informacin realizando el proceso inverso.
El problema es ver cmo enviar la seal de forma que permanezca lo ms invariable
posible a travs de los distintos medios y dispositivos; para ello, se expresa la seal

como una suma de una serie de otras seales llamadas funciones armnicas, y que
tienen la propiedad de permanecer casi invariable.
Superior.
LA DEFORMACIN DE LAS SEALES
Es imposible lograr que las seales generadas en la emisin lleguen al extremo receptor
sin ninguna alteracin, puesto que las seales son deformadas por el propio medio y,
adems, ste introduce otras que no pertenecen a la seal original.
TRANSMISIN SERIE Y PARALELO
Los movimientos de datos en el interior de un ordenador se realizan mediante un
conjunto de bits que configuran una palabra, siendo tratados simultneamente, es decir,
en paralelo.
Para una transmisin de datos a larga distancia realizndose en paralelo, seran
necesarios tantos circuitos como bits; por este motivo se utiliza la transmisin en serie,
envindose stos uno detrs de otro.
CONTROL DE ERRORES
Debido a los defectos y efectos externos existentes en las lneas de transmisin de datos,
siempre se pueden producir errores no deseados en la recepcin de una informacin
transmitida. La calidad de una transmisin se mide por la tasa de error, que viene
determinada por la relacin existente entre el nmero de bits recibidos de forma errnea
y el nmero de bits transmitidos.
Los valores reales de esta tasa de error son inadmisibles para el proceso automtico de
datos que pretende la informtica y la teleinformtica en particular. Por ello es necesario
incluir elementos y mtodos capaces de detectar e incluso corregir los posibles errores
que se produzcan.
Para entender fcilmente el funcionamiento de un cdigo detector de errores vamos a
definir el trmino distancia entre dos palabras de un cdigo. Se llama distancia entre dos
palabras de un cdigo binario al nmero de bits que difieren entre ambas. Ejemplo:

10101010
10011000
Distancia = 3
La distancia de un cdigo binario es la menor de las distancias entre dos palabras
cualesquiera del mismo. En general, para que un cdigo pueda detectar errores, su
distancia debe ser superior a 1, puesto que en caso contrario, se dara la palabra como
vlida.

DESARROLLO DE LA PRCTICA
5.-ESQUEMA

6.-SIMULACIONES
SIMULACIN 1
SIN ERROR

SIMULACION 2
CON 1 ERROR

SIMULACION 3
CON 2 ERRORES

SIMULACION 4
CON 3 ERRORES

SIMULACION 5
CON 4 ERRORES

7.-MEDICIONES
Las mediciones sern observadas en el laboratorio

8.-CONCLUCIONES Y COMENTARIOS
Por el hecho de que los circuitos de paridad detectan solo los errores impares nosotros
en el desarrollo de la prctica le hemos implementado un circuito digital que detecte los
errores pares e impares nosotros pensamos que es mucho mejor un circuito que detecte
toda clase de error ya que si aplicamos esto a la realidad donde estamos verificando un
circuito digital de gran importancia necesitaremos que detecte toda clase de error, ya
que estos errores pueden significar grandes perdidas
Al simular la practica en cada una de las salidas de los decodificadores tuve que
conectar una compuerta not esto se debe que los display del simulador solo viene de
ctodo comn, y al momento de armar no hubo la necesidad de conectar estas
compuertas ya que utilice un display de nodo comn conectndole la salida a vcc

EN INGLES
For the fact that the circuits of parity detect alone the odd errors we in the development
of the practice have implemented him a digital circuit that detects the even and odd
errors we think that it is better a circuit that detects all error class since if we apply this
to the reality where we are verifying a digital circuit of great importance we will need
that it detects all error class, since these errors can mean big lost
When simulating the practices in each one of the exits of the decoders I had to connect a
floodgate not this owes you that the display of the alone pretender comes from common
cathode, and to the moment to arm there was not the necessity to connect these
floodgates since it uses a display of common anode connecting him the exit to vcc
9.-BIBLIOGRAFIA

NTE, Semiconductores,
Apuntes de la materia
TOCCI, Ronald, Sistemas Digitales, Sexta edicin, Tomo 1, Pagina 136.

Anda mungkin juga menyukai