Anda di halaman 1dari 6

Escuela Politcnica Nacional

Prctica de Laboratorio de Sistemas Digitales N 9

LABORATORIO DE SISTEMAS DIGITALES PRACTICA N 9 CONTADORES


1. Utilizando flip-flops JK, disee un contador asincrnico descendente mdulo 20. Incluya el circuito de visualizacin en displays de nodo comn y el circuito de borrado manual que permita empezar en cero en cualquier momento.
Cuenta Q4 Q3 Q2 Q1 Q0 B5 B4 B3 B2 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 1 0 0 0 0 2 0 0 0 1 0 0 0 0 0 3 0 0 0 1 1 0 0 0 0 4 0 0 1 0 0 0 0 0 1 5 0 0 1 0 1 0 0 0 1 6 0 0 1 1 0 0 0 0 1 7 0 0 1 1 1 0 0 0 1 8 0 1 0 0 0 0 0 1 0 9 0 1 0 0 1 0 0 1 0 10 0 1 0 1 0 0 1 0 0 11 0 1 0 1 1 0 1 0 0 12 0 1 1 0 0 0 1 0 0 13 0 1 1 0 1 0 1 0 0 14 0 1 1 1 0 0 1 0 1 15 0 1 1 1 1 0 1 0 1 16 1 0 0 0 0 0 1 0 1 17 1 0 0 0 1 0 1 0 1 18 1 0 0 1 0 0 1 1 0 19 1 0 0 1 1 0 1 1 0 20 1 0 1 0 0 1 0 0 0 21 1 0 1 0 1 1 0 0 0 22 1 0 1 1 0 1 0 0 0 23 1 0 1 1 1 1 0 0 0 24 1 1 0 0 0 1 0 0 1 25 1 1 0 0 1 1 0 0 1 26 1 1 0 1 0 1 0 0 1 27 1 1 0 1 1 1 0 0 1 28 1 1 1 0 0 1 0 1 0 29 1 1 1 0 1 1 0 1 0 30 1 1 1 1 0 1 1 0 0 31 1 1 1 1 1 1 1 0 0 De la tabla anterior y usando los mapas K obtenemos las siguientes ecuaciones: ( ) B1 0 0 1 1 0 0 1 1 0 0 0 0 1 1 0 0 1 1 0 0 0 0 1 1 0 0 1 1 0 0 0 0 B0 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1

U1:C
9 8 10 74LS32

Escuela Politcnica Nacional

U6 U1:D
12 11 13 2 74LS32 74LS32 74LS47 74LS86 3 2 1 3

1
QA QB QC QD QE QF QG 13 12 11 10 9 15 14

U3:A
1

U5:A

7 1 2 6 4 5 3 A B C D BI/RBO RBI LT

U4
1Y 2Y 3Y 4Y 9 12 7 5 3 14 12 A0 A1 A2 A3 S0 S1 S2 S3 6 2 15 11 B0 B1 B2 B3 C0 74LS283 C4 9 1 15 A/B E 74LS157 1A 1B 2A 2B 3A 3B 4A 4B 4 1 13 10 4 7 1 2 6 4 5 3

0 0 0 0 0
U8 U7
2 3 5 6 11 10 14 13 A B C D BI/RBO RBI LT 74LS47

QA QB QC QD QE QF QG

13 12 11 10 9 15 14

U1:A
1 3 3 74LS32 74LS08 2 5 6

U2:A
4

U1:B
7

74LS32

U2:B
4 6 5 74LS08

Prctica de Laboratorio de Sistemas Digitales N 9

U1:C
9 8 10 74LS32

Escuela Politcnica Nacional

U6 U1:D
12 11 13 2 74LS32 74LS32 74LS47 74LS86 3 2 1 3

1
QA QB QC QD QE QF QG 13 12 11 10 9 15 14

U3:A
1

U5:A

7 1 2 6 4 5 3 A B C D BI/RBO RBI LT

U4
5 3 14 12 A0 A1 A2 A3 S0 S1 S2 S3 4 1 13 10

U8
1Y 2Y 3Y 4Y 4 7 9 12 1A 1B 2A 2B 3A 3B 4A 4B 1 15 C4 9 2 3 5 6 11 10 14 13 7 1 2 6 4 5 3

0 0 0 0 0
6 2 15 11 B0 B1 B2 B3 C0 74LS283

U7
A B C D BI/RBO RBI LT 74LS47 A/B E 74LS157 QA QB QC QD QE QF QG 13 12 11 10 9 15 14

U1:A
1 3 3 2 74LS08 74LS32 74LS32 2 5 6 1

U2:A
4

U1:B
7

U2:B
4 6 5 74LS08

2. Utilizando flip-flops JK, disee un contador asincrnico ascendente mdulo 24. Incluya el circuito de visualizacin en display de nodo comn y el circuito de borrado manual que permita empezar en cero en cualquier momento.

Prctica de Laboratorio de Sistemas Digitales N 9

Escuela Politcnica Nacional

Prctica de Laboratorio de Sistemas Digitales N 9

3. Disear un contador asincrnico ascendente mdulo 68 utilizando los contadores 7490 y 7493. Incluya el circuito de visualizacin en display de nodo comn y el circuito de borrado manual que permita empezar en cero en cualquier momento.

4. Utilizando flip-flops J-K disee un contador sincrnico descendente mdulo 22. Incluya el circuito de visualizacin en displays de ctodo comn y el circuito de borrado manual que permita empezar en cero en cualquier momento.

Escuela Politcnica Nacional

Prctica de Laboratorio de Sistemas Digitales N 9

5. Disee un circuito digital que permita dividir una seal cuadrada de frecuencia de 25 KHz., para obtener una seal de frecuencia de 5 KHz.

Escuela Politcnica Nacional

Prctica de Laboratorio de Sistemas Digitales N 9

6. Disear un contador sincrnico ascendente/descendente mdulo 8 utilizando flip -flop J-K. Incluya el circuito de visualizacin en displays de nodo comn y el circuito de borrado manual.

BIBLIOGRAFA CARLOS NOVILLO; Sistemas digitales TOCCL RONALD J: Sistemas digitales: principios y aplicaciones; 200

Anda mungkin juga menyukai