C(rrei( de (:
iS3090
SOPHO
Ter8i/a0
de OM
P(6i;<( de
O5erad(ra
Te0e)(/e A/a012i'(
R=P % ! 3
3 " >
* $ 9
0 ?
C R
DECT
Bi0@eta2e8
mpressora
SO
PH
O
Ba
se
Lin
e
Pr
o
PHI
!
"
$
%
3
*
0
3
>
9
?
di gital
PHILIPS
Te0e)(/e
Di2ita0
SOPHO
Ergoline@Net
!
"
$
%
3
*
0
3
>
9
?
PHI
Agenda =u/;<( Te'0a6 Me/6a2e8
A R
H
(
r
a
!>:"0 Nu8B de te0e)(/e: %0%>
!>.0$.0% C 'ur6(r D
COMPAQ
DESKPRO
BIM
SOPHO
Ergoline@Net
!
"
$
1
0
0
P
C
T
C
01 02 03 04 05 06 07 08 09
UH > UH $
UH 0 UH ! UH % UH 3 UH "
U
H
*
U
H
9
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
Informao de uu!rio " dado de #ontro$e %ina$i&ao'
Para o transporte da informao de usurio, cada UG possui acesso individual Rede de
Comutao do gabinete, atravs de uma linha de 2 Mbits/s, chamada linha de Usurio: US &
USO. Esta linha transporta dados de usurio do sistema, que so diretamente comutados, sem
sofrerem nenhum tipo de anlise.
Exemplo: No caso de uma placa ALC-E %Placa de !ircuito de =inDa anal*gico'. cada um dos seus
16 circuitos de linha (perif$ricos), possui um canal especfico (um na linha US e outro na linha
USO), para o transporte de informaes de usurio. A placa ALC-E, localizada na primeira posio
de uma UG, utiliza os canais 0...15 (das linhas US & USO), para o transporte da informao de
usurio de seus 16 circuitos respectivamente; a placa localizada na posio adjacente da mesma
UG, utiliza respectivamente, os canais 16...31, das mesmas linhas (US & USO), para o transporte
das informaes de usurio de seus 16 circuitos.
No caso especfico de PCTs digitais (com protocolo de sinalizao digital), so reservados, canais
desta linha de usurio (US & USO), para comunicao entre o processador da placa PCT, e o
processador do sistema.
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 31
01 02 03 04 05 06 07 08 09 10 11 12 13 14 15 16 17 18 19
1
0
0
P
C
T
1
0
0
P
C
T
1
0
0
P
C
T
1
0
0
P
C
T
1
0
0
P
C
T
1
0
0
P
C
T
1
0
0
P
C
T
1
0
0
P
C
T
1
0
0
P
C
T
1
0
0
P
C
T
1
0
0
P
C
T
1
0
0
P
C
T
1
0
0
P
C
T
1
0
0
P
C
T
1
0
0
P
C
T
1
0
0
P
C
T
0
0
3
P
M
C
H
R
0
0
5
0
0
5
U
G
8
U
G
9
P
C
T
C
P
C
T
C
A
O
C
20
P
S
U
1
9
1
UG 0 UG 1 UG 2 UG 3 UG 4 UG 5 UG 6 UG 7
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
Como exemplo, a placa DTX- (interface para linha digital), reserva o TS 0 da linha US & USO, associada
UG onde est localizada, para transporte do protocolo de sinalizao entre o processador de sua placa e
o processador perifrico do sistema (PPU).
PMC-HR
USI 0
USO 0
CODI 0
CODO 0
Bu6 I.O
0
0
0
REDE
COMUTAK&O
UH 0
CIRCUITOS
!>
!$
!*
!9
%0
%!
30
3!
ALC-E
ALC-E
0
!
!3
!"
%
3
"
3
3!
0
3!
0
3!
0
3!
Pr('e66ad(r
Peri)Vri'(
PCC
BUS PM
DE
Para o transporte dos dados de controle (sinali9a:)o), as UGs 0...7, tambm possuem, cada uma delas,
outra linha de 2 Mbits/s chamada linha de Dados de Controle: COD & CODO. Esta linha transporta
dados, referente sinalizao e controle, entre os circuitos perifricos de sua placa e o processador
perifrico do sistema (PPU).
Exemplo: cada um dos 16 circuitos de linha (perif$ricos), integrantes de uma placa ALC-E (Placa de
Circuito de Linha analgico), possui um canal especfico (um na linha COD e outro na linha CODO), para
o transporte de informaes de dados de controle. A placa ALC-E, localizada na primeira posio de uma
UG, utiliza os canais 0...15 (das linhas COD & CODO), para o transporte da informao dos dados de
controle de seus 16 circuitos respectivamente; a placa localizada na posio adjacente da mesma UG,
utiliza respectivamente, os canais 16...31, das mesmas linhas (COD & CODO), para o transporte das
informaes de controle de seus 16 circuitos.
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 32
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
CODI 0
CODO 0
Bu6 I.O
0
3!
0
3!
Pr('e66ad(r
Peri)Vri'(
PCC
ALC-E
!>Q 'ir'uit(6 I0BBB!3J
DG
* Q
* Q
BUS PM
PMC-HR
USO
US
a
b
Rel de
Corrente
de Chamada
A0i8e/ta;< (
de Li /@a
Detetor
B.Terra
1 1
COD
BU==ER DE ESTADO
CODEC
BU==ER DEC OMANDO
CODO
1 1 1
Detetor
Loop de
Corrente
UH 0
ALC-E
DG
* Q
* Q
!>Q 'ir'uit(6 I!>BBB3!J
CODO
COD
Contro$e do Cir#uito Perif(ri#o
O PMC - E!O#C8O=,FO8 FO MGFU=O P+85H85!OI. corresponde a uma PC inserida no Mdulo
Perifrico PM, responsvel pelo controle dos Circuitos Perifricos - PCTs instalados no compartimento
controlado por esta PMC.
A funo principal do PMC de distribuir mensagens de controle de/para os PCTs, operando como um
estgio intermedirio entre PCTs e a CPU do SOPHO iS3090.
A comunicao entre a CPU do SOPHO iS3090 e a PMC feita atravs do Protocolo MP 5nternal
Message Protocol %propriet;rio da PH5=5PS'.
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 33
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
PMC
US/USO
COD/CODO
PCTaS
Seleo de Placa
CLK & FRS
O Bus PM transfere:
informao de dados %+(: dados de controle. dados de usu;rio';
sinais de seleo de linhas e de controle
A informao de dados transferida atravs de 2 linhas de 2Mbps:
!OF5 J !OFO para os dados de controle % palavra de status e informa:)o de ativa:)o'B
US5 J USO para os dados de usu;rio %e(: informa:)o de conversa:)o'
As linhas de seleo so usadas para selecionar os PCT's.
A seleo de um dos 32 PCT's se d da seguinte forma:
O sinal "P!C Selection 3 !>0K enderea ciclicamente cada PCT em todas as placas Perifricas
numa UG;
O sinal KPeripDeral !ard Selection 3 !SK seleciona uma das duas Placas Perifricas numa UG;
O sinal K+na/le PeripDeral !ard Output 1uffer 3 1UHK habilita a informao de sada de uma das
placas perifricas de cada UG.
Uma vez selecionado, um PCT pode oferecer/aceitar:
Um byte de dados de conversao via US & USO;
Um byte de dados de controle/status via CODO/COD.
No PMC existem 2 chips PCC - Peripheral Circuit Controller %custom cDips OLMN0A'. com a funo de:
enviar dados de controle para os PCT's
receber dados de controles dos PCT's
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 34
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
Cada PCT possui um time slot dedicado, no link de 2Mbps da UG relativa.
A CPU do SOPHO iS3090, envia mensagens de controle ao PCT atravs de um canal lgico aberto neste
time slotB por sua vez o PCT reporta seus KstatusK via bytes de status. O PCC faz a varredura dos 32
canais da linha COD de cada UG (4 em paralelo) e coleta os bytes de status dos 128 PCTs.
O nmero do canal determinado a partir de sua posio com respeito ao sinal FRS. Assim que uma
mudana no status do PCT tiver sido detectada, o PCC envia uma interrupo para o processador Z80.
^*0
!onversor
/us !5! /us O00
PCC
PCC
UP 0
UP M
UP @
UP 3
UP 0
UP M
UP @
UP 3
UP A
UP N
UP Q
UP R
UP A
UP N
UP Q
UP R
L12i'a de
I/terru5;<(
K5#C+88UPSTOK
CODI
CODO
CODO
CODI
Atravs da Lgica de nterrupo a CPU-Z80 %Processador Perif$rico' pode determinar qual dos dois
PCCs est gerando um pedido de interrupo.
O microprocessador do PMC %Processador Perif$rico'. pode determinar qual o PCT teve seu status
modificado, a partir da posio do byte de status na memria do PCC.
Na maioria das vezes, uma modificao no status resultar numa mensagem de controle, que a CPU
(Mdulo de Controle), enviar para o PCT em questo; o Processador Perifrico CPU-Z80, coloca esta
mensagem dentro do PCC. O PCC por sua vez, tem a funo de multiplexar a mensagem no canal
apropriado %time slot'"
)erao de *on
Uma RAM esttica de 32K8 %Status J Cone !ircuit 8,M' usada para armazenar o status de vrios sinais
e alarmes, e tambm para armazenar 32 tons requeridos pelo PABX. Assim os dados digitais (gerados por
software) necessrios para produzir at 32 tons esto armazenados nesta RAM.
Os dados selecionados a partir da RAM (8 bits paralelo) so convertidos para serial %cDip conversor
paralelo>serial' e enviados para comutao numa linha de 2Mbps reservada para tons.
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 35
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
Todos os tons esto continuamente presentes nos time slots na linha de 2Mbps; os tons so
selecionados individualmente quando a comutao encaminha um time slot para uma outra linha de
2Mbps.
RK*+ " RD*+
Existem 2 chips (77C25) DSP - Processamento de Sinal Digital na placa PMC.
Cada chip contm Firmware para:
3 Receptores RKT's;
2 Receptores RDTs;
Os canais da linha de 2Mbps AUXO 1 fornecem 6 timeslots para RKT e 4 timeslots para RDT.
O DSP deve ser resetado e programado antes que possa ser usada. Quando a PMC est sendo
inicializada os DSPs so programados pelo microprocessador PMC.
Confer,n#ia a *r,
O circuito integrado ATC (OQ 1503), capaz de executar as funes de Conferncia a trs %,dd3on' e
Gerao de Tons; esta ltima funo na PMC, executada pelo STC %Status J Cone !ircuit'"
Co-.ro#eador de Proto#o$o - PCP
O PCP um custom chip (OQ 1512), que trata mensagens do sistema constitudas de acordo com o
protocolo MP. Estas mensagens so inseridas em timeslots dedicados de um link US & USO e so
usadas para comunicao com PCTs que s utilizam protocolo MP (ex: DLC, DTU-PH, PH, etc.) ou
protocolos orientados a bit (ex: HDLC).
No mximo 16 timeslots podem ser tratados por este chip, onde o protocolo usado por cada canal (MP ou
BOP) selecionavel.
O PCP converte os dados provenientes do link de 2Mbps dados em paralelo (e vice-versa) os escrevendo
em seguida, numa memria, onde podero ser analisados pelo Host (Z80).
A CPU-PMC (Z80) atender um pedido de interrupo colocado atravs de um chip CTC-Z80 que recebe a
interrupo coletada, atravs de um decodificador dos 4 dispositivos /O presentes na PMC (PCP, DSP,
PCC e STC).
CONE,&O PERI=#RICA
O acesso do usurio ao sistema, feito atravs de interfaces que se conectam a Rede de Comutao
perifrica, atravs de canais de 64 Kbits/s, pertencentes a linhas de 2 Mbits/s, integrantes do Bus PM, que
fisicamente, se localiza no barramento traseiro do compartimento perifrico %sDelves @NN>MM00>!SM'"
O enlace entre duas portas pertencentes a compartimentos diferentes feito atravs da Rede de
Comutao Central, localizada na placa SNS-2T/6T.
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 36
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
A ocupao dos 32 canais, integrantes da linha de 2Mbits/s (US & USO) que interliga cada UG Rede
de Comutao, feita de acordo com o tipo de nterface Perifrica %P!C 3 PeripDeral !ircuit' acomodada
nesta UG.
Por e(emplo: SuponDamos &ue uma UP venDa a ser preencDida por @ placas ,=!3+ !ircuito de
=inDa ,nal*gico. &ue fornece interface para MQ portas anal*gicasB teremos portanto no total @ ( MQ
portas anal*gicas"
#este caso. os 3@ canais da linDa de @M/its>s correspondente. ser)o associados as 3@ portas das @
placas ,=!. ou se4a. porta 0 associada ao time slot CS 0. porta M associada ao CS M. e assim
sucessivamente. at$ a Ultima porta da segunda placa ,=! &ue seria associada ao time slot 3M"
No exemplo da figura abaixo, mostrada a conexo de uma Porta "A" localizada na UG 0 com uma Porta
"B" localizada no UG 1.
O acesso de uma Porta "A" (pertencente, por exemplo, UG 0), a outra Porta "B" (pertencente UG 1),
localizada no mesmo gabinete, se d atravs da Rede de Comutao Temporal do mesmo gabinete onde
esto localizadas estas portas.
Desta forma, atravs desta Rede de Comutao estaro conectados:
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 37
PMC-HR
REDE DE
COMUTAK&O
0i/@a6 % M9it6.6
USI 0
USO 0
USI !
USO !
USI 9
USO 9
UH !
UH 0
UH 3
UH %
UH 3
UH "
UH $
UH >
UH 9
UH *
I/ter)a'e6
Peri)Vri'a6
0 3!
0 3!
0 3!
0 3!
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
Cransmiss)o de E,E com 8ecep:)o de E1E :
TS "A" da linha US 0 com o TS "B" da linha USO 1
Cransmiss)o de I,E com 8ecep:)o de E1E :
TS "B" da linha US 1 com o TS "A" da linha USO 0
No caso em que as portas a serem conectadas estiverem localizadas em UGs pertencentes a gabinetes
diferentes, consideraremos como exemplo: que a parte "A" esteja localizada no primeiro gabinete e a
parte "B" localizada no segundo gabinete;
Cransmiss)o de E,E com 8ecep:)o de E1E :
O TS "A" da linha US 0 ser conectado, atravs da Rede de Comutao do compartimento 1, a um TS
pertencente a uma das linhas que interconectam os compartimentos; este TS ser escolhido pelo
processador central.
Na Rede de Comutao do segundo compartimento, este TS (escolhido pelo processador central) ser
conectado ento ao TS "B" da linha USO 1 associado porta "B".
Cransmiss)o de E1E com 8ecep:)o de "A" :
O TS "B" da linha US 1 ser conectado, atravs da Rede de Comutao do segundo compartimento, a um
TS pertencente a uma das linhas que interconectam os compartimentos; este TS ser escolhido pelo
processador central.
Na Rede de Comutao do primeiro compartimento, este TS (escolhido pelo processador central) ser
conectado ento ao TS "A" da linha USO 0 associado porta "A".
No exemplo da figura abaixo, mostrada a conexo de uma Porta "A" localizada no compartimento 0 com
uma Porta "B" localizada no compartimento 1.
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 38
PMC-HR
USI 0
USO 0
USI !
USO !
UH !
UH 0
I/ter)a'e6
Peri)Vri'a6
A
!
A
B
B
0 0
TSIAJ.USI 0 TSIBJ.USO !
TSIBJ.USI ! TSIAJ.USO 0
REDE DE
COMUTAK&O
!
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
O acesso de uma Porta "A" (pertencente a UG 0), a outra Porta "B" (pertencente a UG 1), se d atravs
da(s) rede(s) de comutao perifrica do(s) compartimento(s) onde esto localizadas estas portas, e
tambm atravs da rede de comutao central do sistema (SNS-2T/6T).
Desta forma, atravs das redes de comutao: perifrica & central, estaro conectadas as portas "A" e "B"
conforme o diagrama abaixo:
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 39
USI 0
USO 0
UH 0
I/ter)a'e6
Peri)Vri'a6
A
A
8
PM
PMC-HR
USI !
USO !
UH !
!
B
B
!
/
q
PM
PMC-HR
0
REDE DE
COMUTAK&O
PERI=#RICA
5 5
SNS-%T
REDE DE
COMUTAK&O
CENTRAL
q
x
REDE DE
COMUTAK&O
I/ter)a'e6
Peri)Vri'a6
TS I7J .NIC q TS IBJ .USO !
TS IBJ .USO ! TS IQJ .NIC q
7
(
5 5
TS IQJ .NICI q TS I8J .NICO 5
TS I(J .NICI 5 TS I7J .NICO q
TS I8J .NIC 5 TS IAJ .USO 0
TS IAJ .USI 0 TS I(J .NICO 5
0
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
A rede de comutao perifrica (PMC HR) fisicamente implementada, atravs de quatro chips de
comutao digital: TSW time sVicD 3 PEB20455; estes chips possuem 16 linhas de 2Mbits/s de entrada e 8
linhas de 2Mbits/s de sada. A distribuio das conexes apresentada na figura abaixo:
0
1
2
F
0
1
2
7
TS] !
PEB%0"33
3
AUX 0
TONES 2
ADD-ON 1
NC 0..2 8..A
0..2 NCO 2..3
3,4 AUXO 1,2
5,6 USO 2,3
0..2 NCO 9..B
3 AUXO (teste)
4,5,7 USO 6,7,9
NC 3..5 8..A
NC 6..8 8..A
NC 9..B 8..A
US 0....9 3..7, B..F
AUX 0
TONES 2
ADD-ON 1
US 0....9 3..7, B..F
AUX 0
TONES 2
ADD-ON 1
US 0....9 3..7, B..F
AUX 0
TONES 2
ADD-ON 1
US 0....9 3..7, B..F
0
1
2
F
0
1
2
7
TS] %
PEB%0"33
3
0
1
2
F
0
1
2
7
TS] 3
PEB%0"33
3
0
1
2
F
0
1
2
7
TS] "
PEB%0"33
3
0..2 NCO 0..1
3,4 USO 0,1
5,6 AUX 1 (teste)
6..7 ADD-ON 0 2..3
0..2 NCO 4..5
3,4 USO 4,5
5 AUX 1 (teste)
6..7 USO 8
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 40
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
O PMC - bCONTROLADOR DO MWDULO PERI=#RICOc
MESAI6J
OPERADORAI6J
OPCIONAL
AOC
(u
DOC
PROCESSADOR
MICRO
MEMWRIA
de CLOCM
re2e/erad(r
PMC-MC
entradas de CLOCK EXTERNO
Sinais de
CLOCK e
SNCRONZAO
de QUADRO das
NCs
* ,
UH 0
* ,
CON=ERYNCIA
A TRYS
HERADOR
de TONS
CIRCUITOS
RMT.RDT
C(-Pr('e66ad(r
Pr(t('(0(
%0"* T956
COMUTAK&O
PM
CONTROLADOR DO MWDULO PERI=#RICO
CONTROLE PM
PCC
BUS I.O
%0"* T956
%0"* T956
%0"* T956
%0"* T956
%0"* T956
%0"* T956
UH $
UH *
UH 9
de REDE
INTERCONE,&O
PMC-MC
usado somente na RPM255/1100
4096 kbps
4096 kbps
2048 kbps
2048 kbps
de REDE
INTERCONE,&O
PMC-HR
* ,
usado somente na RPM255/1100
2048 kbps
2048 kbps
2048 kbps
2048 kbps
SNS %T.>T
PMC . CSN
* ,
> , !% ,
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 41
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
ENCAMINHAMENTO DE CHAMADA
!B CHAMADA INTERNA %Ana$/gi#a'
!B! DETEK&O DA CHAMADA
O usurio de ramal retira o monofone do gancho; o seu terminal telefnico providencia o envio de um
sinal de ocupao para o PABX, atravs de um fechamento de loop no fios a/b.
Este sinal ser detectado pelo Detetor de Loop, e sinalizado no Registrador de Estado do Circuito
Perifrico ALC %!ircuito de =inDa ,nal*gico', associado a este ramal analgico.
Atravs do Processo de Varredura Cclica, realizado pelo Controlador PCC (localizado na placa PMC), em
todos os Circuitos Perifricos dotados de Registros de Estado, esta condio ser passada ao
Processador Perifrico. A transferncia desta informao, do Registro de Estado (localizado no Circuito
Perifrico) para o "chip "PCC (localizado na placa PMC) se dar atravs de uma linha de 2Mbits/s ,
chamada COD destinada transferncia dos dados de controle.
Esta informao ser passada ao Processador Central (localizado no Mdulo CM), que providenciar a
conexo de um Receptor MF(localizado na placa PMC, ou tambm na placa RST-KD), ao Circuito de
Linha (ALC), associado ao Ramal em questo.
A conexo do Receptor MF (localizado na placa PMC, ou tambm na placa RST-KD) se dar atravs da
Rede de Comutao SN.
No caso do SOPHO-iS3090 o caminho de comutao, envolver o Mdulo de Rede de Comutao -
SM e o Mdulo de Comutao localizado na placa PMC (para conexes locais).
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 42
SN
ALC
SOPHO-iS
Detetor
de Loop
a/b
CODI
PCC
PPU
BUS /O
Re2i6tr( de E6tad(
US
USO
PMC
C(de'
PHLPS
! % 3
" 3 >
$ * 9
0 ?
PHLPS
! % 3
" 3 >
$ * 9
0 ?
PHLPS
! % 3
" 3 >
$ * 9
0 ?
PS
! % 3
" 3 >
$ * 9
0 ?
l
Memo recall
Recall
Store Pause
P
! % 3
" 3 >
$ * 9
0 ?
Last Number Redi al
Memo recall
Recall
Store Pause
D-9039
M1 M2 M3
Ringer
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
Ser transmitido ao usurio do ramal em questo, atravs da Rede de Comutao SN, um Tom de Discar
%A@N H9', gerado no Status J Cone !ircuit (STC), localizado no PMC.
!B% ENIO DOS D+HITOS
O envio da informao correspondente aos dgitos, por parte do usurio do terminal telefnico analgico,
poder ser processado de duas maneiras, dependendo do tipo de aparelho telefnico disponvel, ou seja,
Fecadico ou Ceclado MH:
De#adi#o0 neste caso o envio se dar atravs de interrupes sucessivas no loop de ramal (fios
a/b), conforme o dgito a ser transmitido (ex: 5 interrupes correspondem ao dgito 5). Estas
interrupes sero colhidas pelo Detetor de Loop, passadas ao processador perifrico atravs do
PCC, e em seguida passadas ao Processador Central (atravs do protocolo MP), que proceder
a anlise dos mesmos.
*e#$ado, neste caso os dgitos sero transmitidos atravs de pares de freqncias, escolhidas
dentre um "pool" de freqncias, previstas para este fim no aparelho MF do usurio. Atravs de
filtros sintonizados nestas freqncias - Receptor MF, presente na Placa RKT, (ou no chip DSP -
Processador de Sinal Digital, no PMC), a informao correspondente ao dgito recebida e
passada para um Registrador de Estado, e a seguir, via PCC, passada ao processador perifrico;
em seguida a informao destes dgitos passada ao Processador Central (atravs do protocolo
MP), que proceder a anlise dos mesmos.
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 43
SN
ALC
SOPHO-iS
Detetor
de Loop
RST-MD
CODI
PCC
PPU
BUS /O
US
USO
.u$o M1
C(de'
USO
STC
*om de Di#ar
Re'e5t(r
M= RMT
DSP
RMT
PMC
PHLPS
! % 3
" 3 >
$ * 9
0 ?
PHLPS
! % 3
" 3 >
$ * 9
0 ?
PHLPS
! % 3
" 3 >
$ * 9
0 ?
PS
! % 3
" 3 >
$ * 9
0 ?
l
Memo recal l
Recall
Store Pause
BU==ER DE ESTADO
0 0 !
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
!B3 SINALI^AK&O ENTRE PROCESSADORES
Atravs do Protocolo MP, a Unidade de Processamento Central !SS SOPHO iS3090 se comunica com
os demais processadores do sistema (ex: PPU/PMC), enviando comandos & recebendo mensagens. A
Unidade de Processamento Perifrico - PPU est contida na placa PMC %!ontrolador do M*dulo
Perif$rico'"
23432 SOP5O-iS4676
O microprocessador localizado na PM, atravs do Co-Processador (PCP), recebe comandos & transfere
mensagens de/para a Camada de Controle Central (CCS), localizado no Mdulo de Controle, utilizando
o protocolo MP; na placa SNS o protocolo MP convertido de/para LAPD atravs do Co-processador
PCP. Atravs do Bus CM, a informao passada para o Mdulo de Controle formado pelas 4 placas
CCS, que trabalham em conjunto, atravs do Conceito 4/2.
Mensagens & Comandos so transferidos, utilizando o canal 16 (D), designado para o transporte de
mensagens MP, pertencentes s duas primeiras linhas de 2Mbits/s (mximo 8), que conectam a PM em
questo, SCU (M*dulo SM'; na SCU a informao contida no Canal 16 comutada, atravs de enlace
semi-permanente, a um canal pertencente a uma linha de 16 canais de 64 Kbits/s %canais de controle'.
que se conecta ao Co-Processador (PCP)
CCS 0
!
%
3
Bu6 CM %du.$i#ado " a$ta 8e$o#idade'
Mdulo de Controle
SNS
OTE
'ir'uit
0 1 2
3
4x2Mbits/s
TS]
MC>*QQQ
convers)o
=,PF>5MP
C(-5r('e66ad(r
PPU
Memria
BUS /O
% M9it6.6
TS]
PMC-MC
PRIM9RIO
C(-5r('e66ad(r
PPU
Memria
BUS /O
TS]
PMC-HR
!>
!>
!>
% M9it6.6
!>
PCP
C(-5r('e66ad(r
Outra SNS
SNS
4x2Mbits/s
#anai de #ontro$e
!
3
"
3
>
$
*
9
!0
!!
!3
PCP
0 0
31 31
30 30
0
%
=,P 1us
=,P 1us
=,P 1us
=,P 1us
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 44
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
!B" ENIO DA CORRENTE DE CHAMADA
A corrente de chamada gerada na Placa PSU - MLD; ela injetada nos fios a/b, do Ramal de Destino,
atravs de contatos do rel de corrente de chamada, que por sua vez acionado sob comando do
Processador.
ALC
PMC-MC
Re0V de
C(rrB C@a8ada
a/b
C(de'
CODO
PCC
PPU
BUS /O
Re2i6tr( de C(/tr(0e
US
PSU-MLD
USO
O tom de Controle de Chamada obtido a partir do tom de 425 Hz, proveniente do Gerador de Tom
implementado no Status J Cone !ircuit (STC), e comutado para o ramal chamador, atravs do estagio de
comutao perifrica presente na PMC.
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 45
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
!B3 CONERSAK&O
Durante o perodo de conversao, o Kenlace de comuta:)oK, que conecta a Parte Chamadora A
e a Parte Chamada - B, supervisionado atravs dos Detetores de Loop, presentes nos Circuitos de Linha
ALC associados a cada ramal.
Atravs dos Detetores de Loop o Processador pode ter acesso condio de loop de cada ramal; desta
forma, aes de consulta %interrup:)o curta no loop do ramal solicitante' ou de desligamento %interrup:)o
longa no loop do ramal solicitante' podem ser detectadas pelo Processador.
TS]
SNS-%T
ALC
Detetor
de Loop
a/b
C(de'
US
USO
TS]
ALC
Detetor
de Loop
a/b
C(de'
US
USO
TS]
PMC-HR
PMC-HR
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 46
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
%B CHAMADA de SAIDA %Ana$/gi#a'
%B% DETEK&O DA CHAMADA
O processo usado na deteco da chamada, o mesmo de uma chamada interna; neste caso contudo, o
usurio do ramal envia o cdigo de acesso externo %padr)o: K0K'"
Ao receber o cdigo de acesso externo, a CPU providenciar:
Verificao da permisso de acesso externo, atravs da anlise da classe de trfego do
ramal;
Envio do sinal de ocupao para a Central Pblica, associada ao PABX %fecDamento de
loop'B
Conexo de um enlace ligando o tronco a um Receptor de Tom de Discar - RDT, para a
deteco do sinal de confirmao de ocupao, proveniente da Central Pblica %tom de
discar'B
Envio de um segundo Tom de Discar %tom contnuo de A@NH9' para o usurio de ramal,
orientando-o para que prossiga a discagem dos demais dgitos referentes destinao
desejada.
ALC
Detetor
de Loop
a/b
C(de'
US
USO
TS]
ATU -SS
Detetor
de Loop
tronco
C(de'
US
USO
TS]
PMC-HR
PMC-HR
%A@N H9'
RDT
Ce/tra0 P\90i'a
Com de Fi scar
fecDamento de l oop
%A@N H9'
STC
@o" tom de di scar
USO
CODO
PCC
BUS /O
Re2i6tr( deC(/tr(0e
PPU
DSP
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 47
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
%B3 ENIO DOS D+HITOS
Ao receber da Central Pblica a confirmao de ocupao, atravs do RDT estendido at o Circuito de
Linha Tronco ATU-SS, o Processador proceder ao envio dos dgitos discados pelo usurio do ramal da
seguinte forma:
Cronco !onvencional 3 Atravs de aberturas sucessivas no loop do tronco para a Central
Pblica, proporcionais a cada dgito memorizado %discado pelo usu;rio do ramal'. Estas
aberturas so executadas no prprio circuito de linha tronco, sob comando do processador;
ATU -SS
tronco C(de'
US
USO
TS]
PMC-HR
Ce/tra0 P\90i'a
pulsos
dec;di cos
Re2i6tr( de C(/tr(0e CODO
PCC
BUS /O
PPU
Cronco MH 3 Atravs de freqncias MF, geradas a partir de um Gerador de Tons (ATC),
conectado ao tronco.
ATU -SS
Detetor
de Loop
tronco C(de'
US
USO
TS]
PMC-HR
Ce/tra0 P\90i'a
pul sos
MH
STC
.u$o
M1
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 48
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
3B CHAMADA INTERNA %Digita$'
Todos os terminais digitais estaro conectados ao sistema, atravs da Placa DTX - , que fornece interface
2B + D a 4 fios.
O SOPHO-SET P corresponde ao terminal de Voz digital; este terminal oferece verses (designadas com
a sigla D), que possibilitam a utilizao do segundo canal B para conexo de Dados (RS232), como por
exemplo um PC.
A converso K,nal*gico W X FigitalK do sinal de voz de/para o usurio, feita no prprio aparelho SOPHO-
SET P, atravs de um CODEC; uma vez convertido, este sinal digital (64 Kbits/s) colocado em um canal
B, para que seja em seguida, comutado pelo sistema.
O aparelho dispe de um microprocessador, que se comunica por meio de mensagens com o
microprocessador presente na placa DTX-, atravs do protocolo de Canal-D; atravs destas mensagens,
todos os sinais necessrios para a construo/ gerenciamento de uma conexo so trocados, entre
aparelho e central telefnica (ex: ocupao, dgitos etc).
microprocessador da placa DTX- executa a converso de protocolo K!anal3F W X 5MPK . Aps ter sido
transformado em protocolo MP, o sinal passado para o Processador Perifrico (presente na placa
PMC), atravs do Co-Processador que recebe o sinal MP comutado proveniente do canal de usurio "0"
%linDa US5' transferindo-o atravs do Bus /O para o Processador Perifrico.
C(-5r('e66ad(r
PPU
Memria
BUS /O
% M9it6.6
#anai de #ontro$e
CPU-ME
Memri a
TS]
PMC-MC
PRIM9RIO
C-MP
Bus /O
I/ter)a'e
de 0i/@a
B! Z
B%
D
0
0
Con8ero de
Proto#o$o: D ;-< IMP
%B d D
RS=4=
>- fio
CI-IMP
Bu6 I.O
I/ter)a'e
de 0i/@a
B! Z
B%
D
Con8ero de
Proto#o$o: D ;-< IMP
I/ter)a'e
de 0i/@a
B! Z B%
D
Con8ero de
Proto#o$o: D ;-< IMP
DT,-I
Dados de
Controle
IMP
MC>*30%
PCP Bus /O
SOPHO
Ergoline@N
et
!
"
$
%
3
*
0
3
>
9
?
P
H
I
A2
e/
da
=u
/;
<(
Te
'0a
6
Me
/6
a2
e8
A R
H(r
a
!>:
"0
Nu8B de
te0e)(/e:
%0%>
!>
.0
$.
0%
C
'ur
6(r
D
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 49
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
"B CHAMADAS E,TERNAS %8ia *ron#o Digita$'
En#amin?amento: *ron#o de Entrada digita$ no SOP5O iS4676
A conexo do sistema SOPHO iS3090 com a Central Pblica implementada atravs de links de 2
Mbits/s. Um link de 2 Mbits/s, ou tronco digital bidirecional sendo constitudo por uma linha de
transmisso e outra de recepo; cada uma delas contm 30 canais de 64 Kbits/s.
Estes canais so distribudos da seguinte forma:
30 canais de usurio: "1...15 e "17...31;
1 canal para sincronismo & alarme: "0;
1 canal de sinalizao %!anal ,ssociado': "16%Protocolo 8@ Figital'"
Atravs de uma estrutura de Multiquadro a informao de linha (do tipo R2 Digital), transferida,
basicamente, atravs dos Bits A & B (dentro do canal 16, posicionado dentro do multiquadro de
acordo com o canal de voz associado). A informao de Registrador (ex: 5C) transferida atravs
do canal de usurio associado. (ou tambm atravs de pulsos via bits A & B no canal 16)
A placa DTU-PU %programada para sinali9a:)o E!anal ,ssociadoI' tem, no sistema SOPHO iS3090,
a funo de interface com este link de 2 Mbits/s.
REDE DE
COMUTAK&O
SOPHO iS3090
Ce/tra0 P\90i'a
nterf ace
LC
C8O#!O F5P5C,= %@ M/its>s'
DTU-PUICAJ
Digital
0
! BB BB BB BB BB BB BB B !3
!>
!$ BB BB BB BB BB BB BB 3!
0
! BB BB BB BB BB BB BB B !3
!>
!$ BB BB BB BB BB BB BB 3!
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 50
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
"B! OCUPAK&O DE UM CANAL
Atravs do canal 16 (sinalizao), a Central Pblica envia para o sistema SOPHO iS3090 , um
pedido de ocupao relativo a um determinado canal.
A DTU-PU(CA) identifica qual o canal que est sendo ocupado, atravs da posio do quadro%3@
canais'. dentro da estrutura de multiquadro da linha de 2 Mbits/s, em que o sinal de
ocupao(dentro do canal 16) foi recebido.
% M9it6.6
*SW
Buffer
Elastico
interface
HDB3
regen.
clock
HDB3 interface
alinham.
quadro
PPU
Memri a
DTU-PU ICAJ
controle
PCC
TS!>
manipulador
sinalizao
CODI
CODO
1US 5>O
Ce/tra0 P\90i'a.CPA
%@OCA@ ou *RANSI*O'
US5
USO
SOPHO iS3090
PMC-HR
Dentro da DTU-PU, o sinal de ocupao da Central Pblica, detectado atravs do Manipulador
de Sinalizao.
O PCC, associado UG onde a placa DTU-PU est instalada, atravs de seu sistema de
varredura cclica (iniciado a cada 125 ms), obtm esta informao, gerando seguir, um pedido de
interrupo PPU.
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 51
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
Aps ter recebido o sinal de ocupao, a PPU proceder transferncia do mesmo, para a CPU-
MT; esta transferncia ser feita utilizando o protocolo MP.
O circuito Co-processador da placa PMC-MC receber da PPU, via Bus-/O, a informao
referente ao sinal de ocupao; utilizando um enlace semi- permanente, previamente estendido
atravs da rede de comutao perifrica, o Co-processador proceder transferncia desta
informao (segundo o protocolo MP) para a CPU-MT.
C(-5r('e66ad(r
PPU
Memria
BUS /O
% M9it6.6
#anai de #ontro$e
CPU
Memria
TS]
PMC-HR
SNS
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 52
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
"B% IN=ORMAK-ES PARA O ESTABELECIMENTO DA CONE,&O
A CPU-MT tomar as providncias (atravs de comandos enviados para o proces-
sador perifrico da PMC envolvida na ligao), para que possa ser estabelecida a comunicao entre o
sistema SOPHO iS3090 e Central Pblica, ou seja:
conexo de um circuito RST-M, receptor de sinais MFC (para chamadas de entrada), ao
canal de entrada da linha de 2Mbits/s definido pela Central Pblica, para a recepo dos
dgitos referente a parte chamada.
envio de um sinal de confirmao de ocupao, para a Central Pblica, atravs do canal 16
(sinalizao) da linha de 2 Mbits/s.
Aps ter recebido o sinal de confirmao de ocupao, a Central Pblica proceder ao envio da identidade
da parte chamada e, opcionalmente a identidade da parte chamadora; aps uma anlise destas
informaes, o sistema SOPHO iS3090 , retornar a informao, quanto a condio da parte chamada
(livre, ocupada, etc.).
Para o intercmbio destas informaes, utilizando o protocolo MFC, ser utilizado o prprio canal de
usurio, determinado pela Central Pblica.
% M9it6.6
PMC-MC
PRIM9RIO
*SW
PMC-HR
Buffer
Elastico
interface HDB3
regen.
clock
HDB3 interface
alinham.
quadro
PPU
Memria
DTU-PU ICAJ
controle
PCC
TS!>
manipulador
sinalizao
CODI
CODO
1US 5>O
Ce/tra0 P\90i'a.CPA
%@OCA@ ou *RANSI*O'
RST- IM
US5
USO
USO
US5
CODI
CODO
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 53
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
etaAe$e#imento da #oneBo
23 #oneBo .ara um rama$ ana$/gi#o
A corrente de chamada, (25 Hz/ 70V) produzida de forma contnua, na PSU-MLD e enviada para o usurio
atravs de contatos do rele de Corrente de Chamada localizado na placa ALC-E.
Atravs de comando recebido no buffer de comando da placa ALC-E, ser operado o Rel de corrente de
Chamada, na cadncia %Mseg" Sim> A seg" #)o'"
O atendimento por parte do ramal chamado, sinalizado no Detetor de Loop, da placa ALC-E.
tom de controle de chamada (425 Hz) ser enviado pelo SOPHO iS, para o assinante da Rede Pblica,
atravs do canal j selecionado, no link de 2Mbits/s que conecta o SOPHO iS Central Pblica Local. O
tom de controle de chamada gerado a partir do circuito STC, localizado na PMC, atravs de enlace
comutado na PMC.
0
3!
0
3!
Pr('e66ad(r
Peri)Vri'(
ALC-E
BUS PM
PMC-HR
USO
US
a
b
Re0V de
C(rre/te
de C@a 8ada
A0i8e/ta;< (
de Li /@a
Detetor
B.Terra
COD
BU==ER DE ESTADO
CODEC
BU==ER DEC OMANDO
CODO
1 1 1
Detetor
Loop de
Corrente
0
3!
TS]
CODI 0
CODO 0
Bu6 I.O
PCC
0
3!
DG
STC
DTMF
425 Hz
USO
US
0
3!
0
3!
T(8 de C(/tr(0e de C@a8ada
DTU-PU
Ce/tra0
P\90i'a
%9
%9
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 54
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
PCM
INTRODUK&O
O processo de modulao por Codificao de Pulsos (PCM) realizado em trs etapas, a saber: gerao,
quantizao, de um trem de pulsos.
Gera-se um trem de pulsos PAM (Modulao por Amplitude de Pulso), cujos pulsos podem ter qualquer
valor de amplitude, na etapa de quantizao do sinal PAM gerado estabelece-se o conjunto de valores que
as amplitudes dos pulsos do sinal PAM gerado (trem de pulsos) podem assumir.
PCM significa 8(du0a;<( 5(r '1di2( de 5u06(6, pois agora os pulsos so os bits 0 ou 1, com a850itude
)iQa (ao contrario de PAM), 5(6i;<( )iQa determinada pelo relgio (ao contrrio de PPM), durao ou
0ar2ura )iQa (ao contrrio de PWM). O que 8(du0ad( agora a combinao dos bits 0 e 1, usando um
'1di2( pre-estabelecido, que pode ser por exemplo binrio puro com ou sem off-set, sinal-magnitude,
sinal-complemento de 2, etc...O cdigo depende de uma serie de fatores como por exemplo como o sinal
digital vai ser transmitido, ou armazenado.
PPM (Pulse Position Modulation) e PWM (Pulse Width Modulation) so formas a/a012i'a6 de transformar
a amplitude do pulso PAM em sinais de a850itude 6e85re )iQaB Em PPM o valor do nvel modula
analogicamente a 5(6i;<( re0ati4a d( 5u06( (de durao fixa) em relao ao relgio (referencia de
tempo). Em PWM o valor do nvel modula analogicamente a dura;<( de u8 5u06( cuja posio fixa em
relao ao relgio em PWM.
Em PCM para telefonia, se usa uma notao com 6i/a0-8a2/itude com 8 bits. O eixo de tenso no
deslocado como no exemplo anterior. So quantizados 127 valores positivos e 127 valores negativos, ou
magnitude do sinal, com 7 bits. O oitavo bit (o mais significativo) indica o sinal , 1 = positivo e 0 = negativo.
Por ex. 11111111=FFh representa +127 e 01111111=7Fh= -127. Em telefonia, ainda ocorrem outras
codificaes, como inverso de todos os bits da magnitude (lei Mu), ou inverso dos bits pares da
magnitude (lei A).
A tabela seguinte ilustra estas duas formas de codificao PCM para telefonia a 64 k bits por segundo
(estas codificaes permitem evitar longas seqncias de bits zero na ausncia de sinal, para facilitar a
extrao do sinal de sincronismo ou relgio, na recepo) :
Valor decimal Sinal-magnitude Lei Mu 0ei A
+127 11111111 10000000 10101010
+96 11100000 10011111 10110101
+64 11000000 10111111 10010101
+32 10100000 11011111 11110101
+0 10000000 11111111 11010101
-0 00000000 01111111 01010101
-32 00100000 01011111 01110101
-64 01000000 00111111 00010101
-96 01100000 00011111 00110101
-126 01111110 00000001 00101011
-127 01111111 00000000 00101010
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 55
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
AMOSTRAHEM DO SINAL
Como o sinal analgico continuo no tempo e em nvel, contem uma infinidade de valores. E como o meio
de comunicao tem banda limitada, somos obrigados a transmitir apenas uma certa quantidade de
amostras deste sinal.
As figuras seguintes ilustram o principio da amostragem:
NUANTI^AK&O
dentificou-se a segunda etapa do processamento PCM como sendo a quantizao do sinal PM
inicialmente gerado; este processo de quantizao consiste em estabelecer valores de nveis e
"arredondar" as amostras para o nvel mais prximo.
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 56
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
COMPRESS&O
Como o rudo de quantizao depende apenas do intervalo entre nveis de quantizao consecutivos,
pode-se notar que, se os nveis forem igualmente espaados, os sinais de pequena amplitude tero uma
relao sinal/rudo de quantizao superior a dos sinais de maior amplitude.
Na compresso analgica, o sinal PAM passa por um quantizador linear, que realiza simultaneamente.
as operaes de compresso e quantizao.
Na prtica, a compresso analgica apresenta as seguintes desvantagens:
- as variaes de temperatura tem grande influncia no sistema:
- os circuitos de compresso no so intercabveis, ou seja, variam, de sistema para sistema.
A compresso digital no apresenta os problemas citados acima por essa razo, bem como devido
facilidade de construir compressores digitais com circuitos integrados monolticos, utiliza-se apenas a
compresso digital nos sistemas PCM atuais.
CODI=ICAK&O
Nos sistemas PCM, antes da transmisso, o sinal PAM codificado. O processo de codificao se faz em
duas etapas, a saber:
codificao dos nveis e representao binria dos nmeros de cdigos dos nveis.
Cada um dos nveis de quantizao recebe um /\8er( de '1di2(, que passar a representar esse nvel;
esta etapa denomina-se '(di)i'a;<( d(6 /X4ei6B
A seguir cada nmero de cdigo que corresponde a um nvel passa a ser representado no sistema
numrico binrio (tambm chamado sistema numrico de base 2). esta representao binria que ser
finalmente transmitida.
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 57
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
DIAHRAMA EM BLOCOS DE UM SISTEMA MU,-PCM PRIMeRIO
Nos sistemas PCM atuais, a compresso, quantizao e codificao so digitais, sendo feitas por um
nico elemento, denominado codificador. Essa unidade converte os sinais PAM vindo do modulador em
um sinal PCM, que consiste de 8 pulsos binrios por amostra PAM.
ENTRADAS
SNAL
ANALGCO
SNAL PCM
NO FEXE
CONECTOR
PAM
modulador
CRCUTO
AMOSTRADOR
MUX
+
CODFCADOR DECODFCA-
DOR
SNAL
PAM
CRCUTO
demodulador
SADAS
SNAL
ANALGCO
REGENERA-
DOR
Antes de ser inserido na linha, um sinal PCM deve passar por uma nova codificao, chamada codificao
de linha.
A unidade de codificao de linha constituda por 2 sees:
seo de transmisso e seo de recepo.
A seo de transmisso combina os pulsos codificados de voz com os pulsos de sincronismo e sinalizao
em um nico serial binolar (cdigo AM ou HDB3) para transmisso atravs da linha.
A seo de recepo tem a funo, entre outras, de converter o sinal bipolar de linha em unipolar. A
unidade de decodificao de linha tambm serve para detectar violaes bipolares no terminal re
recepo. sso permite uma superviso de qualidade do sinal bipolar proveniente da linha.
O Decodificador converte os sinais binrios provenientes da unidade de decodificao de linha em um
sinal PAM que introduzido no demodulador de canais.
A expanso e decodificao dos sinais binrios so feitos de maneira inversa em relao a compresso e
codificao.
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 58
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
CARACTER+STICAS DO MULTIPLE, PCM PRIMeRIO I%0"* MBITS.SJ
A recomendao G-732 da CCTT aplicada a equipamentos Multiplex PCM de primeira ordem que
operam a 2048 Kbits/s.
A estrutura mostrada a seguir a de um Multiplex PCM de 30 canais.
0 8 20 31 0 8
1 quadro
PCM
multiplex
codificao PCM
canais
VF
20
31
8
0
125 ns
A configurao de bits serial dividida em quadros com uma taxa de repetio de 8000 quadros/segundo
(taxa de amostragem de 8KHz). Cada quadro contm 32 intervalos de tempo, ou seja, 32 canais de 8 bits
cada (256 nveis de quantizao).
A razo nominal de transmisso de bits ser ento:
8000 x 32 x 0 = 2048 Kbits/s ou 2 Mbits/s
no. de bits/intervalo de tempo
Canais (intervalo de tempo)
no. de quadros/s
O circuito que permite amostrar o sinal uma simples chave que se fecha por um brevssimo instante, na
cadencia da freqncia de amostragem. Por ex. se a freqncia de amostragem for de 8 kHz, a chave se
fecha 8000 vezes por segundo, ou seja, a cada 125 micro segundo. Como a chave se fecha por um tempo
extremamente curto, teremos na sua sada um sinal em forma de pulsos estreitos, com amplitude igual ao
valor instantneo do sinal, chamados pulsos PAM (pulsos modulados em amplitude).
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 59
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
E6trutura de quadr(
O nmero de intervalos de tempo por quadro recomendado 32, e numerados de 0 a 31. Cada amostra
deve ser codificada com 8 bits.
Logo, o nmero de bits por quadro de 256.
Os intervalos de tempo 1 a 15 e 17 a 31 so usados para canais de voz.
O intervalo de tempo 0 usado para sincronismo de quadro e a eventual transmisso de alarmes. O
intervalo de tempo, 16 usado para a sinalizao de canais e o sincronismo de multiquadro (um
multiquadro composto de 16 quadros consecutivos, numerados de 0 a 15).
A necessidade sincronizar o quadro vem do fato da necessidade de multiplexar os canais de voz na
seqncia exata na recepo. O sincronismo do multiquadro apenas necessrio para a informao da
sinalizao dos canais e serve para identificar, na recepo, a posio exata dos canais de sinalizao. As
informaes de sinalizao so amostradas 15 vezes mais lentamente que os canais de voz, de modo que
a informao de sinalizao s ser novamente fornecida aps a passagem de 15 quadros.
Si/'r(/i68( d( quadr(
O sincronismo de quadro efetuado por uma sucesso de bits da forma 0011011, correspondentes aos
bits numricos 2 a 8, localizados no intervalo de tempo 0. Esta figura ocorre uma vez a cada dois quadros
consecutivos.
CWDIHO DE LINHA
Ne'e66idade6 da C(di)i'a;<( de Li/@a
Como j foi dito, antes de ser inserido na linha, um sinal PCM deve passar por uma nova codificao,
chamada codificao de linha.
Essa codificao feita devido, entre outras, as seguintes razes:
a) A linha que transporta o sinal PCm deve, simultaneamente, transportar a alimentao CC aos
regeneradores de linha. Esta alimentao feita atravs de um circuito fantasma que obriga utilizarem-
se transformadores para acoplar o sinal PCm linha. Portanto, torna-se necessrio que a codificao
de linha (ou cdigo de linha) no contenha componente contnua, pois os transformadores bloqueariam
este componente.
b) A energia contida no cdigo de linha na regio de baixa freqncia deve ser a menor possvel. sto
reduz a interferncia dos sistemas PCM com linhas de voz que ocupam um mesmo cabo.
Vrios cdigos de linha foram desenvolvidos visando obter tais resultados. Dois deles, muito usados na
prtica, sero por ns descritos e comparados.
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 60
0
! BBBBBBBBBBBBfBBB !3
!>
!$ BBBBBBBBBBBBfBB 3!
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
0 0 0 0 1
1 1 1 0 0 0 0
BNRO
AM
Este cdigo elimina o componente CC no sinal.
C1di2( HDB-3 IHi2@ De/6it7 Bi5(0ar - 3JB
A finalidade dos cdigos denominados HDB limitar o nmero de zeros em uma seqncia.
Uma seqncia grande de zeros pode reduzir o componente espectral na freqncia do relgio a um valor
muito pequeno, tornando difcil ou mesmo impossvel a sua recuperao nos repetidores de linha, sendo
gerada uma elevada taxa de erro na sada desses regenadores.
Quando o sistema PCM for constitudo apenas por canais de voz, essa seqncia pouco provvel.
Entretanto, quando vrios canais de transmisso de dados so utilizados simultaneamente com os canais
de voz, sua probabilidade no desprezvel.
O cdigo HDB-3 trabalha como o AM, a menos da limitao do nmero de zeros em uma seqncia.
Damos abaixo as regras de codificao HDB-3, segundo a Recomendao do CCTT de novembro.
Regra 1 - O sinal HDB-3 bipolar e os trs estados so denominados B+, B- e 0.
Regra 2 - os espaos no sinal binrio so codificados como espaos no sinal HDB-3. Para as seqncias
de quatro espaos sucessivos, a regra 4 se aplica.
Regra 3 - as marcas no sinal binrio so codificadas alternadamente como B+ ou B- no sinal HDB-3 (AM).
As violaes da regra AMi so introduzidas quando uma seqncia de quatro espaos sucessivos
aparecer (regra 4).
Regra 4 - O primeiro espao da seqncia codificado como espao se a marca do sinal HDB-3 tiver
polaridade oposta violao precedente. codificado como marca sem violao (B+ ou B-) se a marca e
violao precedente tiverem a mesma polaridade. Desta regra resulta que sucessivas violaes tem
polaridades opostas e, portanto, nenhum componente CC introduzido.
Regra 4b - o segundo terceiro espao da seqncia so codificados como espaos.
Regra 4c - o ltimo espao da seqncia codificado como marca e a polaridade deve ser tal que a regra
"AM" seja violada. Tais violaes so denotadas por V+ ou V-, de acordo com a sua polaridade.
A figura abaixo mostra um exemplo de um sinal binrio convertido em cdigo de linha HDB-3.
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 61
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
0 0 0 0 1
1 1 1 0 0 0 0 0 0 0
BNRO
HDB-3
SNAL
(VOLAO PRE-
CEDENTE = v_)
B 0 0 0 V B 0 B B 0 0 V 0 0 B
+ + - + - - +
De'(di)i'a;<( de Si/ai6 HDB-3
A decodificao de sinais HDB-3 para sinais binrios feita de acordo com as seguintes regras:
Regra 1 - os espaos em sinais HDB -3 sempre so decodificados como espaos.
Regra 2 - as marcas bipolares em sinais HDB-3 sempre so decodificadas como marcas, exceto quando
seguidas de uma combinao 00V+ ou 00V- e precedidas de uma marca (B+, B-, V+ ou V-).
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 62
CENTRO DE TREINAMENTO S RAD
Arquitetura e Hardware 3090
=IM DA APOSTILA DE ARNUITETURA E HARD]ARE
ANOTAK-ES E DUIDAS
Descritivo da Arquitetura e Hardware do SOPHO iS3090 pacote 810.
Para uso do CENTRO DE TRENAMENTO PBC - BR 63