Anda di halaman 1dari 4

Pg 1 de 4

UNIVERSIDADE FEDERAL DA BAHIA


ESCOLA POLITCNICA
DEPARTAMENTO DE ENGENHARIA ELTRICA


Sistemas Lgicos ENGC26 Semestre - 2014.1
Turma: T01
Professor: Edson Santana

PLANO DE ENSINO

EMENTA

Sistema binrio de representao numrica. lgebra de Boole. Portas lgicas (AND, OR, NOT, NAND,
NOR, XOR, XNOR). Anlise e sntese de circuitos combinacionais. Tcnicas de minimizao de
circuitos combinacionais: Karnaugh; Quine-McCluskey. Latches. Flip-flops. Conceito de sistemas
sncronos e assncronos. Mquinas de estados. Anlise e sntese de sistemas sequenciais: diagramas
de estado. Utilizao de simuladores.


OBJETIVOS
O estudante introduzido nos conceitos bsicos da anlise, simulao e sntese de circuitos
eletrnicos digitais simples. Ao final do curso o estudante estar apto a analisar os circuitos digitais do
ponto de vista funcional; projetar pequenos subsistemas digitais tais como: flip-flops, contadores,
registradores etc.


METODOLOGIA DE ENSINO

Duas horas de aulas tericas que podero ser expositivas utilizando recursos udio visuais ou estudo
dirigido. Os contedos tericos sero alternados com exerccios de aplicao, resolvidos em sala e
propostos aos alunos. O aprendizado se estende a perodos extraclasse que devero ser utilizados
para a leitura da bibliografia recomendada e na resoluo de exerccios propostos.

AVALIAO

Para a avaliao do aprendizado dos assuntos abordados nas aulas, os estudantes devero realizar
provas parciais divididas em trs unidades que iro compor a nota de avaliao final.

Unidade 1 Prova (A) individual escrita (Itens 1, 2, 3 e 4 do Contedo Programtico): Peso 2.
Trabalho de simulao: Peso 1.

Unidade 2 Prova (B) individual escrita (Itens 6 e 8 do Contedo Programtico): Peso 3.

Unidade 3 - Prova (C) individual escrita (itens 5 e 7 do Contedo Programtico): Peso 4.

A mdia final ser calculada atravs da mdia ponderada das notas relativas a cada uma das
avaliaes parciais presentes nas trs unidades:
Mdia final = [ Prova (A) x 2+ Trabalho x 1 + Prova (B) x 3 + Prova (C) x 4] /2
Qualquer modificao neste planejamento dever ser realizada em comum acordo com os alunos do
curso. As datas das provas individuais escritas so:

A: 15/05/2014
B: 03/07/2014
C: 31/07/2014
Pg 2 de 4

As provas de segunda chamada (apresentao de atestado mdico ao professor) sero realizadas
antes da prxima aula subsequente a data oficial marcada para a prova em questo. A definio da
data, horrio, local sero definidos em comum acordo com os alunos do curso.

CONTEDO PROGRAMTICO

1- Conceito Introdutrio (CAP 1 R.J. Tocci)
1.1 Representao Numricas
1.2 Sistemas Analgicos e Digitais
1.3 Sistemas de Numerao Digital
1.4 Representao de Quantidades Binrias
1.5 Circuitos Digitais/Circuitos Lgicos

2- Sistemas de Numerao e Cdigos (CAP 2 R.J. Tocci)
2.1 Converses de Binrio para Decimal
2.2 Converses de Decimal para Binrio
2.3 Sistemas de Numerao Hexadecimal
2.4 Cdigo BCD
2.5 Cdigo Gray
2.6 Relaes entre as Representaes Numricas
2.7 - Bytes, Nibbles e Palavras
2.8 Cdigos Alfanumricos

3- Descrevendo Circuitos Lgicos (CAP 3 R.J. Tocci)
3.1 Tabela-Verdade
3.2 Operao OR e a Porta OR
3.3 Operao AND e a Porta AND
3.4 Operao NOT ou Inversor
3.5 Descrevendo Circuitos Lgicos Algebricamente
3.6 Avaliando as Sadas dos Circuitos Lgicos
3.7 Implementados Circuitos a partir de Expresses Booleanas
3.8 Portas NOR e Portas NAND
3.9 Teoremas Booleanos
3.10 Teoremas de DeMorgan
3.11 - Universalidade das Portas NAND e NOR

4- Circuitos Lgicos Combinacionais (CAP 4 R.J. Tocci)
4.1 Forma de Soma-de-Produtos
4.2 Simplificao de Circuitos Lgicos
4.3 Simplificao Algbrica
4.4 Projetando Circuitos Lgicos Combinacionais
4.5 Mtodo do Mapa de Karnaugh
4.6 Circuito Exclusive-OR e Exclusive-NOR
4.7 Anlise de Defeitos em Sistemas Digitais

5- Flip-Flops e Dispositivos Correlatos (CAP 5 R.J. Tocci)
5.1 Latch com Portas NAND
5.2 Latch com Portas NOR
5.3 Sinais de Clock e Flip-Flops com Clock
5.4 Flip-Flop S-R com Clock
5.5 Flip-Flop J-K com Clock
5.6 Flip-Flop D com Clock
5.7 Latch D
Pg 3 de 4

5.8 Entradas Assncronas
5.9 Consideraes sobre Temporizao em Flip-Flops
5.10 Aplicaes com Flip-Flops
5.11 Registradores

6- Aritmtica Digital: Operaes e Circuitos (CAP 6 R.J. Tocci)
6.1 Adio Binria
6.2 Representao de nmeros com Sinal
6.3 Adio no Sistema de Complemento de 2
6.4 Subtrao no Sistema de Complemento de 2
6.5 Multiplicao de Nmeros Binrios
6.6 Diviso Binria
6.7 Circuitos Aritmticos
6.8 Somador Binrio Paralelo
6.9 Projeto de um Somador Completo e Meio Somador
6.10 Somador Paralelo completo com Registradores


7- Contadores e Registradores (CAP 7 R.J. Tocci)
7.1 Contadores Assncronos
7.2 Atraso de Propagao em Contadores Assncronos
7.3 Contadores Sncronos
7.4 Contadores de Mdulo < 2
N

7.5 Contadores Sncronos Decrescente e Crescentes
7.6 Contadores com Carga Paralela
7.7 Projeto de Contadores Sncronos
7.8 - Contadores com Registradores de deslocamento

8- Circuitos Lgicos MSI (CAP 9 R.J. Tocci)
8.1 Decodificadores
8.2 Codificadores
8.3 Multiplexadores
8.4 Demultiplexadores
8.5 Comparador de Magnitude
8.6 Conversor de Cdigo

REFERNCIAS BIBLIOGRFICAS

NOGUEIRA, Jurandir S. - Eletrnica Digital Bsica. EDUFBA, 2011.
TOCCI, Ronald J. & WIDMER Neal S. Sistemas Digitais Princpios e Aplicaes, Prentice
Hall do Brasil, 1994 8 edio ou superior.
ERCEGOVAC, Milos; LANG, Tomas & MORENO, Jaime H.; Introduo aos Sistemas
Digitais Bookman, 2000.
VAHID, Franklin. - Digital Design John Wiley & Sons, 2005.
UYEMURA, John P. - Sistemas Digitais: Uma aborada integrada Thomson, 2002.
FLETCHER ,William I. - An Engineering approach to Digital Design - Prentice Hall, 1980
PEDRONI, Volnei A. Pedroni, Circuit Design with VHDL, MIT Press, 2004, ISBN 0-262-16224-
5.
DAmore, Roberto Descrio e Sntese de Circuitos Digitais. Editora LTC, ISBN 85-216-1452-
7
BROWN, Stephen & VRANESIC, Zvonko - Fundamentals of Digital Logic with VHDL Design
- Mc Graw Hill, 2000
MENDONA, Alexandre & ZELENOVSKY, Ricardo, Eletrnica Digital Curso Prtico e
Exerccios, MZ Editora, 2004
TAUB Herbert - Circuitos Digitais e Microprocessadores Mc Graw Hill, 1994


Pg 4 de 4

CRONOGRAMA INICIAL DE AULAS (PREVISO APROXIMADA)

Aula
Previso Durao(h)
Contedo Planejado
Data Dia Terica
1 20. mar. 2014 qui 2 Apresentao. Conceitos introdutrios.
2 27. mar. 2014 qui 2 Conceitos introdutrios: sistemas de numerao.
3 3. abr. 2014 qui 2 lgebra booleana.
4 10. abr. 2014 qui 2 lgebra booleana. Representao numrica de funes.
5 24. abr. 2014 qui 2 Minimizao de circuitos lgicos: mapas de Karnaugh.
6 8. mai. 2014 qui 2
Minimizao de circuitos lgicos: mapas de Karnaugh e mtodo de
Quine-McKluskey.
7 15.mai. 2014 qui 2 1a Avaliao individual escrita.
8 22. mai. 2014 qui 2 Aritmtica binria.
9 29.mai.2014 qui 2
Aritmtica binria. Circuitos combinacionais: definio, anlise e
sntese. Trabalho de Simulao.
10 5. jun. 2014 qui 2 Circuitos combinacionais MSI.
11 12. jun. 2014 qui 2
Circuitos combinacionais MSI. Flip-Flop e latch. Entrega de trabalho
de simulao.
12 26. jun. 2014 qui 2 Flip-Flop e latch.
13 3. jul. 2014 qui 2 2a Avaliao individual escrita.
14 10. jul. 2014 qui 2 Circuitos sequenciais: definies, anlise e sntese.
15 17. jul. 2014 qui 2 Circuitos sequenciais: anlise e sntese. Circuitos sequenciais MSI.
16 24. jul. 2014 qui 2 Circuitos sequenciais MSI.
17 31. jul. 2014 qui 2 3a. Avaliao individual escrita.
TOTAL 34










________________________________
Edson Pinto Santana

Anda mungkin juga menyukai