Introduo ..................................................................................................................... 2
Parte prtica ................................................................................................................. 5
Resultados .................................................................................................................... 5
Concluso ..................................................................................................................... 6
Bibliografia .................................................................................................................... 7
Pgina 2 de 7
Introduo
O circuito RLC-Srie composto por um resistor, um capacitor e um indutor,
associados em srie, conforme mostra a figura abaixo.
Na construo do diagrama vetorial visto na figura abaixo, consideramos como
referncia a corrente, pois sendo um circuito em srie, ela a mesma em todos os
componentes e est adiantada de
maior que
Pgina 3 de 7
dividindo todos os termos por temos
, temos:
[
onde:
portanto, podemos escrever
ou
que o valor da
impedncia do circuito.
O ngulo a defasagem entre a tenso e a corrente no circuito e pode ser determinado por
meio das relaes trigonomtricas do tringulo retngulo, em que:
Como o circuito RLC-Srie pode ter comportamento capacitivo ou indutivo, vamos sobrepor
suas reatncias, construindo o grfico abaixo.
Do grfico da figura acima temos que para frequncias menores que f0, XC maior que XL e o
circuito tm caractersticas capacitivas, como j visto. Para frequncias maiores que f0, XC
menor que XL e o circuito tm caractersticas indutivas. Na frequncia f0 temos que XC igual a
XL, ou seja, o efeito capacitivo igual ao efeito indutivo. Como estes efeitos so opostos, um
anula o outro, apresentando o circuito caractersticas puramente resistivas.
Este fato pode ser observado utilizando a relao para clculo da impedncia:
como
temos que Z = R
Como neste caso o circuito possui caractersticas resistivas, tenso e corrente esto em fase,
Como a frequncia f0 anula os efeitos reativos, denominada frequncia de ressonncia e pode
ser determinada igualando as reatncias indutiva e capacitiva:
Pgina 4 de 7
A partir do estudo feito, podemos levantar o grfico da impedncia em funo da frequncia
para o circuito RLC-Srie. Este grfico visto na figura abaixo.
Pelo grfico observamos que a mnima impedncia ocorre na frequncia de ressonncia e esta
igual ao valor da resistncia.
Podemos tambm levantar a curva da corrente em funo da frequncia para o mesmo
circuito. Esta curva vista na figura abaixo.
Pelo grfico observamos que para a frequncia de ressonncia a corrente mxima
, pois
a impedncia mnima (Z = R).
Quando no circuito RLC-srie tivermos o valor da resistncia igual ao valor da reatncia
equivalente
como:
temos:
ou
dividindo por R, temos:
Esse valor de corrente pode ocorrer em duas frequncias de valores distintos, sendo
denominadas respectivamente de frequncia de corte inferior
e frequncia de
corte superior
)
1
Vi
(v)
S1, J1 220 210 10 0,18 17,34 1222,22
S1, J2 220 195 55 0,18 27,58 1222,22
S1, J3 220 175 80 0,18 37,30 1222,22
S1, J3, S4 220 160 120 0,18 43,34 1222,22
S1, J3, S4, S5 220 145 100 0,18 48,76 1222,22
S1, J3, S4, S5,
S6
220 75 155 0,18 70,06 1222,22
1
O calculo de
)
S1, J3, S4 S1, J3, S4, S5
S1, J3, S4, S5,
S6
)
Calculo de impedncia (Z)
S1, J1 S1, J2 S1, J3
S1, J3, S4 S1, J3, S4, S5 S1, J3, S4, S5, S6
Concluso
Pgina 7 de 7
Bibliografia
http://www.ppgia.pucpr.br/~alekoe/CIR/2012-2/Exp05-CircuitoRLCSerieRegimeCA-
2012-2.pdf