Anda di halaman 1dari 15

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

FACULTAD DE INGENIERA ELECTRNICA




CURSO: LABORATORIO DE CIRCUITOS
DIGITALES II

TEMA: CIRCUITOS TEMPORIZADORES
TIPO: INFORME PREVIO 1


PROFESOR: Ing. OSCAR CASIMIRO PARIASCA


ALUMNO (A): VEGA ARONI LESLIE

CODIGO: 06190084

2012

CUESTIONARIO PREVIO

1. Analizar el funcionamiento interno del CI. LM555. Describir el uso de sus terminales.
Este circuito integrado fue fabricado inicialmente por la firma Signetics, luego ya fue
fabricado por otras teniendo una gran aceptacin por su menor costo y sus aplicaciones,
entre ella las ms principales como multivibrador monoestable, multivibradores
astables, conformador y detector de pulsos. Unas de sus principales caractersticas es
que no necesitan muchos componentes auxiliares como la facilidad de clculo y sus
circuitos.
El circuito integrado 555 en su presentacin usual de cpsula plstica dispone de 8
pines. Puede estar etiquetado bajo distintos nombres o referencias dependiendo del
fabricante (NE555, A555, LM555, SN72555, XR-555, CA555, HA1755, NC1455,
TA7555P, ECG955, etc). Convencionalmente consta internamente de 23 transistores, 2
diodos y 12 resistencias de las cuales 3 son de 5 Kohms por eso tiene el nombre de 555.
Este circuito tiene una capacidad suficiente para impulsar directamente leds,
zumbadores, bobinas de rel, paralantes, piezoelctricos y otros componentes, adems,
es directamente compatible con circuitos integrados digitales estndares, que es otra de
sus grandes ventajas.
La estructura interna de este circuito integrado representado en diagrama de bloques es:

La misin de cada bloque:
Comparadores, estos ofrecen a su salida dos estados diferenciados por alto y
bajo en funcin de las tensiones aplicadas a las entradas ( + y -) de tal forma
que:
Si V (+) > V (-), la salida toma un nivel alto
Si V (+) < V (-), la salida toma un nivel bajo
Biestable RS, su funcionamiento responder al de cualquier biestable
ofreciendo dos estados permanentes, este tiene dos entradas de activacin R y S
y su salida

, la cual obedece la siguiente tabla:


R S


Nivel Alto Bajo Alto
Bajo Alto Bajo

Esta adems posee una entrada adicional llamada RESET conectada a la patilla 4
la cual pone en alto la salida

independientemente de R y S.
Descarga, esta constituido por un transistor conectado la salida del Biestable,
este ofrece un camino de descarga al condensador que determine la constante
RC de temporizacin.
Inversor, invierte la salida

del biestable sea alto o bajo, su salida se conecta a


la patilla 3 y es la salida del conjunto.
Las resistencias R
1
, R
2
y R
3
conectadas entre +V
CC
y masa tiene valores iguales (tpicos
de 5K) lo que implica que entre sus puntos de unin exista 2/3V
CC
y 1/3V
CC

respectivamente.
El punto de unin entre R1 y R2 esta conectada a la entrada (-) del comparador superior,
mientras que la entrada de umbral (patilla 6) esta a un nivel inferior a 2/3V
CC
por lo que
la salida del comparador permanecer en bajo, cuando la tensin sea superior la salida
pasara a un nivel alto siendo la salida

un nivel alto y la salida en la patilla 3 pasara


nivel bajo. Por otro lado el transistor de descarga se encontrara directamente polarizado
y en condiciones de saturarse si el circuito asociado al colector lo polariza
adecuadamente.
En el caso del comparador inferior, la entrada (+) esta conectada a 1/3V
CC
, en tanto si la
tensin de disparo (patilla 2) cae por debajo de este valor la salida actuara en la entrada
S del biestable y su salida pasara a un nivel bajo, el transistor de descarga pasara a corte
y la salida del circuito a nivel alto.
Ahora independientemente a las entradas umbral y disparo el RESET (patilla 4) si se
conecta a una tensin inferior a 1V la salida

pasa a un nivel alto y la salida(patilla 3)


se pondr en bajo, el transistor de descarga se satura mientras esta entrada permanezca a
un nivel bajo.
Continuacin veremos una breve descripcin de los pines del CI. 555:

1. Tierra o masa (Ground): Conexin a tierra del circuito en general.

2. Disparo (Trigger): Es en esta patilla se establece el inicio del tiempo de retardo,
si el 555 es configurado como monoestable. Este proceso cuando este pin va por
debajo del nivel de 1/3V
CC
. Este pulso debe ser de corta duracin, pues si se
mantiene bajo por mucho tiempo la salida se quedar en alto hasta que la entrada
de disparo pase a alto otra vez.

3. Salida (Output): Cuando la salida es alta, el voltaje ser el voltaje de aplicacin
(Vcc) menos 1.7 Voltios. Esta salida se puede obligar a estar en casi 0 voltios
con la ayuda de la patilla 4 (RESET).

4. RESET: Si se pone a un nivel por debajo de 0.7 Voltios, pone la patilla de
salida (patilla 3) a nivel bajo. Si por algn motivo esta patilla no se utiliza hay
que conectarla a Vcc para evitar que el 555 se "resetee"

5. Control de voltaje (Control): Cuando el temporizador se utiliza en el modo de
controlador de voltaje, el voltaje en esta patilla puede variar casi desde Vcc (en
la practica como Vcc -1 voltio) hasta casi 0 V (aprox. 2 Voltios). As es posible
modificar los tiempos en que la patilla 3 esta en alto o en bajo independiente del
diseo (establecido por las resistencias y condensadores conectados
externamente al 555). El voltaje aplicado a la patilla 5 puede variar entre un 45 y
un 90 % de Vcc en la configuracin monoestable. Cuando se utiliza la
configuracin astable, el voltaje puede variar desde 1.7 voltios hasta Vcc.
Modificando el voltaje en esta patilla en la configuracin astable causar la
frecuencia original del astable sea modulada en frecuencia (FM). Si esta patilla
no se utiliza, se recomienda ponerle un capacitor de 0.01uF para evitar las
interferencias

6. Umbral (Threshold): Es una entrada a un comparador interno que tiene el 555
y se utiliza para poner la salida (patilla 3) a nivel bajo.

7. Descarga (Discharge): Utilizado para descargar con efectividad el condensador
externo utilizado por el temporizador para su funcionamiento.

8. V+: Tambin llamado Vcc, es el pin donde se conecta el voltaje de alimentacin
que va de 4.5 voltios hasta 16 voltios (mximo). Hay versiones militares de este
integrado que llegan hasta 18 Voltios.

2. Explicar los tres estados posibles de un temporizador 555 (alto, bajo y memoria).
Cmo estn controlados por los terminales de disparo y umbral? Descubrir el uso de
los dems terminales.
El estado ALTO es cuando la tensin en la entrada positiva (+), es mayor que la tensin
en la entrada negativa (-). Mientras que el estado BAJO es cuando la tensin en la
entrada negativa (-), es mayor que la tensin en la entrada positiva (+).
El divisor de tensin que existe entre las resistencias de 5K, nos origina un nivel
umbral de 2/3Vcc y un nivel de disparo de 1/3Vcc. Ahora la tensin en la entrada del
pin 5 nos ayuda a ajustar los niveles de umbral y de disparo a lo necesario.
En los pines 2 y 6 se encuentran las entradas de disparo y umbral con la ayuda de
componentes externos establece su funcin ya sea como monoestable o astable.
Ahora cuando la entrada de disparo esta en un nivel ALTO, la tensin desciende
momentneamente por debajo de 1/3Vcc, la salida del comparador B cambia de nivel
BAJO a ALTO y esto pone en estado SET al latch S-R, y hace que la salida en el pin 3
pase a nivel ALTO y provoca que el transistor de descarga Q1 quede bloqueado. Si la
salida continua en nivel ALTO (pin3) hasta que la tensin umbral que se encuentra en
un nivel BAJO aumente por encima de los 2/3Vcc y esto ocasiona que la salida del
comparador A cambie de BAJO a ALTO y esto hace que el latch pase a estado RESET,
con lo que la salida (pin3) se cambia a nivel BAJO y esto ocasiona que el transistor de
descarga Q1 se active.
Mientras que en el pin 5 el voltaje aplicado en este pin puede variar entre un 45% y un
90 % de Vcc en la configuracin monoestable. En cambio para la configuracin estable,
el voltaje puede variar desde 1.7 voltios hasta Vcc. De no utilizarse este pin se
recomienda ponerle un condensador de 0.01uF para evitar las interferencias.


3. Determinar en forma analtica la frecuencia de la seal de salida de un CI 555
trabajando como multivibrador astable Cmo se calcula el ciclo de trabajo? Calcular
los tiempos de ALTO y BAJO de la seal de salida del circuito del experimento. Cul es
la frecuencia de salida.
A continuacin le mostramos el esquema de un CI 555 funcionando como un
multivibrador astable que no es un oscilador cuya forma no es una onda senusoidal.es
decir su salida es en forma de onda cuadra (o rectangular).


Ahora de estos grficos diremos que para la Figura (a) el condensador de 0.01f que se
encuentra entre los pines 5 y 1 es opcional debido a que su trabajo es mejorar el
funcionamiento debido a que eliminar posibles ruidos inducidos en la entrada.
Analizando en el instante A los pines 2 y 6 de tensin (V
C
) se encuentran por debajo de
V
LT
= 1/3V
CC
(Figura (b)) y el voltaje en el pin 3 de salida va a su nivel ALTO,
observamos que el condensador C se carga a travs de las resistencias R
A
y R
B
durante
el tiempo A-B en donde la salida est en nivel ALTO como se muestra en la Figura (b)
justo en este momento el CI 555 entra en un estado de memoria es decir recuerda su
estado anterior A, luego V
C
se encuentra por encima de V
UT
= 2/3 VCC y as entra al
estado D que enva la salida a nivel BAJO y finalmente durante el tiempo B-C el
capacitor se descarga en la resistencia R
B
y la salida est en nivel BAJO esto lleva a que
el CI 555 entre en estado de memoria es decir recuerda su anterior estado D, cuando V
C
disminuye por debajo de V
LT
la secuencia empieza a repetirse nuevamente.
Las resistencias R
A
, R
B
y el condensador C definen la Frecuencia de Oscilacin:



En esta figura nos muestra la frecuencia de oscilacin en trminos de R
A
, R
B
y C y
cuyas diagonales representan los valores de R
A
+ 2R
B
. Para calcular esta frecuencia
observamos la Figura (b) y diremos:
Mientras la seal de salida conserva un nivel ALTO durante el intervalo en el que C se
carga y aumenta del valor a 2/3 V
CC
el intervalo de tiempo lo calculamos como:


Y cuando la seal de salida est en nivel BAJO durante el intervalo en el que c se
descarga del valor 2/3 V
CC
a 1/3 V
CC
y se calcula como:


Sabemos que el periodo de oscilacin es:


Finalmente para calcular la Frecuencia de Oscilacin:


El ciclo de trabajo o tambin llamado DUTY CYCLE es la relacin que existe entre
el tiempo durante el cual la salida est en nivel BAJO y el periodo total, es expresado en
porcentaje, es decir:

)

4. Determinar en forma analtica el tiempo de duracin de salida de un CI. 555 trabajando como
multivibrador monoestable. Calcular los tiempos de duracin del pulso de salida del circuito del
experimento.

Se puede ver solo la conexin de cuatro
componentes externos C
1
, C
2
, R
1
y R
2
. En la
entrada (+) del comparador inferior hay una
tensin de 1/3 de Vcc, en la entrada de este
mismo comparador tiene una tensin superior a
1/3 de Vcc por estar conectada a Vcc a travs de
Vcc. En cuanto al comparador superior, la (-)
tiene una tensin de 2/3 de Vcc y la entrada (+)
al umbral esta a un potencial 0 por estar C
1

descargado. En estas condiciones la salida
(patilla 3) esta en 0 y el transistor esta saturado forzando una tensin nula en el umbral
(patilla 6).

Si se aplica un impulso negativo en la entrada de disparo (patilla 2) o si cortocircuito la
masa, la salida del comparador inferior pasa a tener nivel alto, por lo que el biestable
conmuta su salida; por lo que en la salida (patilla 3) tendr un valor de tensin alto y el
transistor se bloquea permitiendo la carga del C1 a travs de R1. El condensador se
cargara exponencialmente hasta adquirir una tensin

cuando:



Cuando el condensador alcanza 2/3 de Vcc la salida del comparador superior
conmutara a nivel alto, por lo que el biestable conmuta de nuevo y en su salida (patilla
3) volvemos a tener 0V, el transistor se saturara y el condensador se descarga a travs
de este y as el circuito queda preparado para recibir otro pulso de disparo.
5. Explicar el uso y aplicaciones del CI. 74LS121, como multivibrador astable y
monoestable. Mostrar la dependencia del ancho de la salida en funcin de los valores de
la resistencia y del condensador externo.
Si se quiere construir un multivibrador monoestable, lo podemos hacer con el circuito
integrado 742121 cuyo diagrama funcional interno es el siguiente:



Para construir el multivibrador monoestable, necesitamos proveerle al circuito integrado
y unos componentes adicionales, tales como la resistencia R y el capacitor C cuya
constante de tiempo RC fijar la duracin del pulso de salida. El diagrama completo de
un monoestable tal es el siguiente:


En este caso, la resistencia R tiene un valor de 10K y el condensador tiene un valor de
2 F lo cual le fijar al pulso de salida una duracin de 0.066 segundos con un
comportamiento mostrado por el siguiente diagrama de tiempos.

6. Explicar el uso del CI 74LS122 y 74LS123 como un multivibrador astable y como un
monoestable. Mostrarla dependencia del ancho de salida en funcin de los valores de la
resistencia y del condensador externos.
En el monoestable el 74122 funciona como one shot regatillable y con terminal
borrador-clear- y el 74123 como dos monoestables independientes; equivale a tener dos
74122 en un mismo encapsulado. Los 2 integrados no tienen una aplicacin contundente
como un astable puesto que estos se usan como monoestables.







7. Explicar el uso del Schmitt Trigger 74LS14 como multivibrador. Ejemplos.

Es un circuito biestable con una entrada y una salida. El nivel en la salida cambiara
rpidamente cuando la seal excede un determinado valor en la entrada, esto permitir
una aplicacin de conversin de ondas senoidales a ondas cuadradas. Tambin el
Schmitt-Trigger puede ser usado para restaurar pulsos que han sido deteriorados por
interferencias durante su transmisin.

Una forma de entender su funcionamiento es suponiendo que en el Schmitt-Trigger se
aplica en la entrada un pulso que va aumentando lentamente como una onda senoidal
mientras que la salida esta en nivel bajo, esta se mantendr as sin cambio alguno hasta
cierto momento en el que el Schmitt-Trigger invertir la salida al nivel alto y se
mantendr aun as el voltaje del pulso siga aumentando, al punto de este pulso donde se
produjo el cambio es llamado POSITIVE GOINGTHRESHOLD (umbral en el sentido
positivo).

Ahora cuando la seal en la entrada empieza a bajar su voltaje llega el momento donde
el Schmitt-Trigger cambia su nivel de salida de forma abrupta a su nivel original, el
punto donde sucede esto es llamado NEGATIVE GOING THRESHOLD (umbral en el
sentido negativo).

Los niveles de umbral son diferentes en el sentido positivo y negativa, esta diferencia se
le conoce como histeresis.

8. Calcular y dibujar el circuito de un monoestable que genere un pulso de salida con un
tiempo de duracin de 1 segundo.

Un circuito monoestable produce un nico pulso bajo-alto-bajo cuando es disparado.
Cmo se produce el disparo y cunto dura el pulso en alto para la siguiente
configuracin con un NE555




Como puede verse la patilla 2(trigger), es mantenida en alto mediante una resistencia
pull-up, y es conectada a GND cuando pulsamos el botn de disparo. El circuito es
disparado por un flanco de bajada que es lo mismo que una transicin de alto a bajo. El
pulso de disparo debe ser mas corto que el periodo del pulso de salida del NE555 que
genera.



El periodo T del pulso de salida puede ser calculado con la siguiente frmula:



Si R1 = 10 M y C = 1F entonces la salida permanecer en alto durante 1.1 segundos.
Para obtener un valor de un segundo el valor de C o R debe bajar, en este caso si
bajramos el valor del condensador menor a 0.1F.



9. Analizar los circuitos de la parte experimental.
Circuito MV. Astable





T=T1+T2=2.07


Circuito monoestable

10. Analizar el funcionamiento interno del CI. LM556. Describir el uso de sus terminales.

El circuito integrado temporizador 556 consta de dos temporizadores 555, en un
encapsulado DIP de 14 terminales, los cuales trabajan de manera independiente y tienen
en comn nicamente las conexiones a la fuente de poder, como puede apreciarse en el
diagrama del timer LM556 fabricado por National Semiconductor

Anda mungkin juga menyukai