Questo 01 Trs botes controlam trs motores de potncias diferentes. O boto 'A' controla o Motor 'M1', que possui 30HP. O Motor 'M2', que tem 50HP, controlado pelo boto 'B'. E o boto 'C' controla o Motor 'M3', que possui 70 HP. Os botes so ligados em um circuito digital, que por sua vez determinam a ligao ou no dos motores. Voc dever projetar esse circuito lgico de modo que a potncia total dos motores ligados ao mesmo tempo nunca ultrapasse 90 HP. Se ultrapassar, o motor de menor potncia dever ser desligado. Projete o circuito lgico simplificado e desenhe-o.
Questo 02 Projete um comparador de 3 bits com 6 entradas (A2..A0 e B2..B0) e uma sada ativo baixo, ou seja, se A2..A0 for igual a B2..B0 a sada d 0, caso contrrio d 1.
Questo 03 A figura abaixo mostra um diagrama para um circuito de alarme de automvel usado para detectar uma determinada condio indesejada. As trs chaves so usadas para indicar, respectivamente, o estado da porta do motorista, o estado da ignio e o estado dos faris. Projete um circuito lgico de forma que o alarme seja acionado sempre que ocorrer uma das seguintes condies: a) Os faris esto acesos e a ignio est desligada. b) A porta est aberta e a ignio est ligada.
Questo 04 Projete um circuito multiplicador que recebe dois nmeros binrios x 1 x 0 e y 1 y 0 e gere na sada um nmero binrio que igual ao produto aritmtico dos dois nmeros da entrada.
Questo 05 Projete um sistema que multiplique um nmero binrio de 3 bits por 2 ou por 5, dependendo do valor de um sinal M. Se o resultado for maior ou igual a 15 , todos os bits da sada devem aparecer em nvel lgico alto para indicar overflow. Considere: M=0 multiplicao por 2 e M=1 multiplicao por 5;
Questo 06 Um sistema de segurana para duas portas composto por um leitor de carto e um pequeno teclado. Uma pessoa poder abrir uma das duas portas se possuir um carto contendo o cdigo correspondente porta e se pressionar no teclado um cdigo de autorizao correto. As sadas para o leitor de cartes est mostrado na tabela abaixo:
Os cdigos do teclado que autorizam a abertura da porta 1 so 101 e 110, enquanto que os cdigos para a porta 2 so 101 e 011. Se o carto for invlido ou se um cdigo errado for pressionado no teclado, o alarme disparado. Caso contrrio, a porta correspondente ser aberta. Projete o sistema de segurana para as duas portas. Use portas lgicas AND, OR e NOT.
Questo 07 Considere que voc est em um laboratrio de sistemas digitais e acabou de montar o seguinte circuito:
No entanto, testes no circuito indicam que h algum problema. Voc observa que a sada Y vai para nvel ALTO apenas quando A=1 e B=0, independentemente de C. Considere a lista a seguir com as possveis falhas. Para cada uma escreva sim ou no para indicar se a falha pode ou no ser a causa do problema. Justifique cada resposta. 1. Um curto circuito interno de Z2-13 com o GND. 2. Um circuito aberto na conexo com Z2-13. 3. Um curto circuito interno de Z2-11 com Vcc. 4. Um circuito aberto na conexo de Vcc com Z2. 5. Um circuito aberto interno em Z2-9. 6. Uma conexo aberta de Z2-11 a Z2-9. 7. Uma ponte de solda entre os pinos 6 e 7 de Z2.
Questo 8 Projete um conversor do Cdigo de Gray para um display de 7-segmentos. As 4 entradas para o conversor (A, B, C, D) representam um dgito decimal em cdigo de Gray. Considere como vlidas apenas as combinaes para os dgitos de 0 a 9. As sadas para as demais combinaes so consideradas no-importa. Tente fazer este projeto usando apenas portas NAND e NOT para os segmentos a e c do display. Seria possvel utilizar um decodificador binrio para isso?
Questo 9 Voc foi contratado por uma montadora de automveis para o cargo de analista de sistemas digitais. Em seu primeiro dia de trabalho seu chefe lhe diz que o sistema de alarme de deteco do uso de cinto de segurana de um dos novos modelos de automvel que ser lanado foi projetado por uma empresa terceirizada e que sua primeira tarefa ser analisar esse sistema, gerar um relatrio com a descrio de funcionamento do circuito e dar a sua aprovao em caso de funcionamento correto. As informaes disponveis so: 1. Desenho do circuito lgico do projeto (mostrado abaixo) 2. Os sensores de presena do motorista e passageiro so ativos em nvel ALTO e representados, respectivamente, por DRIV e PASS. Esses sinais so ativados a partir de chaves atuadas por presso colocadas nos assentos. 3. O sinal IGN ativo em nvel ALTO quando a chave estiver ligada (ignio do automvel ligada). 4. O sinal BELTD ativo em nvel baixo e indica que o motorista no est usando o cinto de segurana. O sinal BELTP o sinal correspondente ao cinto do passageiro. 5. O alarme ser ativado em nvel BAIXO.
Faa a descrio do funcionamento do circuito. Voc daria a aprovao para esse sistema? Justifique a sua resposta. Se voc afirmar que o circuito no est correto, proponha um circuito que implemente adequadamente o circuito para detectar a utilizao do cinto de segurana quando o carro estiver em movimento.
Questo 10 Um avio a jato emprega um sistema para monitorao dos valores em RPM, presso e temperatura dos motores utilizando sensores que operam como segue:
a) Determine que condies de motor daro alertas aos pilotos; b) Altere o circuito para um outro que utile apenas portas NAND;
Questo 11 Um codificador de prioridades um circuito combinacional onde, se um ou mais bits de entrada forem iguais a 1, a sada indicar o bit de maior prioridade. Considerando que a ordem de prioridade definida do MSB para o LSB, a tabela abaixo mostra a tabela verdade para um codificador de prioridade de 4 entradas. O X indica um valor no-importa, e a sada V indica quando h entradas diferentes de zero. Implemente o codificador usando portas lgicas.
Questo 12 Elabore um codificador para display de 7 segmentos para, a partir de um cdigo binrio, representados por trs chaves (A, B e C), escrever o nmero binrio identificado nas chaves em um display de 7 segmentos catodo comum.
Questo 13 Projete um circuito digital que mostre as letras de A a J em um display de 7-segmentos. O circuito ter 4 entradas WXYZ que representam os 4 ltimos bits do cdigo ASCII para a letra que dever ser mostrada. Por exemplo, se WXYZ = 0001, a letra A aparecer no display. As letras devero ser mostradas como indicado na figura abaixo.
Questo 14 Use um decodificador e o mnimo de portas lgicas para projetar o sistema dado pela tabela abaixo. (OBS: O sinal de habilita ativo-baixo, mas o pino de habilita no decodificar considerado ativo-alto. O que voc dever fazer?)
Questo 15 Um Analisador Lgico (AL) um instrumento eletrnico utilizado para visualizar no tempo os estados lgicos em vrios pontos de um circuito eletrnico digital. Considerando que um circuito digital combinacional desconhecido possui 04 entradas (QA, QB, QC e QD) e 01 sada (QE), e no AL foi registrada todas as possveis combinaes no diagrama temporal abaixo, identifique a funo lgica simplificada a partir da (a) lgebra de booleana e do (b) mapa de Karnaugh (utilize don't care caso necessrio). Registro Grfico do Analisador Lgico
Questo 16 Uma equipe de engenheiros de uma empresa de microeletrnica foi contratada para projetar um circuito lgico de um decodificador BCD para 7 segmentos. Como parte da equipe, voc ficou responsvel de desenvolver um circuito lgico para o segmento a. (a) determine a expresso lgica (b) a expresso simplificada utilizando mapa de Karnaugh e (c) o consequente circuito digital.
Questo 17 A Unidade Lgica Aritmtica (ULA) a unidade central do processador digital, sendo o circuito somador completo (SC) um elemento fundamental da ULA. Assim, projete (a) um bloco SC de dois bits, e (b) utilizando blocos de SC e portas lgicas ou-exclusivo adicionais implemente um nico circuito somador/subtrator de 4 bits. No item (b), aplique o princpio do complemento de 2, utilize uma entrada de seleo somador/subtrator e desenhe o circuito digital completo.
Questo 18 Os decodificadores so circuitos digitais que geralmente recebe um cdigo binrio na entrada e ativa apenas uma sada, que correspondente ao nmero decodificado. Exemplificando uma aplicao dos decodificadores, (a) projete um circuito que realize as funes lgicas abaixo utilizando apenas um decodificador 3 linhas para 8 linhas integrado e portas NAND se necessrio. (b) Desenhe o circuito completo.
OBS As questes referentes multiplexadores e demultiplexadores sero realizadas em sala de aula. OBS 1 A realizao dos exerccios desta lista condio necessria, mas no suficiente para boa realizao da prova!!