Anda di halaman 1dari 10

Quiz Unidad II

"QUIZ UNIDAD II"


Apreciados estudiantes,
Este cuestionario tiene el propsito de evaluar el aprendizaje de los temas de la primera unidad ya profundizados en la
primera leccin evaluativa.

En esta actividad evaluaremos los temas de: Diseo de contadores y circuitos secuenciales sncronos y asncronos, circuitos
de Moore y Mealy, memorias y mquinas de estado.
Intentos permitidos: 1.
Fecha de Inicio: 9 de Septiembre de 2014.
Fecha de finalizacin: 30 de Noviembre de 2014.
Tiempo mximo: 90 minutos.
Puntaje mximo: 75 Puntos.
Muchos xitos y buena suerte!!!!!!!!!!!!!!!!!!!
Lmite de tiempo: 1 hora 30 minutos
Cuestionario abierto: martes, 9 de septiembre de 2014, 00:00
Cuestionario cerrado: viernes, 5 de diciembre de 2014, 22:55
Comenzar

Quiz Unidad II
Question1
Puntos: 1

Para implementar un registro de desplazamiento, es indispensable usar:


Seleccione una respuesta.
a. Cerrojos con compuertas NAND

b. Flip-flops disparados por flanco

c. Cerrojos con compuertas OR

d. Cerrojo SR asncrono

Question2
Puntos: 1

Los Biestables son circuitos lgicos capaces de permanecer en uno de sus dos estados
estables, an despus de desaparecer la causa que produjo el cambio al estado
alcanzado. Existen tres aspectos importantes en las seales de entrada que producen la
transicin de un estado a otro, como son: la lgica de disparo, el tipo de disparo y el
sincronismo en el disparo. Del sincronismo en el disparo, es correcto afirmar:
Seleccione una respuesta.
a. El Biestable cambia su estado de acuerdo con una seal de
reloj.
b. El Biestable cambia su estado sin la presencia de una seal
de reloj.
c. El Biestable cambia su estado slo al cambiar las seales
de entrada.
d. El Biestable cambia su estado cuando en sus entradas se
d cierta combinacin de seales.

Question3
Puntos: 1

En un Flip-flop sncrono los datos de las seales de entrada se transfieren a las salidas del
Flip-flop slo con el flanco de disparo del impulso de reloj. Cuando se define un sistema
sncrono en VHDL y queremos activarlo por flanco de subida, debemos tener en cuenta la
siguiente
instruccin
o
cdigo.

Seleccione una respuesta.


a. If clk'event and clk'1' then

b. If Q= out std_logic

c. If clk'event and clk'0' then

d. If reset= '1' then Q= '1'

Question4

Puntos: 1

Los registros de desplazamiento son circuitos secuenciales en los cuales la informacin contenida en un biestable
puede ser transferida al biestable adyacente; existen diferentes tipos de registros de desplazamiento que
transforman un dato en formato serie a formato paralelo o viceversa donde todas las operaciones son sincronizadas
por una seal de reloj externa. Cuando se puede modificar el vlaor de todos los biestables al mismo tiempo y solo el
ltimo biestable es accesible, se puede afirmar que es:

Seleccione una respuesta.


a. Registro con entrada serie / salida paralela.

b. Registro con entrada paralela / salida serie.

c. Registro con entrada paralela / salida paralela.

d. Registro con entrada serie / salida serie.

Question5
Puntos: 1

Un flip-flop almacena un bit de informacin. Cuando un conjunto de n flip-flops se usa para almacenar n bits de
informacin, a este arreglo de flip-flops se le llama:
Seleccione una respuesta.
a. Flip-flop Maestro-Esclavo.

b. Mquina secuencial.

c. Registro

d. Contador

Question6
Puntos: 1

Un contador asncrono est caracterizado, por:


Seleccione una respuesta.
a. Todos los cambios en la salida de cada uno de los flip-flops ocurre con el mismo retrazo

b. Su conteo siempre es descendente

c. Cada seal de reloj del sistema se genera a partir de un flip-flop anterior.

d. Existe un seal de reloj comn para cada flip-flop

Question7
Puntos: 1

Un contador cuyas entradas de reloj son conectadas a la misma lnea de reloj, se llama:
Seleccione una respuesta.
a. Contador sincrnico

b. Flip-flop Maestro-Esclavo.

c. Contador asncrono.

d. Registro de desplazamiento

Question8
Puntos: 1

Para configurar un flip-flop tipo Data a partir de un flip-flop SR, se debe:


Seleccione una respuesta.
a. Unir las entradas S y R a travs de una compuerta inversora

b. Colocar una compuerta inversora en la entrada S

c. Simplemente unir S y R

d. Colocar una compuerta inversora en la entrada R

Question9
Puntos: 1

En la clasificacin de los contadores segn la forma de conmutacin existen contadores asncronos o de propagacin
y los contadores sncronos; segn el sentido de cuenta se dividen en ascendentes y descendentes en los dos
sentidos (izquierda y derecha); segn la cantidad de nmeros que pueden contar en Binarios, en anillo y BCD, etc.
Toda esta clasificacin la podemos encontrar en las diferentes tecnologas TTL, CMOS, NMOS y ECL. Las
caractersticas fundamentales de los contadores sncronos, son:

Seleccione al menos una respuesta.


a. La secuencia de salida se establece en el diseo del contador.

b. La seal de reloj se conecta a cada uno de los biestables simultneamente.

c. La secuencia de salida se repite indefinidamente.

d. La seal de reloj se conecta solo al primer biestable y se propaga hasta el ltimo.

Question10
Puntos: 1

Si el Clk es 1, Q=1 y D=1, entoces a la salida el estado de Q es:

Seleccione una respuesta.


a. Pasar a uno

b. Ser un cero

c. Oscilar entre uno y cero

d. Permanecer igual

Question11

Puntos: 1

Un contador sncrono est caracterizado, por:


Seleccione una respuesta.
a. Todos los cambios en la salida de cada uno de los
flip-flops ocurre con el mismo retrazo
b. Su conteo siempre es descendente

c. Cada flip-flop toma la seal de reloj del flip-flop


anterior
d. Existe un seal de reloj comn para cada flip-flop

Question12
Puntos: 1

Las etapas que debemos seguir en el diseo de un contador BCD, son en su orden:
Seleccione una respuesta.
a. Diagrama de estados, simplificacin de funciones, tabla de
transiciones, implementacin
b. Diagrama de estados, simplificacin de funciones, tabla de
transiciones, implementacin
c. Diagrama de estados, tabla de transiciones, simplificacin de
funciones, implementacin
d. Tabla de transiciones, diagrama de estados, simplificacin de
funciones, implementacin

Question13
Puntos: 1

Los diferentes tipos de memoria en los sistemas computacionales caracterizados por la tecnologa de construccin,
pueden ser: semiconductora (Esttica y Dinamica), Magntica, Optica, Magneto ptica y Emergente; la memoria
RAM esttica (SRAM) se caracteriza porque:

Seleccione al menos una respuesta.


a. Posee baja velocidad de procesamiento de informacin.

b. Mantiene la informacin an cuando no hay suministro de


corriente.
c. Mantiene la informacin mientras exista suministro de
energa.
d. Posee alta velocidad de procesamiento de informacin.

Question14
Puntos: 1

En la segunda unidad se profundizan los temas de:


Seleccione al menos una respuesta.
a. Latch y compuertas.

b. Cerrojos y circuitos combinacionales.

c. Contadores y Registros

d. Memorias y mquinas de estado.

Question15
Puntos: 1

De la configuracin caracterstica de un Flip - Flop tipo JK, es correcto afirmar que:

Seleccione al menos una respuesta.


a. El estado Set del FF, se obtiene con J=1 y K=0.

b. El estado Set del FF, se obtiene con J=0 y K=1.

c. El estado de Conmutacin del FF, se obtiene con J=0


y K=0.
d. El estado de Conmutacin del FF, se obtiene con J=1
y K=1.

Question16

Puntos: 1

La unidad ms elemental de memoria, es un flip-flop y permite almacenar:


Seleccione una respuesta.
a. 2 bits

b. Hasta 2 bits

c. Mas de 2 bits

d. 1 bit

Question17
Puntos: 1

En el Lenguaje VHDL, el siguiente cdigo o conjunto de instrucciones, corresponde a:


P_ registro: Process (reset, clk)
begin
if reset =1then
registro <= (others =>0);
elsif clkevent and clk=1then
if pulso_carga =1then
registri <= dato;
elsif pulso_desplz_izqu= 1 then
registro (7 down to 1) <= registro (6 downto 0);
end if;
end if;
end process;
Seleccione una respuesta.
a. Registro sin desplazamiento a la derecha

b. Registro sin desplazamiento a la izquierda

c. Registro con desplazamiento a la izquierda

d. Registro con desplazamiento a la derecha

Question18

Puntos: 1

Si el Clk es 0, Q=0 y se coloca D=1, entoces el estado de la salida Q.

Seleccione una respuesta.


a. Ser un uno

b. Ser un cero

c. Oscilar entre uno y cero

d. Permanecer igual

Question19
Puntos: 1

Un contador cuyas entradas de reloj son conectadas en cascada, se llama:


Seleccione una respuesta.
a. Flip-flop Maestro-Esclavo.

b. Registro de desplazamiento

c. Contador asncrono.

d. Contador sincrnico

Question20
Puntos: 1

Un sistema secuencial es una mquina generadora de estados, estos circuitos que tienen cierto nmero de estados
pueden ser realimentados o sincrnicos temporizados; en cualquier caso tienen unas entradas, unas salidas y unos
estados. De acuerdo con lo anterior, la mquina de estados en la cual las salidas slo dependen del estado presente
del circuito, corresponde a:

Seleccione una respuesta.


a. Mquina de Oliver Twian.

b. Mquina de Moore

c. Mquin del tiempo

d. Mquina de Moore

Guardar sin enviar

Enviar todo y terminar

Tiempo restante

90178A

Resumen de sus intentos previos


Intento Completado
1

Puntos / 20

Calificacin / 75

16.5

61.9

viernes, 5 de diciembre de 2014, 08:23

No se permiten ms intentos
Su calificacin final en este cuestionario es 61.875 / 75
Continuar

90178A