1.
2.
HOLD: Sirve para poner los buses en alta impedancia para el manejo de DMA (acceso directo a memoria).
READY: Sirve para sincronizar memorias o perifricos lentos (detiene al 8080 mientras se lee o escribe el
dispositivo).
3.
Tiene 4 registros
Un acumulador de 8 bits.
Un acumulador de temporal de 8 bits.
Un registro de 5 bits de bandera (zero, carry, sign, parity and auxiliar carry)
Un registro temporal de 8 bits
4.
Direccionamiento inmediato: Una instruccin de modo inmediato tiene un campo de operando en vez de un
campo de direccin, son tiles para inicializar los registros en un valor constante.
Direccionamiento directo. El operando reside en la memoria y su direccin es dada directamente por el
campo de direccin de la instruccin.
Direccionamiento indirecto de registro. El campo de operando contiene una direccin de memoria, en la
que se encuentra la direccin efectiva del operando.
5.
Qu funcin cumplen los pines SID y SOD del Microprocesador INTEL 8085?
Procesador de 16 bits
Bus de direcciones de 20 bits: 1 Mbyte
Bus de datos interno de 16 bits
Bus de datos externo de 16 bits en el 8086 y 8 bits en el 8088
Original del IBM PC/XT
89 instrucciones
No tiene coprocesador
2.
3.
Cules son los Registros de la unidad de interfaz con el bus del 8086/8088?
El programador puede acceder a cinco registros de 16 bits cada uno, siendo cuatro de ellos registros de segmento y el
restante el puntero de instruccin (IP).
Los registros de segmento se llaman:
4.
Enumere los tres tipos de tablas que mantienen los descriptores del 80286
5.
6.
PL (Privilege Level): Uno de los cuatro niveles jerrquicos de privilegio. El nivel cero es el ms privilegiado y
el tres es el menos privilegiado. Utiliza kernel de Linux
RPL (Requestor Privilege Level): Se determina leyendo los dos bits menos significativos del selector.
DPL (Descriptor Privilege Level): El nivel de privilegio del descriptor se determina mediante los bits 6 y 5 en
el byte de derechos de acceso del descriptor.
CPL (Current Privilege Level): Es el nivel de privilegio en el cual una tarea est ejecutando actualmente.
EPL (Effective Privilege Level): Es el nivel menos privilegiado del RPL y DPL. Debido a que menores valores
de privilegio indican mayor privilegio, el EPL es el mximo de RPL y DPL.
La versin 80386DX que representa la versin estndar, es decir la versin ms sofisticada de todas las versiones, La
versin 80386SL que es la versin que consume menos energa ya que trabaja con 3.3 V en vez de 5 V y la versin
80386SX que es la ms lenta pero tambin es la ms econmica.
2.
En relacin ambos son lo mismo, pero la segmentacin es a nivel lgico y la paginacin es a nivel fsico, en tanto que
ambas representan particiones de memoria, en la paginacin esas particiones de igual tamao se llaman pginas o
marcos de pginas y las 2 son tecnologas para hacer los procesadores ms rpidos.
3.
Qu es la memoria cache?
Es un bfer, una memoria SRAM, que se ubica entre el sistema de memoria DRAM y el procesador, de capacidad
disminuida y alta velocidad que sirve para el almacenamiento de archivos temporales, de uso frecuente e instrucciones.
Cache L1 es una unidad pequea y rpida que est construida en la unidad central de procesamiento, usualmente se le
suele llamar cache interna principal la que se utiliza para entrar a datos importantes y de uso frecuente, esta se encuentra
en el interior del ncleo del microprocesador.
Cache L2 Se utiliza para almacenar la informacin recientemente utilizada, es conocida como memoria cache secundaria,
esta memoria reduce los tiempos de acceso a datos al igual que las instrucciones de programa y se encuentra fuera del
ncleo pero dentro del microprocesador.
Cache L3 es una memoria que est integrada a la placa base se utiliza para alimentar la cache L2 y es ms rpida que
la memoria cache L1 pero no que la cache L2 y se establece fuera del microprocesador.
4.
Dentro de este circuito integrado hay una unidad para la administracin de la memoria MMU (unidad de manejo de
memoria), un coprocesador numrico completo. Posee una memoria cache nivel 1 de alta velocidad que contiene 8
Kbytes de espacio y un microprocesador completo de 32 bits.
5.
Describa la unidad de retiro RU del Pentium Pro y explique cmo opera la estacin de reservacin RS
del mismo.
Esta unidad revisa la reserva de instrucciones y elimina las instrucciones decodificadas que ya se hayan ejecutado, esta
unidad puede quitar 3 instrucciones decodificadas por cada pulso de reloj.
En tanto a la RS del Pentium PRO, esta logra RS logra programar hasta cinco eventos para su ejecucin y procesar 4
en forma paralela.
6.
En qu consiste el overclock?
Es el proceso de configurar la placa base para trabajar a mayor frecuencia, tiene como desventajas que si el
microprocesador trabaja a una frecuencia mayor de la ideal, puede haber problemas de bloqueos, calentamientos y
disminuye la vida til de este.
MICROPROCESADORES INTEL MMX, PENTIUM II, PENTIUM III:
1.
2.
Es una arquitectura nica que combina las Tcnicas De Prediccin De Ramificacin, Ejecucin Especulativa De
Instrucciones, y Anlisis De Flujo De Datos.
3.
Es una unidad que toma como entrada el flujo de instrucciones del programa del usuario en orden de la Cache de
instrucciones y las decodifica en una serie de operaciones que representan el flujo de datos.
4.
Esta versin era muy similar al Pentium II, tena un proceso de fabricacin de 250 nanmetros y la introduccin de SSE
era su principal diferencia. Adems, se haba mejorado el controlador del cach L1, lo cual aumentaba ligeramente el
desempeo. Los primeros modelos tenan velocidades de 450 y 500 MHz.
5.
Cules fueron las velocidades y por qu la versin TUALATIN tuvo problemas en su lanzamiento?
Entre el 2001 y los primeros meses del 2002, Intel introdujo microprocesadores Tualatin a velocidades de 1,13, 1,2, 1,26
y 1,4 GHz, pero tenan el problema de que las placas madre compatibles con Tualatin eran escasas y si un consumidor
deseaba adquirir una, optara por una para Pentium 4 que ya estaba liderando en el mercado.
Microprocesadores INTEL Pentium IV, Pentium D, Core Do (Dual Core)
1.
Es un tipo de cach muy especial, el cual en vez de almacenar los datos, en este caso instrucciones, usados ms
frecuentemente, guarda las micro-operaciones ms frecuentes.
2.
El bus de 400 MHz realmente es un bus de 100 MHz capaz de transferir datos a 400 MHz.
El Advanced Transfer Cache es un cach L2 de 256KB y se comunica con el ncleo del procesador por un
camino de 256 bits de ancho.
La velocidad mxima de los Pentium 4 alcanz unos impresionantes 3.8 Ghz.
En un Pentium 4 de 1,5 GHz, ambos ALU funcionan a 3 GHz.
Esto es lo que Intel llama Rapid Execution Engine.
3.
Willamette (2 GHz)
Northwood (3,4 GHz)
Gallatin (3,46 GHz)
Prescott (3,8 GHz)
4.
Qu es la tecnologa HyperThreading?
Permite ejecutar multi-tarea en procesadores de doble ncleo simula tener 2 procesadores virtuales en cada ncleo, por
lo tanto, existiran 4 procesadores virtuales para el sistema.
5.
Permite al sistema ajustar dinmicamente el voltaje del procesador y la frecuencia del ncleo, cosa que puede resultar
en el consumo de energa promedio de disminucin y la disminucin de la produccin promedio de calor.
Cules son las micro arquitecturas que existen en los microprocesadores Core i?
Clarksfield
Penryn
Yorkfield
Kentsfield
2.
Cules son las micro arquitecturas que existen en los microprocesadores Core i?
Nehalem.
Sandy Bridge.
Ivy Bridge.
Haswell.
3.
Qu es el Turbo Boost?
Es una tecnologa desarrollada e implantada por Intel en sus procesadores, maximiza la velocidad de las aplicaciones
exigentes, acelera dinmicamente el rendimiento para que se adapte a su carga de trabajo, es decir, contar con ms
rendimiento cuando ms lo necesite.
5.
Las extensiones vectoriales avanzadas, son un juego de instrucciones de 256 bits desarrollado por Intel como una
extensin al conjunto de instrucciones x86 utilizado en procesadores de Intel y AMD, usado para acelerar el procesado
o tratamiento de imagen y video
6.
Es el rendimiento superior en operaciones de punto flotante pues es capaz de ejecutar ocho operaciones de precisin
simple o cuatro de doble precisin por ciclo.
Esto se logra gracias a la capacidad de ejecutar operaciones de multiplicacin y suma fusionadas en una nica operacin
(por ejemplo: (a*b)+c)
7.
El viejo Hyper Threading (HT), cambia de nombre con Intel Core i7, para llamarse Simultaneous Multi-Threading (SMT)
permite que aplicaciones multihilo hagan ms tareas en paralelo, con 8 subprocesos disponibles para el sistema
operativo.
8.
Qu tecnologa reemplaza el Front Side Bus (FSB) (bus de la parte frontal) que se usaba en algunos
de los procesadores antiguos de la Intel?
La tecnologa Intel QuickPath Interconnect, remplaza al FSB ya que esta tecnologa tiene una interconexin punto a
punto con el procesador y los diferentes dispositivos con mayor velocidad, reportado para ser de 4,8 a 6,4 (GT/s) por
cada direccin
9.
Qu es la Smart cache?
La memoria cach compartida se asigna dinmicamente a cada ncleo del procesador, basado en la carga de trabajo.
Reduce la latencia, mejorando el rendimiento.
10. Qu es la memoria cache y cuantos tipos existen?
La memoria Cache es una clase de memoria especial de alta velocidad que est diseada para acelerar el proceso de
las instrucciones de memoria en la CPU, este puede obtener las instrucciones y los datos ubicados en la memoria cache
mucho ms rpidamente que las instrucciones y datos almacenados en la memoria principal. Se organiza en niveles, de
menor a mayor tamao segn lo alejada que est del micro, si el procesador necesita un dato de la memoria se
comprueba si este se encuentra en el primer nivel. En caso de no encontrarlo, se busca en el segundo nivel y si no en el
tercero. Todo funciona si se colocan los datos ms utilizados en los niveles ms cercanos al procesador.
Tipos:
Esta es la que viene en forma de tarjetas de memoria, para ser insertada en una ranura especial de la tarjeta Motherboard
y funciona a la velocidad de trabajo de la misma.
En un principio esta cach estaba incorporada a la placa base, no al procesador, y su velocidad de acceso era bastante
ms lenta que una cach de nivel 2 o 1, ya que si bien sigue siendo una memoria de una gran rapidez, depende de la
comunicacin entre el procesador y la placa base.
SCAMP DE NATIONAL SEMICONDUCTOR, MOTOROLA 6800, Z80, VAX 78032, AMD x86
1.
Cules fueron las mejoras del Zilog Z80 con respecto al 8080?
2.
3.
4.
Little Endian significa que el byte de menor peso se almacena en la direccin ms baja de memoria y el byte de
mayor peso en la ms alta.
5.
MICROPROCESADORES: PowerPC601, PowerPC620, AMD K5, AMD K6, AMD Athlon K7, AMD Athlon XP
1.
Etapa de compilacin
Etapa completa
Etapa de reescritura
2.
Cules son las principales caractersticas del procesador AMD Athlon XP?
Arquitectura QuantiSpeed
Memoria cach de alto rendimiento y mxima velocidad incorporada en el chip (384 K en total)
Bus frontal avanzado de 266 MHz
Tecnologa 3DNow! Professional (con 52 instrucciones nuevas)
3.
Qu es la arquitectura QuantiSpeed?
Son grupos de tcnicas utilizadas por AMD en lo que a la arquitectura interna se refiere, bsicamente potencia el nmero
de operaciones por ciclo de reloj que un procesador es capaz de realizar. Entre el grupo de metodologa es indispensable
hablar de la tcnica Hardware Prefetch, que permite realizar una prediccin lgica de los datos que necesitar el
procesador en cada momento y cuyo trabajo, conjunto con las cachs de primer nivel.
4.
Cules son las mejoras arquitectnicas que contribuyen a su mayor rendimiento ratio de velocidad
de reloj AMD K5?
5.
Cach L1: La memoria cach L1, que significa cach de nivel 1, es un tipo de memoria pequea y rpida que
est constituida en la unidad de procesamiento central. A menudo referida como cach o cach interna
principal, es utilizada para acceder a datos importantes y de uso frecuente. La memoria L1 es el tipo ms rpido
y ms costoso de cach que est integrado en el equipo.
Cach L2: El cach L2, o de nivel 2, se utiliza para almacenar la informacin recientemente visitada. Tambin
conocido como cach secundaria, est diseada para reducir el tiempo necesario para acceder a los datos en
los casos en que los datos se hayan utilizado previamente. La memoria cach L2 tambin puede reducir el
tiempo de acceso a datos al procesar los datos que el procesador est a punto de solicitar de la memoria, al
igual que d instrucciones de los programas.
Cach L3: La memoria cach L3, o de nivel 3, es una memoria que est integrada en la placa base. Se utiliza
para alimentar a la memoria cach L2, y generalmente es ms rpida que la memoria principal del sistema,
pero todava ms lenta que la memoria cach L2.
6.
Arquitectura de tipo Harvard: La arquitectura Harvard es una arquitectura de computadora con pistas de
almacenamiento y de seal fsicamente separadas para las instrucciones y para los datos. El trmino proviene
de la computadora Harvard Mark I basada en rels, que almacenaba las instrucciones sobre cintas perforadas
(de 24 bits de ancho) y los datos en interruptores electromecnicos.
Este modelo, que utilizan los Microcontroladores PIC, tiene la unidad central de proceso (CPU) conectada a dos
memorias (una con las instrucciones y otra con los datos) por medio de dos buses diferentes.
Arquitectura de von Neumann: Tradicionalmente los sistemas con microprocesadores se basan en esta
arquitectura, en la cual la unidad central de proceso (CPU), est conectada a una memoria principal nica (casi
siempre slo RAM) donde se guardan las instrucciones del programa y los datos. A dicha memoria se accede
a travs de un sistema de buses nico (control, direcciones y datos).
MICROPROCESADORES AMD Athlon 64, AMD Phenom, AMD Phenom II, AMD Fusion:
1.
Cul es la principal diferencia entre la arquitectura de los procesadores AMD Phenom y la de los
procesadores Intel?
La diferencia radica en que en los procesadores AMD Phenom los ncleos se comunican dentro del mismo sustrato de
silicio gracias al diseo de cuatro ncleos, lo cual elimina la necesidad de un bus externo al procesador que generaba
un cuello de botella en los procesadores Intel al unir 2 chisps de dos ncleos para formar procesadores de 4 ncleos.
2.
Mediante esta arquitectura se asegura que los cuatro ncleos tengan un ptimo acceso al controlador integrado de
memoria, logrando un ancho de banda de 16 Gb/s para intercomunicacin de los ncleos del microprocesador y la
tecnologa HyperTransport, de manera que las escalas de rendimiento mejoren con el nmero de ncleos.
3.
Con que propsito fueron diseados los procesadores Phenom y cual es la diferencia con respecto a
un procesador de 2 ncleos?
Los procesadores Phenom estn diseados para facilitar el uso inteligente de energa y recursos del sistema, listos para
la virtualizacin generando un ptimo rendimiento por vatio de hasta en un 30% respecto a un microprocesador AMD de
doble ncleo a igual frecuencia, otorgndole al usuario una mejor experiencia de Alta definicin (HD) con soporte para
los ms recientes y exigentes formatos en un PC.
4.
Vienen equipados con AMD Turbo Core que les permite acelerar la frecuencia de funcionamiento en caso de que la
temperatura actual del procesador no sea demasiado alta. De esta forma se mejora el funcionamiento de aquellas
aplicaciones que no utilizan todos los ncleos de manera paralela.
5.
Cules son las mejoras que presentan los microprocesadores AMD basados en arquitectura K10?
6.
7.
-Deneb
-Heka
-Callisto
-Thuban
Enumere los tipos de procesadores AMD Fusion.
Zacate
Ontario
Llano
Trinity
8.
Qu es la tecnologa hypertransport?
Es una tecnologa de comunicaciones bidireccional, que funciona tanto en serie como en paralelo, y que ofrece un gran
ancho de banda en conexiones punto a punto de baja latencia. La tecnologa HyperTransport ayuda a reducir el nmero
de buses en un sistema, lo que puede disminuir los cuellos de botella y posibilitar que los microprocesadores ms rpidos
de la actualidad utilicen la memoria de manera ms eficiente en sistemas ms sofisticados.
9.
Reduce el consumo de energa del procesador apagando las partes no utilizadas del procesador ayudando a
reducir la potencia del sistema.
Trabaja automticamente sin necesidad de drivers o habilitacin de BIOS.
El poder puede ser encendido o apagado dentro de un solo ciclo de reloj, el ahorro de energa sin comprometer
el rendimiento.