Anda di halaman 1dari 4

UNIVERSIDAD PILOTO DE COLOMBIA

AREA COMN DE INFORMTICA


INGENIERO FABIN REN CRUZ REYES
PROCESADORES Y ARQUITECTURA

GUIA DE LABORATORIO # 1
COMPROBACIN DE LAS TABLAS DE VERDAD DE UN LASTCH (S-R)

OBJETIVOS:
1. Comprobar las tablas de verdad y verificar lo aprendido en la teora.
2. Comprender y demostrar el funcionamiento de un Latch S-R bsico.

EQUIPOS E INSTRUMENTOS:
Fuente de voltaje regulada de 5 V
Multmetro
COMPONENTES Y MATERIALES:
ProtoBoard
IC 74LS00 NAND
IC 74LS02 NOR
1 dip switch
6 resistencias de 330 ohms
6 leds
Cables para realizar las conexiones

MARCO TERICO:
LATCHES
El latch (cerrojo) es un tipo de dispositivo de almacenamiento de dos estados, que se suele
agrupar en una categora diferente a la de los flips-flops. Bsicamente, los latches son similares
a los flip-flops, ya que tambin son dispositivos de dos estados que pueden permanecer en
cualquiera de sus dos estados gracias a su capacidad de retroalimentacin, lo que consiste en
conectar cada una de sus salidas a la entrada opuesta. La diferencia principal entre ambos
tipos de dispositivos est en el mtodo empleado para cambiar de estado.

Fabin Ren Cruz Reyes


Ingeniero Electrnico
Especialista en Tecnologas de la Informacin Aplicadas a la Educacin

El latch S-R
Un latch es un tipo de multivibrador biestable. Un latch S-R (Set-Reset) con entrada activa a
nivel alto se compone de dos puertas NOR acopladas tal como se muestra en la figura 1; un
latch S-R con entrada activa a nivel bajo est formado por dos puertas NAND conectadas tal
como se muestra en la figura 2.
Observe que la salida de cada compuerta se conecta a la entrada de la puerta opuesta. Esto
origina la realimentacin (feedback) regenerativa caracterstica de todos los multivibradores.

Procedimiento
1. Un latch S-R (Set-Reset) con entrada activa a nivel alto se compone de dos compuertas NOR
acopladas tal como se muestra:

Figura 1
2. Un latch S-R con entrada activa a nivel bajo est formado por dos compuertas NAND
conectadas tal como se muestra:

Figura 2

S
1
0
1
0

R
1
1
0
0

Q
NC
1
0
1

Q
NC
0
1
1

Comentarios
No cambio
Latch en estado SET
Latch en estado RESET
Condicin no vlida

Tabla de Verdad Latch con estrada activa en nivel bajo

Fabin Ren Cruz Reyes


Ingeniero Electrnico
Especialista en Tecnologas de la Informacin Aplicadas a la Educacin

PRCTICA A DESARROLLAR: (Laboratorio # 1)


INTEGRANTES:
NOMBRE

CDIGO

1.
2.
3.
4.

1.

Armar el circuito topolgico siguiente.


Circuito topolgico 1: Contiene 2 Latches tipo S-C asincrnicos, latch S-R (Set-Reset)
con entrada activa a nivel alto (NOR) y un latch S-R con entrada activa a nivel bajo
(NAND).

Utilizar diodos LED color verde para representar Q1 y Q2 y diodos LED color rojo para
representar a Q1 y Q2

3. Consultar las configuraciones internas de los circuitos integrados a utilizar, en el


manual ECG Semiconductors.
4. Comprobar sus tablas de verdad que se mencionaron con anterioridad.

Fabin Ren Cruz Reyes


Ingeniero Electrnico
Especialista en Tecnologas de la Informacin Aplicadas a la Educacin

5. Escribir la tabla de verdad para un latch S-R (Set-Reset) con entrada activa a nivel alto.

R
1
0
1
0

S
1
1
0
0

Comentarios

6. Tratar de memorizar las tablas de verdad.

CONCLUSIONES POR PARTE DE LOS ESTUDIANTES:

Fabin Ren Cruz Reyes


Ingeniero Electrnico
Especialista en Tecnologas de la Informacin Aplicadas a la Educacin