RESUMO
Esta experincia tem como objetivo um estudo dos elementos bsicos do nosso universo de trabalho, ou
seja, as portas lgicas. Para isto sero efetuados estudos para determinar algumas caractersticas
eltricas destes componentes, como a curva de transferncia de tenso, e caractersticas temporais,
como os atrasos de propagao. Sero estudados dispositivos TTL e CMOS.
OBJETIVOS
Aps a concluso desta experincia, os seguintes tpicos devem ser conhecidos pelos alunos:
1. INTRODUO
1.1. Portas Lgicas e Circuitos Integrados Digitais
As funes lgicas podem ser implementadas de maneiras diversas, sendo que no passado, circuitos com
rels e vlvulas a vcuo foram utilizados na execuo destas funes. Atualmente, circuitos integrados
(CIs) digitais funcionam como portas lgicas. Esses CIs contm circuitos formados por resistores, diodos
e transistores miniaturizados, diferenciando-se dos circuitos integrados ditos analgicos pelo fato de que
nos digitais os transistores s possuem dois modos estveis de operao (corte e saturao), ficando
muito pouco tempo nas regies de transio. Dizemos, idealmente, que os transistores operam como
chaves.
Um tipo popular de CI digital ilustrado na Figura 1.1. Este modelo de invlucro denominado
encapsulamento em linha dupla (dual-in-line package - DIP) pelos fabricantes de CIs. Este CI particular
seria ento chamado circuito integrado DIP de 14 terminais (ou 14 pinos). O mesmo CI , em geral,
oferecido comercialmente em vrios tipos de empacotamento, cada um mais adequado a um tipo de
montagem mecnica ou ambiente de utilizao, a critrio do projetista que o utiliza. Alm disso, cada
empacotamento possui determinadas caractersticas com relao dissipao de calor.
A figura 1.4 apresenta a caracterstica de transferncia de tenso de uma porta TTL inversora tpica. Para
tenses de entrada inferiores a Vb a sada apresenta uma tenso de sada constante igual a 4 V (nvel
lgico UM). A partir de Vb, a sada comea a apresentar uma queda de tenso. Quando a tenso de
entrada atinge Vx, a queda se torna mais acentuada, chegando a um nvel mnimo em V a. A partir deste
valor, a sada permanece constante (nvel lgico ZERO).
Os valores de tenso do grfico de caracterstica de tenso da figura 1.4 so, aproximadamente, os
seguintes (estes valores podem variar de dispositivo para dispositivo):
Vb 0,7 V
Vx 1,0 V
Va 1,3V
DESCRIO
VALOR
VIL
0,8V
VIH
2,0V
VOL
0,4V
VOH
2,4V
Analisando-se os valores de tenso constantes da Tabela I, pode-se concluir que os circuitos TTL
admitem, no pior caso, uma margem de rudo CC de 0,4V. Assim sendo, no pior caso, ao nvel ZERO
fornecido por uma sada TTL pode-se somar um rudo de amplitude +0,4V, que o sinal resultante ainda
reconhecido corretamente por uma entrada TTL; no nvel UM fornecido por uma sada TTL, pode-se
somar um rudo de amplitude -0,4V, que o sinal resultante ainda se encontra dentro das especificaes
de entrada para nvel UM. Para valores de tenso compreendidos entre 0,8V e 2,0V, nada se garante com
relao aos nveis lgicos. A figura 1.5 resume estas consideraes.
V OHMin
2,4
2,0
V IHMin
Nveis
Lgicos
V ILMax
0,8
0,4
VOLMax
4,75
5,00
5,25
Tenso de Alimentao
DESCRIO
VALOR
IIL
-1,6 mA
IOL
+16 mA
IIH
+40 A
IOH
-400 A
No circuito do inversor lgico da figura 1.6, quando a entrada estiver em nvel UM, o transistor de
entrada T1e est no modo ativo reverso e uma pequena corrente de coletor circula no circuito pela base
de T2e. Este valor suficiente para saturar este transistor. A saturao de T 2e fornece uma corrente de
base de T2s, levando-o tambm saturao e baixar a sada para um valor baixo (VCEsat). A tenso do
coletor de T2e igual a VBE(T2s)+VCEsat(T2e) 0,9V. Isto garante que tanto o diodo como T 1s fiquem
cortados. Assim, o transistor T2s saturado estabelece uma tenso baixa na sada do inversor.
Fan-in - nmero de cargas unitrias que podem ser fornecidas pela entrada.
Fan-out - nmero mximo de cargas unitrias que podem ser fornecidas pela sada sem que
o circuito deixe de funcionar.
Da Tabela II conclui-se que uma sada TTL pode excitar at 10 entradas da mesma famlia (fan-out).
Outra especificao importante fornecida pelos fabricantes dos circuitos TTL diz respeito mxima tenso
que pode ser aplicada s entradas. Para a srie 74, recomendado no se colocar nveis de tenso
superiores a 5,5V, pois o circuito pode ser danificado se uma entrada receber uma tenso superior a este
valor.
Tempo de subida ("Rise time" - tr) - intervalo de tempo necessrio para que um sinal v de 10% do
seu valor em tenso at 90% do seu valor em tenso (figura 1.9).
90%
10%
tr
Figura 1.9 - Tempo de Subida.
Tempo de descida ("Fall time" - tf) - intervalo de tempo necessrio para que um sinal v de 90%
de seu valor em tenso at 10% do seu valor em tenso (figura 1.10).
tf
90%
10%
Tempo de Atraso ("Delay time" - td) - intervalo de tempo decorrido entre uma variao de sinal na
entrada e a correspondente variao na sada; toma-se como referncia o ponto de 50% do valor de
tenso, conforme mostrado na figura 1.11.
Entrada
50%
50%
Sada
td
Figura 1.11 - Tempo de Atraso.
Tempo de propagao ("Propagation time" - td) - intervalo de tempo decorrido entre uma variao
de sinal na entrada e a correspondente variao na sada; calculado atravs da mdia aritmtica
dos tempos de propagao para variao do sinal de sada de BAIXO para ALTO (t PLH) e de ALTO para
BAIXO (tPHL), definidos conforme mostrado na figura 1.12.
Entrada
50%
50%
Sada
tPLH
tPHL
74S - Schottky - mais rpido que o padro, potncia maior que padro.
74LS - Low Power Schottky - em alguns casos, mais rpido que o padro, baixa potncia.
74HCT High-speed CMOS, TTL compatible, pode ser usada com componentes TTL.
74AUP Advanced Ultra-low Power CMOS potncia mais baixa e usada em aplicaes portteis.
Estas outras famlias no sero tratadas nesta disciplina, mas os conceitos gerais desenvolvidos para os
CIs das famlias TTL e CMOS so prontamente utilizados para estas outras famlias.
2. PARTE EXPERIMENTAL
2.1. Atividades Pr-Laboratrio
Faa uma pesquisa bibliogrfica sobre os componentes TTL e CMOS. Por exemplo, use os manuais dos
componentes 7400 (TTL), 74HC00 (CMOS) e 4011 (CMOS) ou consulte um livro-texto sobre Eletrnica
Digital.
a) Com relao aos parmetros eltricos (considere VCC=VDD=5V):
Quais os valores dos parmetros eltricos estticos (VIL, VIH, VOL e VOH)? Monte uma tabela
semelhante Tabela I para comparar os componentes.
Considere um circuito com uma sequncia de 10 inversores. Qual o atraso total de propagao
considerando-se os componentes TTL e CMOS estudados.
Prepare o planejamento de forma a verificar experimentalmente estes valores, pois eles sero usados na
parte experimental a ser executada no Laboratrio Digital.
Desconecte as entradas A e B, deixando-as sem ligao alguma. Realize a medida dos nveis de
tenso nas entradas A e B do componente com um multmetro digital. Medir tambm o valor da
tenso na sada Y. Qual o nvel lgico das entradas A e B correspondente ao nvel lgico da sada Y
medida? Justifique no relatrio os nveis obtidos (tome por base a figura 1.4).
Compare os resultados experimentais obtidos com o componente TTL e o componente CMOS. Seus
resultados so semelhantes aos dados pesquisados da seo 2.1?
j)
Qual o valor lgico correspondente a uma entrada em aberto no componente TTL e no componente
CMOS? Compare.
Efetuar a medida dos parmetros tPLH e tPHL. Anote os valores obtidos. Apresente no relatrio as
formas de onda observadas.
No usar o componente 74HCT00, pois ele pertence a uma famlia de componentes CMOS com nveis de tenso
compatveis com as famlias TTL.
Caracterizao de Portas Lgicas (2014)
Realize a montagem do ensaio apresentado na figura 2.3 para componentes TTL e CMOS.
t)
(DESAFIO) Varie o nmero de portas em anel para 5, 7 ou mais. Que formas de onda foram obtidas?
Compare.
1.
2.
3.
4.
5.
6.
De acordo com o estudo dos intervalos de tenso para cada nvel lgico, qual seria o resultado de se misturar
componentes de tecnologias diferentes em uma montagem experimental?
O resultado do estudo com entradas em aberto mostram o nvel lgico considerado pelo componente de acordo
com a tecnologia adotada. A troca de um componente por outro em circuito digital pode influenciar o seu
funcionamento de acordo com o componente usado?
Qual foi o componente estudado mais rpido?
Com base nos valores experimentais obtidos, qual o maior valor de frequncia que pode ser usado na entrada
das portas lgicas estudadas? Justifique sua resposta.
Caso fosse necessrio criar um bloco de retardo usando portas lgicas semelhantes aos estudados, qual o
nmero de portas necessrio para se atrasar uma onda quadrada por pelo menos 45 ns? Justifique sua resposta.
Explique o funcionamento do circuito em anel da figura 2.3.
3. BIBLIOGRAFIA
MORRIS, Robert L. e MILLER, JOHN, R. (eds.) Projeto de Circuitos Integrados TTL. Editora
Guanabara Dois, 1978.
TOCCI, R. J.; WIDMER, N.S.; MOSS, G.L. Sistemas Digitais: Princpios e Aplicaes.
Prentice-Hall, 11a ed., 2011.
WAKERLY, John F. Digital Design Principles & Practices. 4th edition, Prentice Hall, 2006.
4. MATERIAL DISPONVEL
10
5. EQUIPAMENTOS NECESSRIOS
1 osciloscpio digital.
1 multmetro digital.
1 gerador de pulsos.
Histrico de Revises
E.T.M./2001 (reviso)
R.C.S./2002 (reviso)
E.T.M./2003 (reviso da parte experimental)
E.T.M./2004 (reviso)
E.T.M./2005 (reviso)
E.T.M./2011 (reviso)
E.T.M./2012 (reviso da parte experimental)
E.T.M./2013 (reviso)
E.T.M./2014 (reviso da parte experimental)
11