Anda di halaman 1dari 8

UNIVERSIDAD CATLICA DE SANTA MARA

FACULTAD DE CIENCIAS E INGENIERAS FSICAS Y FORMALES


PROGRAMA PROFESIONAL DE INGENIERA MECNICA,
MECNICA-ELCTRICA Y MECATRNICA

CIRCUITOS ELECTRNICOS II
INFORME DE PRCTICAS
Circuitos Secuenciales

PRESENTADO POR:
ALEXANDER G. PONCE PALOMINO
EMILIO DANIEL VILLALBA LOZANO
AIGNER VIDAL CANAZA PRADO
PATRICK MARIN RODRIGUEZ
Grupo
06
DOCENTE:
CHRISTIAM COLLADO OPORTO

AREQUIPA-PERU
2015

Circuitos Secuenciales
PROCEDIMIENTO

FLIP-FLOP SR
1. Construya el circuito de la figura 15 (Entradas R y S, salida Q y su correspondiente
negada), se le recomienda que inicialice con S=0, R=1.

2. A continuacin llene la tabla 06 de verdad. Como en todas las prcticas deber de usar
interruptores y leds con sus respectivas resistencias.
S

0
0
1
1

1
0
0
1

Q
1
1
0
0

Q'
0
1
1
1

3. Qu sucede cuando R=S=1. describa las variaciones de la salida en funcin de la


definicin del FLIP-FLOP RS.

En el caso 4 (R=S=1) se mantiene los datos de caso anterior (R=1 y S=0), esto se
explica como un almacenamiento de memoria bsico ya que recordara sus datos
anteriores.
4. Construya el circuito de la figura 16, inicialice con S=0 y R=1. Coloque CK en 1 y llene
la tabla 07. Explique este funcionamiento.

CK

1
1
1
1

0
0
1
1

1
0
0
1

Q'
1
1
0
0

0
1
1
1

Explicacin
Al estar activo el reloj (clock) todo el tiempo los cambios de estados se
comportan como en el circuito de la figura 15, dando a entender que los
cambios de estado S y R son tomados en cuenta todo el tiempo del
experimento.
5. Coloque CK en 0 y llene la tabla 08. Explique este funcionamiento.
CK

Q'
X

0
0
0

0
1
1

0
0
1

X
X
X

X
X
X

Explicacin
Al estar inactivo el reloj (clock) todo el tiempo los cambios de estados no se
toman en cuenta y las seales S y R no se detectan por lo cual los resultados
Q se tornaran en conflicto o indeterminados.
6. Fijando primero los valores de R y S, active la seal CK provocando un cambio de 0 a
1. Explique qu sucede mediante el llenado de la tabla 09.
S

Q'

CK

Q'

0
0
1
1

1
0
0
1

X
X
X
X

X
X
X
X

de 0 a 1
de 0 a 1
de 0 a 1
de 0 a 1

1
1
0
X

0
1
1
X

7. Repita 1.6 para cuando la seal CK provoca un cambio de 1 a 0. Explique que sucede
mediante la tabla 10.
S

Q'

CK

Q'

0
0
1
1

1
0
0
1

1
1
0
0

0
1
1
1

de 1 a 0
de 1 a 0
de 1 a 0
de 1 a 0

1
X
0
0

0
X
1
1

8. Finalmente explique cul es la funcin de la seal CK.


El funcionamiento del reloj (clock) seria de activar o desactivar una seal dada, por
ejemplo en el caso de la tabla 9 al cambiar el reloj de 0 a 1 se empieza a recibir los
cambios de estado de S y R, mientras que al pasar de 1 a 0 como se muestra en la
tabla 10 no se detectan cambios en el estado siguiente con respecto a la entrada
anterior
9. Construir el circuito de la figura 17 describir su funcionamiento al realizar mediante el
pulsador S1.

S1

Q'

1(pulsado)
0(sin pulsar)

0
1

1
0

FLIP-FLOP JK
1. Revise la hoja de datos del 7476 y arme el circuito de la figura 18.

2. Coloque las seales PR (P) y CLR (C) a 1, produciendo luego a travs del switch un
flanco de bajada (CK pasa de 1 a 0). Llene la tabla 11.
P

Q'

CK

1
1
1
1

1
1
1
1

0
0
1
1

1
0
0
1

1
1
0
0

0
0
1
1

1a0
1a0
1a0
1a0

1
0
0
0

Q'
0
1
1
1

3. Active la seal PR con 0. Qu sucede con la salida cuando varan J y K (mantenga


CLR en 1). Llene la tabla 12.

Q'

CK

0
0
0
0

1
1
1
1

0
0
1
1

1
0
0
1

1
1
1
1

0
0
0
0

1a0
1a0
1a0
1a0

1
1
1
1

Q'
0
0
0
0

4. Active la seal CLR con 0. Qu sucede con la salida cuando varan J y K (mantenga
PR en 1). Llene la tabla 13.
P

Q'

CK

1
1
1
1

0
0
0
0

0
0
1
1

1
0
0
1

0
0
0
0

1
1
1
1

1a0
1a0
1a0
1a0

0
0
0
0

Q'
1
1
1
1

5. Active las seales CLR y PR con 0. Qu sucede con la salida cuando varan J y K.
Llene la tabla 14.
P

Q'

CK

0
0
0
0

0
0
0
0

0
0
1
1

1
0
0
1

1
1
1
1

0
0
0
0

1a0
1a0
1a0
1a0

1
1
1
1

Q'
0
0
0
0

FLIP-FLOP D
1. Revise la hoja de datos del 7474 y arme el circuito de la figura 19.

2. Coloque las seales CLR y PR a 1, produciendo a travs del switch un flanco de


subida (CK pasa de 0 a 1). Desarrollar la tabla 10.
P

1
1

1
1

0
1

Q'

CK

Q'

0a1
0a1

3. Cumplen el CLR y el PR la misma funcin que en el anlisis con el JK? (Anexe una
tabla en su informe final)

CONCLUSIONES, OBSERVACIONES Y RECOMENDACIONES


Emita al menos tres conclusiones en torno al trabajo realizado

Los circuitos secuenciales (Flip-Flop) nos sirven para almacenar los estados anteriores
de una secuencia de datos ya que estos son afectados por su estado anterior para la
respuesta siguiente, por ejemplo lo que a un inicio de la secuencia de entradas podra
dar un 0 o un 1 luego de un ciclo de datos puede variar
El uso de un reloj o Clock para un circuito flip-flop sirve para priorizar una seal tanto R
o S dependiendo de la coordinacin con el reloj
Si las seales de R y S poseen un flanco al mismo tiempo llevara a un conflicto en el
cual no se podr asegurar lo que saldr
La diferencia en tre un Flip-Flop SR y un JK es bsicamente la eliminacin de la
respuesta en incertidumbre que posee el flip-flop SR y remplazarlo con la negacin de
la entrada