Anda di halaman 1dari 3

Laboratorio N2 Conversor BCD a 7 Segmentos

M.Bolvar, J.Perez, X.Marn


Marzo de 2016, Mayra.Bolivar.B@ieee.org,Jorge.Jimenez.co@ieee.org,Angie.X.M@ieee.org
Resumen El siguiente laboratorio tiene como objetivo la
implementacin
de
los
conocmientos
adquiridos
correspondientes al primer corte e inicios del segundo en
mapas de Karnaugh y algebra de Boole para disear a
partir de compuetas lgicas un conversor BCD a siete
segmentos con el fin de visualizar las funciones que se
indiquen por medio de un display, que cumple la funcin de
visualizacin de la seal a partir de una determinada
configuracin de bits en la entrada del circuito por medio d
un dip-switch
Palabras Clave Mapas d Karnaugh,
Boole,conversr BCD, display,dip-switch.

Algebra

de

I. INTRODUCCIN
El siguiente laboratorio tiene como propsito la
implementacin de un conversor con el fin de entender el
funcionamiento de un decodificador, ya que en el laboratorio
representamos de forma anloga con compuertas digitales el
fncionamiento de el decodificador 74LS47 y 74LS48 cuya
configuracin ya viene determinada y cumple exactamnte el
mismo objetivo que s desea cumplir es este laboratorio, que es
el anlisis de una seal binaria a la entrada, una conversin
previa por medio de las funciones calculadas y una
visualizacin
a
la
salida
[1]
http://www.ijirset.com/upload/2015/ncetas/32_Paper_ID_79.p
df,
[2]

http://www.learnaboutelectronics.org/Downloads/Digital-Electronics-Module-01.pdf
[3].
https://sites.google.com/site/electronicadigitalmegatec/home/d
eccoder-bcd-a-7-segmentos
Implementacin de compuertas lgicas para la conversin
de una seal BCD a 7 segmentos.
II. CONTENIDO
A. Converso de bnario a BCD
Visualizar en un display 7 segmentos la configuracin
correspondiente a las funciones halladas con el mnimo de
compuertas lgicas posibles y comprender el funcionamiento
interno de los integrados que ya cuentan con estas funciones
integradas.
B. Resumen
Este proyecto se lleva a cabo con el fin de afianzar los
conocimientos tericos adquiridos en el curso de Sistemas
Electrnicos Digitales I correspondientes a la reduccin de
funciones utilizando las leyes fundamentales para la
reducccin de cualquier circuito electrnico digital que son e
lgebra de Boole y los mapas de Karnaug, junto con otros
conocimientos previos tratados en el curso. Estos resultados

posteriormente sern estudiados y comparados con las


referencias dadas de un decodifcador cuyas funciones han
sido optimizadas e integradas en un nuevo circuito, el
decodificador, que en conclusin presenta la forma ms
simplificada y ptima para tratar cualquier tipo de seales a
la entrada del circuito con un adicional que se concluye a
partir de este trabajo que es la funcin de prioridad y las
condiciones de no me importa que proporciona de igual
forma una mayor simplificacin que a lago plazo implica en
menores costos para su posible produccin y mayor
versatilidad a la hora de calcular alguna funcin, este tipo de
circuitos que es la base de lo que se conoce como contador
tiene mltiples aplicaciones en cualquier entorno, desde un
sistema de producin hasta un semforo. Para fines
pedaggicos en este trabajo no fueron implementadas las
condiciones de no me importa ya que se desea observar el
comportamiento para todas las funciones icluso cuando el
nmero sea superior a 9 que es la configuracin preestablecida en el display
Seal binaria, decodificador, Algebra de Boole, mapas de
Karnaugh.
C. Introduccin
Entender el funcionamiento de un display, y su
implementacin
en
las
funciones
calculadas,
el
funcionamiento de las compuertas lgicas TTL: AND, OR,
NOT y XOR como mtodo de procesamiento de seales
dadas a la entrada de un circuito en este caso un cdigo
binario establecido por una configuacin de switches que
activan o desactivan posiciones a las que se les asigna un
valor numrico dpendiendo el voltaje; de la siguiente forma:
para resistencias pull down la entrada proporciona menos
inestabilidad a cambios de seales de alta impedancia, se abre
el switch y se tiene un valor bajo a la salida, cerrado se
obtiene un uno lgico. Este trabajo posee varias
implmentaciones prcticas: La principal es entender es
proceso de conversion de una seal a cualquier tipo de
lenguaje, en este caso las compuertas cumplen la funcin de
operadores para las funciones que se implementaron y que se
desean generar para cierto fin especfico, comprender el
funcionamiento de un display siete sgmentos y de las
compuertas lgicas y analizar sus potenciales aplicaciones,
un control de nivel, un contador manual, entre otros.
D. Contenido
Implementar un sistema que cuente de 0 a 15 con el mnimo
de compuertas lgicas posibles, las entradas deben estar
configuradas con resistencia pull down, la visualizacin

puede variar, y las referencias de las compuertas a usar vienen


especificadas en el proyecto.
Primero se hace un diagrama de bits y se encuentran las
funcions para cada uno de los segmentos del display en este
caso ctodo comn, la disposicin fue A como el bit ms
significativo, B,C y D en la figura 1 podemos observar a
travs del programa Karnaugh Map Minimizer la funcin (a).

Cabe aclarar que para menor gasto usamoscompuertas


estndar, de dos entradas, and, not, or y xor ver figura 3.

Figura 1: mapa, funcin y ecuacin del segmento a


As procedemos con el resto de las funciones hasta la g,
finalmente se obtienen todas las ecuaciones para gnerar con
compuertas el circuito final, el modelo para generar este
circuito se obtiene mediante operaciones utilizando ley de De
Morgan lgebra de Boole, para determinar las formas de
conexin con el mnimo de compuertas disponemos del
programa BOOLE-DEUSTO junto con Xilinx los cuales se
implemetan, para visualizar el circuito y simplificarlo o
visualizarlo y simularlo.
A continuacin se hace un anlisis del circuito y el nmero de
compuertas, en la figura 2 se obtiene e diagrama simplificado
d la funcin (a).

Figura 3, tipos de compuretas empleadas


Finalmente tenemos de manera simplificada y con una
configuracin manual (dip-switch) la combinacin en binario
(entradas A,B,C y D) y su visualizacin a la salida en BCD
(Display). Ver figura 4
Figura 4: Representacin

Figura2diagramadelafuncina

E. Resultados
Se logr reducir considerablemente el nmereo de
compuertas empleadas gracias a los mtodos de reduccin, y
los software que proporcionaban en algnos casos mejores
estimaciones, que los clculos hechos a mano, que pueden
estar sujetos a una mayor probabilidad de error. Por
proteccin del display, se estableci un montaje con
resistencias a cada una de las entradas del diodo de 330, de
igual forma se pre-establecio que el dip-switch fuera
implementado como pull-down, y se establecen resistencias

de 10K en su salida. Resultado experimental ver figura 5 y


el diagrama del circuito completo Ver figura 6
H. Apndices y Glosario de Smbolos
Estas secciones son opcionales. Pueden por ejemplo
incluirse apndices sobre los detalles matemticos que
corresponden a partes importantes del artculo. Un glosario de
smbolos se incluir si el autor lo considera necesario para
lograr una mejor comprensin del contenido del trabajo. Los
smbolos deben seguir las normas internacionales y las
unidades deben ser las del Sistema Internacional. Evite
anexar cdigos de programas extensos.

Figura 6 para final-mente llegar al resultado.


F. Conclusiones
El cableado y el espacio, representan un factor significativo
de ineficiencia en este circuito, que posee una amplia gama de
implementaciones en la industria,la capacitancia parsita de
la protoboard puede aumentar considerablemente el error
adems de el mal contacto entre los bornes y los
componentes, se cumplieron los objetivos generales, y pude
decirce tambin que los especficos. este contador manual
presenta una demanda significativa en el mercado, por sus y
versatilidad
Deben estar claramente expresadas,
estableciendo lo que se ha mostrado con el trabajo, qu
limitaciones y ventajas existen, cul es la aplicacin principal
de los resultados y qu recomendaciones se pueden dar para
trabajos posteriores sobre el tema.

I. Autores
Como parte final del artculo se puede presentar una breve
informacin sobre los autores del mismo, indicando:
Ocupacin actual, estudios realizados, reas de inters y
forma de contacto opcional.
III. REFERENCIAS
[1] "Metodologa para artculos: Memos de Investigacin".
Facultad de Ingeniera, Vicedecanatura de Investigacin y
posgrado. Universidad de los Andes 1994.
[2] Gregory D. Lapin. How to Write a Winning Scientific
Paper. IEEE Engineering in Medicine and Biology. 1994.
[3] Hafedh Mili, Fatma Mili y Ali Mili. "Reusing Software:
Issues and Research Directions".
IEEE Software
Engineering, Junio de 1995, Vol 21 No.6, pags.528-562.
[4] Preparation of papers for IEEE Transactions and Journals.
IEEE. Junio de 2003.

G. Referencias
Toda afirmacin en el texto del artculo procedente de otro
documento o publicacin debe ir sustentada por su respectiva
referencia. Toda referencia hecha en el texto debe aparecer en
esta seccin. As mismo, toda referencia incluida en esta
seccin debe haber sido mencionada en el texto. Las
referencias pueden hacerse bien sea por orden de aparicin en
el artculo en cuyo caso en el texto aparecen en forma de
nmeros consecutivos; o pueden hacerse en el texto con el
nombre del autor principal y la fecha de publicacin, en cuyo
caso aparecen en esta seccin ordenadas en forma alfabtica.
El concepto clave detrs de la referencia es que el lector del
artculo pueda identificar o eventualmente conseguir la
referencia con la informacin suministada por el autor. Por
consiguiente una referencia incompleta o equivocada podra
disminuir la autoridad y el valor del artculo. En caso de
libros se debe dar el nombre de los autores, la fecha, la
editorial, el editor o autor, la edicin, el volumen y la pgina.
En el caso de artculos de conferencias se debe dar el nombre
de los autores el nombre de la conferencia, el nombre del
editor, el lugar, la fecha, etc. En el caso de un artculo de
publicaciones peridicas se debe dar el nombre de los autores,
el ttulo de la publicacin el ao, el volumen y las pginas.

Anda mungkin juga menyukai