(CPU), est conectada a una memoria principal nica. Casi siempre solo tiene memoria RAM, donde se guardan instrucciones del programa y los datos. A dicha memoria se accede a travs de un sistema de buses nico, (control, direccin y datos). El tamao de la unidad de datos o instrucciones est fijado por el ancho del bus que comunica la memoria con la CPU. Al tener un nico bus hace que el microprocesador sea mas lento en su respuesta, ya que no puede buscar en memoria una nueva instruccin mientras no finalicen las transferencias de datos anterior.
HARVARD
La unidad central de proceso (CPU),
est conectada a dos memorias. Tiene dos memorias, una con instrucciones y otra con los datos. En esta se accede por medio de dos buses diferentes. Ambos buses son totalmente independientes lo que permite la CPU pueda acceder de forma independiente y simultnea. El tiempo de acceso a las instrucciones puede suponerse con el de los datos, logrando una mayor velocidad en cada operacin.
Diferencia entre Arquitecturas RISC y CISC
RISC
Computador con repertorio de
instrucciones reducido. Pocas instrucciones y muy bsicas. Repertorio simple y ortogonal. Formatos de instruccin uniformes. Pocos tipos de datos y de modos de direccionamiento, siempre los ms sencillos. Instrucciones de tamao fijo y presentado en un reducido nmero de formatos. Solo las instrucciones de carga y almacenamiento acceden a la memoria por datos.
CISC
Computador con repertorio de
instrucciones complejo. Gran nmero de instrucciones complejas. Gran variedad de tipos de datos y de modos de direccionamiento. Permite implementar instrucciones de alto nivel directamente o con un nmero pequeo de instrucciones ensamblador. Adems se pueden aadir nuevas instrucciones al repertorio manteniendo las antiguas.