1 Estgio
Colaboradores:
Thiago Lima de Menezes
Caio Augusto Fonseca de Freitas
Leda Maria Freitas de Lucena
Captulo 1 Amplificadores
Operacionais
1.1.
Introduo
Adio
Subtrao
Diviso
Exponenciao
Logaritmo
Integrao
Diferenciao
Raiz quadrada
de
forma
anal*gica
foram
desenvolvidos
blocos
funcionais
Amplificao de sinais;
Filtragem analgica;
Gerao
de
formas
de
onda
(Senoidal,
triangular,
quadrada);
Com a evoluo da microeletrnica e com o aumento da capacidade de
integrao possvel termos diversos amplificadores operacionais em um nico
circuito integrado (chip).
Em resumo, podemos definir um amp-op como um dispositivo eletrnico
capaz de efetuar operaes matemticas com sinais analgicos e digitais e suas
caractersticas se aproximam de um amplificador ideal, ou seja:
a)
b)
c)
Vo
1.2.
Sendo
ou Vo A.(e e ) .
Notem que no modelo ideal a impedncia de entrada infinita e a
impedncia de sada zero.
e+
Vo
+
_
e-
AVd
e+
Rin
e-
Vo
+
_
AVd
(1.1)
(1.2)
(1.3)
-Vcc/A
Saturao
Negativa
Saturao
Positiva
+Vcc/A
(e+- e-)
-Vcc
Vo A(e e )
Considerando que idealmente o amp-op possui um ganho de tenso
infinito, a nica forma de se obter um valor infinito se e e .
Como exemplo, podemos demonstrar essa caracterstica adotando os
seguintes valores:
Vo 1V e A 105
Vo A(e e ) Vo A(e e ) = ( + )
1 = 105 ( + )
+
)
5
1
( +
105 = = 10
1.3.
Sem realimentao
Vi
Ex: Comparadores
Vo
+
Fig. 1.5Comparador
Com
realimentao
R2
negativa
Vi
Ex:
o
Amplificador Inversor
Somador e Subtrator
R1
Vo
o Integrador e Diferenciador
Fig. 1.6: Amplificador Inversor
positiva
Ex:
Com
realimentao
Osciladores
Comparadores
Histerese
com
R2
Vi
R1
Vo
+
_
R2
Vi
R1
v
i1
i2
Vo
i1
vi v
v
i1 i
R1
R1
(1.4)
i1 i2
(1.5)
Sabendo que,
i2
v vo
R2
(1.6)
v1 vo
v1 R2 vo R1
R1 R2
Vo
R
2
Vi
R1
(1.7)
R2
Vi
R1
+
_
v vi vi vo
v v v
i i o
R1
R2
R1
R2
vi R2 R1 (vi vo )
vi R2 R1vi R1vo
v1 R2 R1vi R1vo
vi ( R1 R2 ) R1vo
Vo
vi ( R1 R2 ) R1vo
vo R1 R2
vi
R1
Dessa forma, o sinal de sada do amplificador no possui
defasagem em relao ao sinal de entrada.
1.3.3. Amplificador Somador
Dado o circuito
V1
V2
V3
Rf
R1
R2
R3
I
Vo
V1 V2 V3
R1 R2 R3
(1.8)
I'
v vo
v
I' o
Rf
Rf
(1.9)
(1.10)
v
V1 V2 V3
o
R1 R2 R3
Rf
vo (
vo (
Rf
R1
V1 V2 V3
).R f
R1 R2 R3
V1
Rf
V1
Rf
R2
V2
Rf
V2
Rf
R3
V3 )
Caso: R f R1 R2 R3
vo (
Rf
R1
R2
R3
V3 )
vo (V1 V2 V3 )
o
Caso: R1 R2 R3 3R f
vo (
vo (
Rf
R1
V1
Rf
R2
V2
Rf
R3
V3 )
V1 V2 V3
1
) vo (V1 V2 V3 )
3
3
V1
V1
R1
R1
Vo
+
R2
Pelo curto circuito virtual a tenso v pode ser calculada por meio de um
divisor resistivo.
R2
.V2
R1 R2
(1.11)
V1 v v Vo
R1
R2
(1.12)
V1R2 ( R1 R2 )
tem-se,
V1 R2 R2V2 R1vO
(V1 V2 ) R2 R1vO
vo (V1 V2 )
V1 R2 ( R1 R2 )v R1vo
vo (V2 V1 )
Substituindo (3.8) na
equao anterior, temos:
Dado o circuito
C1
Vi
R1
v
_
+
No domnio da frequncia:
R2
V2 R1vO
R1 R2
Vo
R2
R1
R2
R1
V1 v v Vo
1
R1
sC
V1 vo
V
1 vo sC
1
R1
R1
sC
V
vo 1
sCR1
No domnio do tempo:
vo
1
V1 (t )dt
R1C
R1
Vi
C1
v
Vo
+
Fig. 1.12: Amplificador Diferenciador
V1 v v vo
1
R1
sC
v
V1sC o
R1
vo R1sCV1
No domnio do tempo
vo R1C
d (Vi )
dt
_
Vi
Vo
+
Fig. 1.13: Buffer
1.4.
_
Vi
Vo
Vo
Assumindo que,
A
Vo V1
Temos,
Vo ' A(V1 Vo )
(1.13)
Vo Vo ' VD
(1.14)
Vo A(V1 Vo ) VD
Vo AV1 AVo VD
Vo AVo AV1 VD
Vo (1 A) AV1 VD
Vo
Desta forma: {
= 1
= 0
A
1
V1
VD
1 A
1 A
1 > 0
1 < 0
I c I se
VBE
VT
(1.15)
Vi
R1
i1
Vo
V1 v
I se V
R1
VBE
T
V1
V
I se V 1 e
R1
R1I s
T
VBE
VT
ln(
V1
V
V
) o Vo VT ln( 1 )
R1I s VT
R1I s
VT
onde:
k = Constante de Boltzman
T = temperatura em Kelvin
q = carga elementar do diodo
kT
q
R1
i1
Vi
Vo
+
Fig. 1.16: Circuito Anti-Logartmico
Sabemos que,
V1 VBE
como
I c I se
VBE
VT
Vo
Ic
R1
temos que,
VBE
V
o I se V
R1
Vo R1 I s e
Vo R1 I s e
com VT
kT
q
VBE
VT
V1
VT
25mV
+Vcc
CC
-Vcc
t
Fig. 1.18: Tenso de sada do amplificador push-pull
+Vcc
Vo
V1
-Vcc
+Vcc
Vo
V1
-Vcc
R1
.Vo v a.Vo
R1 R2
Vo
-aVcc
+aVcc
V1
1.5.
Computao Analgica
SOMADOR
V1
Vo = V1+V2
V2
Fig. 1.22: Bloco Somador
LOGARTMO
V1
Vo = ln(V1)
ANTI-LOGARTMO
V1
Vo = eV1
V1
V2
ln
ln(v1)
ln
ln(v2)
ln(v1)+ln(v2)
ex
Vo=V1.V2
V1
V2
Vo=V1.V2
V1
Portadora
Sinal modulado
VoV2
Vi
V2
X
+
_
Vo
Vi VoV2
Vo
V1
V2
Vi Vo 2 Vo Vi
Vo2
X
+
_
Vi
Vo
1.6.
Aplicaes Especiais
1.6.1. Girador
+
Z1
V1
_
Vo1
Vo2
I1
I3
I2
I4
I5
V1
V1
Z5
(1.16)
i4 i5
(1.17)
i5
Sabendo que,
i4
Vo1 V1
Z4
(1.18)
Vo1 V1 V1
Z4
Z5
(1.19)
(Vo1 V1 ) Z 5 Z 4V1
Vo1Z 5 V1Z 5 Z 4V1
Vo1Z 5 Z 4V1 Z 5V1
Vo1 (
i3
V1 (1
i3
Z 4 Z5
)V1
Z5
V1 Vo1
Z3
Z4
)V1
Z5
Z3
i3
(1.20)
V1 V1
Z4
V1
Z5
Z3
Z4
V1
Z3Z5
(1.21)
i2 i3
(1.22)
Vo 2 V1
Z
4 V1
Z2
Z3Z5
(Vo 2 V1 ) Z 3 Z 5 Z 2 Z 4V1
Vo 2 Z 3 Z 5 V1Z 3 Z 5 Z 2 Z 4V1
Vo 2 Z 3 Z 5 ( Z 3 Z 5 Z 2 Z 4 )V1
,
Vo 2 (
Z3 Z5 Z 2 Z 4
Z3 Z5
Vo 2 (1
)V1
Z2 Z4
)V1
Z3 Z5
i1
V1 Vo 2
Z1
(1.23)
V1 (1
Z2 Z4
)V1
Z3 Z5
Z1
i1
Z 2 Z 4V1
Z3 Z5
i1
Z1
i1
Z2Z4
V
Z1Z 3 Z 5
(1.24)
Zi
V1 Z1 Z 3 Z 5
i1
Z2 Z4
LISTA DE EXERCCIOS
1. Projete um amplificador no inversor com ganho igual a 17 e justifique os
valores dos resistores.
8. Explique
9. a)
10.
os diferentes valores de 2 .
(2.1)
Vout
_
Vin
+
Vo
_
Ao
Vin
Vout
+
Vin
-Ao
+
Vo
_
Vin
9k
1k
V1
V2
2k
Vo
3k
9k
1k
V1
2k
Vo
3k
3k
.V1
3k 2k
(2.2)
v.10k Vo .1k
Vo 10k .v
Substituindo
0 v v Vo
1k
9k
na
equao
(2.2), obtm-se
(2.3)
Vo
3k
.V1 Vo 6V1
10k 5k
v.9k 1k .(v Vo )
v.9k v.1k Vo .1k
9k
1k
2k
V2
3k
2k
.V2
2k 3k
Vo
2k
V2 Vo 4V2
10k 5k
Vo
(2.4)
Pelo
teorema
da
superposio:
Vo 6V1 4V2
V3 Vo
1k 9k
Vo .1k V3 .9k
9k
1k
V3
Vo
Vo 9V3
+
Considerando os trs sinais, temos:
Vi Vi Vo
R1
R2
R2
R1
v
Vi
Vi R2 RV
RV
1 i
1 o
Vo
Vi R2 Vi R1 RV
1 o
Vo (
R2
1)V1
R1
Como o ganho 2,
R2
1 2 R2 R1
R1
A corrente que flui no divisor resistivo dada por:
Vo
R1 R2
10 A
10V
R1 R2
10 A.2 R1 10V
2 R1
10V
2 R1 1M
10 A
R1 0,5M
Como R1 = R2
R2 0,5M
2.13 Para o circuito da Figura abaixo determine os valores de i e, v1,
i1, i2, vo, iL e io. Tambm determine o ganho de tenso vo/ve, o ganho de
corrente iL/Ie e o ganho de potncia.
9k
i1 1k
v1
i2
vi = 1V
iL = 10mA
i1 = 1mA
io = i2 + iL = 1mA
+ 10mA = 11mA
io
Vo
i2 = 1mA
b) Ganho de corrente
1k
Ve = 1V
Ganho de potncia
ie
iL
a) Ie = 0
2.1.
vo = 10V
A propriedade de alta impedncia de entrada na configurao noinversora uma caracterstica muito desejvel. Ela permite a utilizao desse
circuito como um amplificador isolador (Buffer) para conectar um estgio com
alta impedncia de sada a uma carga de baixa impedncia.
+
Vi
-
+
1xVi
+
Vo
-
+
VCCi
V1
V2
V3
R2
R3
I (
Rf
R1
_
I
Vo
Vo (
V1 V2 V3
)
R1 R2 R3
0 Vo
Vo IR f
Rf
Rf
R
R
V1 f V2 f V3 )
Ri
R2
R3
R
Rf
R
6 , f 8, f 4
R2
R3
Ri
Se R1 = 20k, Rf = 120k, R2
120k
120k
30k
15k e R3
4
8
Vo (
Rf
R
V1 f V2 ) , comparando com Vo 10Vi 5V
R1
R2
Rf
V1 10Vi , V1 Vi
Ri
Rf
10 , R1 10k e R f 100k
Ri
Rf
Considerando V2 = -15V, o
Vi
R1
R2
+15V
Vo
temos,
Rf
V2 5
R2
-15V
R f 100k
Logo,
100k
.(15) 5
R2
1500k 5 R2 R2
1500k
5
R1 10k
R2 300k
R f 100k
R2 300k
2.2.
Amplificadores de diferenas
VId V2 V1
(2.5)
1
VIcm (V1 V2 )
2
(2.6)
V1 VIcm
V2 2VIcm V1
(2.7)
VId
2
VId 2VIcm V1 V1
que
V2 VIcm
VId
.
2
VIcm
CC
Vid/2
Vid/2
VI1 = VIcm + Vid/2
Vo AdVId AcmVIcm
A eficcia de um amplificador diferencial medida pelo grau de sua
rejeio a sinais de modo comum em detrimento a sinais diferenciais.
Isso normalmente quantificado por uma razo conhecida como razo de
rejeio de modo comum.
Analisando o circuito:
VI 1 Vx Vx Vo
R1
R2
R2
R1
VI1
VI2
_
Vx
(VI 1 Vx ) R2 R1 (Vx Vo )
Vo
VI 1 R2 Vx R2 RV
RV
1 x
1 o
R3
VI 1 R2 Vx R2 RV
RV
1 x
1 o
VI 1 R2 ( R2 R1 )Vx RV
1 o
R4
VI 1 R2 ( R2 R1 )
Vo
Vx
R4
VI 2
R3 R4
R4
VI 2 RV
1 o
R3 R4
( R2 R1 ) R4
R
VI 2 2 VI 1
R1
R3 R4
R1
Vo (
R2
R4
R
1)
VI 2 2 VI 1
R1
R3 R4
R1
R4
R
R
( 2 1) 2
R3 R4 R1
R1
que pode ser reescrito da forma:
R4
R2
R3 R4 R1 R2
Essa condio satisfeita com
R4 R2
.
R3 R1
R2
R1
VI1
VI2
_
Vx
Vo
R3
R4
Considerando VI2 = 0:
R2
R1
VI1
_
Vx
R3
R4
Considerando VI1 = 0:
Vo
Vo1
R2
VI 1
R1
(2.8)
Vx
R2
R1
_
Vx
VI2
Vx Vx Vo 2
R1
R2
Vo
Vx ( R2 R1 ) Vo 2 R1
R3
R4
VI 2
R3 R4
Vo 2
R4
Vo 2 (
( R2 R1 )
Vx
R1
R2
R4
1)
VI 2
R1
R3 R4
R4 R2
temos,
R3 R1
E considerando
Vo 2
R2
VI 2
R1
(2.9)
Vo
R2
R
(VI 2 VI 1 ) 2 VId
R1
R1
R2
.
R1
R2
R1
VI1
Ri1
R3
VI2
Ri2
Vo
+
R4
Verifica-se que RI 1 R1 e RI 2 R3 R4 e Ro 0 .
Assim para o exemplo,
Rio
RI 1 100k
Como o ganho da configurao pode ser reescrito da forma:
Vo
R1
R2
R2
(
V2 V1 )
R1 1 R3
R4
Comparando, temos:
R2
V1 3V1 R2 3R1 3.100k
R1
R2 300k
Como R3 + R4 = Ri2, temos:
R3 R4 100k
Como
R1
R3
R2
1 , ento:
R4
1 100k
1
R3
300k 1
R4
1 1
1
R3
1
100k R4
1 1
3
R4
3
R4
(2.10)
1 100k R4
300k 3R4 R4
3
R4
300k 4 R4
R4
300k
R4 75k
4
R3 100k R4 R3 25k
Quando
R3 R1
para:
Vo
2.3.
R2
(V2 V1 )
R1
Amplificador de Instrumentao.
Vantagens:
Alto ganho
Alta impedncia de entrada
Baixa impedncia de sada
Alta rejeio de tenso em modo comum (CMRR)
Alta estabilidade do ganho em funo da frequncia
Alta linearidade.
Sistemas Biomdicos
Instrumentao Industrial
Equipamentos de anlise cientfica.
v1
vo1
R4
R2
R3
R1
R3
R2
Vo
Rio
R4
vo2
v2
R4
R3
VI1
VI2
Vo
R3
R4
R4
i R3
Vo1
R3
Como, ix 0 , v o 0 ,
'
ix
R4
Vo
Vo1 vo '
Ento: i1
R3
i1
i2
como i1 i2
vo1
R3
vo ' vo
v
i2 o
R4
R4
vo1 vo
R
vo ' 4 vo1 ,
R3 R4
R3
R4
R3
_
Vx
VI2
Vo
R3
R4
Vx
R4
vo 2
R3 R4
0 Vx Vx vo ''
R3
R4
vo ''
vo '' (
''
( R4 R3 )
Vx
R3
''
vo ''
R4 R3
R4
)(
)vo 2
R3
R4 R3
R4
(vo 2 vo1 )
R3
vo vo '' vo ' vo
vo
R4
R
vo 2 4 vo1
R3
R3
R4
(vo 2 vo1 )
R3
(2.11)
v1
R2
(vo1 v1 ) R1 R2 (v1 v2 )
vo1 R1 v1 R1 R2 v1 R2 v2
R1
vo1 R1 R2 v1 R2 v2 R1v1
Vox
R2
v2
vo1
vo1 R1 ( R2 R1 )v1 R2 v2
vo1
vo2
vo1 (
vo1 v1 v1 v2 v2 vo 2
R2
R1
R2
( R2 R1 )v1 R2
v2
R1
R1
R2
R
1)v1 2 v2
R1
R1
(2.12)
v1 v2 v2 vo 2
R1
R2
(v1 v2 ) R2 (v2 vo 2 )
v1R2 v2 R2 v2 R1 vo 2 R1
v1R2 v2 R2 v2 R1 vo 2 R1
vo 2 R1 v2 R2 v2 R1 v1R2
vo 2 v2
R2
R
v2 v1 2
R1
R1
vo 2 v2 (
R2
R
1) 2 v1
R1
R1
(2.13)
R2 R2
R4 R2
R2
v2 1 v1 1 v1 v2
R3 R1
R1
R1 R1
R
R
R R
R
vo 4 v2 2 1 2 v1 2 1 v1 2 v2
R3 R1
R1
R1
R1
vo
vo
R4 R2
R2
1 (v2 v1 ) (v2 v1 )
R3 R1
R1
vo
R
R
R4
(v2 v1 ) 2 1 2
R3
R1
R1
vo
2 R2 R1
R4
(v2 v1 )
R3
R1
vo
R4 2 R2
(v2 v1 )
R3 R1
2.4.
R4
R3
R2
R1
+
_
+
_
V1
Vo
V2
1 3
R2
R4
vo 1 . v2
R
R1
1 1
R2
R
vo 1 2 (v2 v1 )
R1
Adicionando-se um resistor
varivel conforme mostrado na figura
R R
Usando a condio: 3 1
R4 R2
, obtm-se:
Rg
R4
R3
R2
R1
+
_
+
_
V1
V2
A 1
2.5.
Vo
R2 2 R2
R1 Rg
Integradores e Diferenciadores.
Rf
Vi
Vo
+
V1 0 0 vo
1
Rf
sC
V1 sCR f vo
vo R f sCV1
vo R f C
dvi
dt
Rf
Vi
C R1
v
_
+
Z1 R1
1
sCR1 1
Z1
sC
sC
Z2 Rf
Vo
Rf
sCR f
V1 Vo
V1
V
V
o o
sCR1 1 Z 2
Z1 Z 2
V1 sCR1 1 sCR1 1
sC
sC
sCR f sCR1
Vo
V1
sCR1 1 sCR1
Rf
Vo
R1
1
V1
1
sCR1
Rf
Em mdulo
Vo
V1
R1
*.
1
1
(2 fCR1 ) 2
Rf
fL
1
frequncia limite.
2 R1C
Rf
R1 .
Em termos de projeto:
R1C T
10 Projeto Prtico.
R f 10 R1
C
Vi
R1
v
Vo
+
Tambm sabemos que Vo
A funo de transferncia:
1 t
V1dt .
R1C 0
Vo Z 2
V1
Z1
1
1
A sC
R1
sCR1 j R1C
Em mdulo: A
1
** .
2 fR1C
Rf
C1
R1
Vi
Vo
+
Z1 R1
Z 2 R f || 1
Rf
sC
Rf
sCR f 1
Rf
sC
sC
sCR f 1
Rf 1
sC
sC
Rf
sCR f 1
Z
O ganho: 2
Z1
R1
Rf
Z2
Z1 sCR1R f R1
Rf
A
Z2
R1
em mdulo:
Z1 sCR f 1
Rf
A
R1
1 (2 fR f C ) 2
fL
1
2 R f C
LISTA DE EXERCCIOS
1. Encontre a expresso para sada em funo das entradas 1, 2 3.
2.
3. Determine
4. Determine
6.
Captulo 3 Imperfeies do
Amplificador
Idealmente verifica-se que Vo 0 caso
V V . Na verdade, uma
diferena nula entre as entradas pode no resultar numa sada zero. Como
ilustrado na Figura abaixo, a caracterstica de transferncia deslocada para a
direita ou para esquerda, ou seja, para Vout 0 , a diferena entre as entradas
deve ser aumentada para certo valor, Vos , chamado tenso de offset ou tenso
de deslocamento.
O que causa esse deslocamento? O circuito interno do Amp Op fica sujeito
a assimetria aleatrias (deslocamentos) durante os processos de fabricao e
encapsulamento.
Por exemplo, os transistores bipolares que existem nas duas entradas do
amp op podem exibir tenses base-emissor ligeiramente diferentes.
Como deslocamentos so aleatrios, e portanto, podem ser positivos ou
negativos, Vos , pode aparecer em qualquer uma das entradas com polaridade
arbitraria.
Ex: O amplificador no-inversor:
Vin
-Vos +
R2
+
_
Vo
R1
Vx
R2Vo
R1 R2
(Vin Vos )
R2
Vo
R1 R2
R R2
Vo 1
(Vin Vos )
R2
R
Vo 1 1 (Vin Vos )
R2
+
_
100
10k
Vx
100
+
_
Vout
10k
10k
Vout 1
(vin 2mV )
100
Vout 101Vin 0,202 202mV
Caso o microfone produza uma tenso DC nula o segundo estgio
amplifica Vx por um fator 100 e, portanto, tenta gerar Vout = 20V.
_
+
3.2.
Proteo de Sada.
Atualmente a maioria dos Amp Op possui proteo interna contra curtocircuito na sada. O fabricante garante que a durao do curto-circuito de sada
pode ser ilimitada ou indeterminada, desde que a capacidade de dissipao
trmica do componente no seja excedida.
3.3.
Essa uma das mais importantes tcnicas de proteo de Amp Op, pois
se a polaridade das tenses de alimentao forem invertidas, quase todos os
componentes internos sero polarizados incorretamente, o que danificaria
irreversivelmente o componente.
A figura abaixo mostra a forma correta de proteger um Amp Op contra
uma provvel inverso de polaridade da fonte de alimentao.
+Vcc
+
-Vcc
3.4.
+Vcc
+
-Vcc
3.5.
Ajuste de OffSet.
Rf
+Vcc
R2
P1
R3
RA
Vo
R2 R4 R1 R f
V
RA R3 offset
Vcc
P1 47 k
Outra forma de reduzir o efeito da tenso de offset (mas no anular), de
uma maneira mais prtica, consiste em colocar um resistor de equalizao no
terminal no-inversor. Esse procedimento aconselhado pelos fabricantes.
R1
Rf
Vi
_
+
Re = R1//Rf
Vo
Re
R1
Rf
_
+
Re = R1//Rf
Vo
Re
Vi
IB1
2
IB2
R2
IB1
R1
O
IB1
VO
IB2
Vo I B1R2
Isso obviamente limita o valor mximo de R2. O mtodo para reduzir esse
efeito consiste em introduzir uma resistncia R3 em srie com o terminal da
entrada no-inversora. Conforme circuito abaixo.
R2
IX
R1
_
Vx
I1
R3
Vx +
IB1
VO
IB2
Vx I B 2 R3
I1
0 Vx I B 2 R3
R1
R1
I1 I x I B 1
I1 I B 1 I x
IB2
I R
R3
I B1 B 2 3 Vo
R1
R2
IB2
IB2
R3
I R V
I B1 B 2 3 o
R1
R2
R2
R3
R V
RRI
RR I
RR I
RV
I B 1 I B 2 3 o 2 3 B 2 1 2 B1 1 3 B 2 1 o
R1
R2 R2
R1R2
R1R2
R1R2
R1R2
R2 R3 I B 2 R1 R2 I B1 R1R3 I B 2 RV
1 o
R2 R3 I B 2
R2 I B1 R3 I B 2 Vo
R1
R
Vo R3 I B 2 R2 3 I B 2 I B1
R1
Considerando I B 2 I B1 I B ,
Vo R3 I B R2
R
R3
I B R2 I B Vo I B R2 R3 1 2
R1
R1
R2
0.
R1
R
R2
R2
R2 R3 1 2 R3
R
R1 R2
R1
1 2
R1
R1
R3
3.6.
R1R2
, R3 R1 R2
R1 R2
I1
R1
Considerando a malha:
I1
0 Vo
R
Vo
Vo Ri1
Vo Ri1
A magnitude do ganho tambm chamada de sensibilidade de um
conversor, porque representa a relao entre a tenso de sada e a corrente de
entrada.
Por exemplo, para uma sensibilidade de 1V mA , necessrio
para uma sensibilidade de 1V
R 1k ,
A , necessrio um resistor de 1M .
I1
_
+
I1
0 V1
R
I1
R1
I2
R2 I3
Vo