Anda di halaman 1dari 6

Instituto Leonardo Bravo Plantel Centro

Equipo:
Snchez Guzmn Diego Antonio
Gmez Hernndez Jos Antonio
Hernndez Rodrguez Luis Antonio
Jorge Ivan len Jimnez

Rafael Canto Gallo

Tecnologa Digital

1101

Tarea 2 Departamental 2

Ciclo escolar 2016-2017

Sumador medio. En este ejemplo las entradas son A y B, y la salida S


corresponde a la suma,
Cout es el acarreo de salida. En la figura se muestra el
smbolo lgico de un sumador medio
Es un circuito combi nacional que realiza la
suma de dos bits de informacin.

FUNCION
El bit de suma S es 1, slo si las entradas A y B son diferentes. El bit de acarreo
es 0 a no ser que ambas entradas sean 1. La salida S puede expresarse mediante
la compuerta lgica OR Exclusiva.

Estas funciones las podemos representar en una tabla de la verdad, en esta tabla
A es representada por X, y B por Y:

La salida obtenida a partir de la tabla de la verdad es:

El circuito lgico del sumador medio es el que se muestra en la siguiente figura:

MEDIO SUMADOR

VENTAJAS
Se pueden simplificar las operaciones booleanas
DESVENTAJAS
Se pueden complicar las expresiones algebraicas.
Se pueden olvidar los pasos u operaciones

SUMADOR
En electrnica un sumador es un circuito lgico que calcula la operacin suma.
En los computadores modernos se encuentra en lo que se denomina Unidad
aritmtico lgica (ALU). Generalmente realizan las operaciones aritmticas en
cdigo binario decimal o BCD exceso 3, por regla general los sumadores
emplean el sistema binario.
En los casos en los que se est empleando un complemento a dos para
representar nmeros negativos el sumador se convertir en un sumador-restador
Las entradas son A,B, Cin que son las entradas de bits A y B, y Cin es la entrada
de acarreo. Por otra parte, la salida es S y Cout es la salida de acarreo.
En la siguiente tabla muestra los resultados de este circuito.
Entrada

0
0
0
0
1
1
1
1

0
0
1
1
0
0
1
1

Salida

0
1
0
1
0
1
0
1

0
0
0
1
0
1
1
1

0
1
1
0
1
0
0
1

Un anlisis de esta tabla de verdad y el uso de Mapas de Karnaugh nos lleva a las
siguientes expresiones para C1 y S.

Con lo cual la implementacin del sumador completo es como se muestra en la

siguiente figura:

RESTADOR MEDIO
Restador medio. En este ejemplo las entradas son A y B, A corresponde al
minuendo y B al sustraendo. La salida D es la diferencia y P al prstamo de salida
FUNCIN
Al estar presente dos entradas en el restador medio tenemos cuatro
combinaciones posibles a la entrada. Si A>B tenemos tres de las cuatro
combinaciones (0-0=0, 1-0=1, 1-1=0). El resultado es el bit de diferencia D. Si A<B
se tiene la combinacin que falta (0-1=1) y es necesario prestar un 1 de la
siguiente posicin significativa de la izquierda.
El prstamo agrega 2 al bit del minuendo de manera similar cuando en el sistema
decimal se agrega 10 al dgito del minuendo. Esto lo podemos comprobar en la
tabla de la verdad.

La salida P
Est dada por la suma de productos de los trminos presentes en el rengln 2 de
la tabla de verdad:

La salida D
Coincide con la funcin de la compuerta lgica OR- Exclusiva, su estado lgico
ser 1 s y solo s una de sus entradas es 1 y se puede expresar de la siguiente
forma:

Circuito lgico del restador medio

RESTADOR
En la diferencia, cada bit del sustraendo se resta de su correspondiente bit del
minuendo para formar el bit de la diferencia. El prstamo ocurre cuando el bit del
minuendo es menor al bit del sustraendo, de tal forma que se presta un 1 de la
siguiente posicin significativa.

Anda mungkin juga menyukai