Anda di halaman 1dari 3

Vergara Nasser, Zamora Mario, Arrieta Duban

MUESTREO Y RETENCIN

ResumenEn el presente informe se realizacin la construccin


de un circuito de muestreo y retencin, que bsicamente consta de
una seal sinusoidal en la entrada que es retenida por una seal de
muestreo que contiene una mayor frecuencia que la seal
trasmitida en la entrada. Primero se realiz un montaje de un
circuito astable con el integrado LM555, en el cual se plasmaron
una serie de parmetros, para controlar la frecuencia de una onda
cuadrada que genera en su configuracin. Esta onda cuadrada es
tomada como una seal de muestreo en el circuito.

Dado el circuito de la figura se observa un transistor

Palabras claves

Muestreo y retencin

Seal de pulso cuadrada

Frecuencia

MOSFET que en este caso opera en conmutacin es decir que


acta en base como un interruptor que abre y cierra a una
determinada alta frecuencia dependiendo de la seal que se
desea muestrear en la entrada.
FIG. 1. Circuito de muestreo y retencin

I.

INTRODUCCIN
2.

Un circuito de muestreo y retencin es utilizado para realizar


el muestreo de una seal analgica en un instante dado y
mantener el valor de la muestra durante tanto tiempo sea
necesario. Los instantes de muestreo del tiempo de retencin
estn determinados por una seal lgica de control, y el
intervalo de retencin depende de la aplicacin a la que se
destine el circuito.

Para comprobar el funcionamiento de este circuito se


mont el circuito de la figura N1 en una protoboard
y se verifico el muestreo de la seal de entrada y de
salida por medio de un instrumento de medicin de
seales elctricas (Osciloscopio. En la figura N2 se
muestra lo que se debe obtener en la salida de un
circuito de muestreo y retencin.

En los circuitos de muestreo y retencin se utiliza un


condensados para mantener la tensin de muestra y el
MOSFET acta como un interruptor donde la compuerta se
recibe la seal de muestreo que es trasmitida por un lm555 en
modo astable y la seal muestreada se toma de la fuente del
transistor MOSFET.

II. DESARROLLO METODOLGICO


FIG. 2. Seal

1.

Se procedi a realizar la implementacin de un


circuito bsico de muestreo y retencin, el cual se
presenta en la siguiente figura.

de muestreo a la salida

La

forma de onda en la figura N2, es la seal muestreada en


la salida que contiene la forma de onda de la seal de entrada
en la cual si se tiene una frecuencia mucho mayor se obtiene
una mejor forma de la seal inducida en la entrada, tomando
en este un nmero mayor de muestras en la salida.
Visto el circuito anterior si no se tiene para generar una seal
de pulso, se puede con los puntos siguientes se implement un
circuito para obtener la seal de pulso cuadrado.
3.

Dada la necesidad de obtener una seal de muestreo


para la realizacin del circuito, se utiliz un circuito

que genera una seal de pulso cuadrada en el cual


puede ser controlada su frecuencia. Este circuito es
formado por un circuito integrado LM555 en modo
ASTABLE que se muestra en la siguiente figura.

FIG. 3. Circuito

5.

Utilizando el mtodo de planchado por trasfusin de


calor se pas el circuito impreso ya en papel
propalcote a la baquelita.

6.

Para finalizar al tener el circuito impreso en la


baquela se procedi a realizar las respectivas
perforaciones que correspondan a cada componente
en el circuito. Luego al ubicar correctamente los
dispositivos con su respectiva polaridad en la
baquelita preparada, se sold cada uno de los
componentes a ella como se muestra en la figura
siguiente.

del LM555 en entado Astable.

FIG. 4. Salida

del Circuito

Para determinar la frecuencia de este circuito se debe


configurar de manera correcta el valor que toman las
resistencias R1, R2 y el condensador C1 en el cual estos
componentes controlan la frecuencia que se genera en la salida
de este circuito como se muestra en la figura N4, para
calcular dicha frecuencia por mtodos matemticos se tiene
que:
FIG. 7. CIRCUITO MONTADO

4.

Al comprobar que la forma de onda de muestreo del


circuito era la deseada, se procedi a realizar el
circuito esquemtico para as poder implementarlo de
manera ms profesional en una plaqueta o baquelita.
Como se muestra en la siguiente figura.

FIG. 5 Circuito

esquemtico de Muestreo y Retencin con el


LM555

III.

RESULTADOS Y CONCLUSIONES

Desarrolle aqu el anlisis exhaustivo de los resultados


obtenidos en la prctica y saque sus conclusiones.

REFERENCIAS BIBLIOGRFICAS
[1]
[2]

T. Skvarenina. The Power Electronics Handbook. Florida: Ed.


CRC Press, 2002, pp. 283.
R.H. Baker and L.H. Bennister. Electric power converter. U.S.
Patent 3 867 643, February, 1975.

[3]

R. H. Baker. High-Voltage Converter Circuit. U.S. Patent 0 420 3


151, May 1980.

Anda mungkin juga menyukai