Anda di halaman 1dari 2

AKADEMI PERKERETAAPIAN INDONESIA

PROGRAM STUDI MANAJEMEN TRANSPORTASI PERKERETAAPIAN


SATUAN ACARA PERKULIAHAN (SAP)

Mata kuliah
Kode
Semester
SKS
Waktu Pertemuan
Pertemuan keA.

: Persinyalan Elektrik I
:
: IV
: 3 sks
: 5 x 50 menit
: 11 (Sebelas)

Capaian Pembelajaran

1. Umum

2. Khusus

Mahasiswa memahami mengenai peralatan persinyalan VPI Vital


Processor Interlocking bagian dalam
Mahasiswa mengetahui dan memahami Peralatan Modul
Non Vital input
Mahasiswa mengetahui dan memahami Peralatan Modul
Non Vital output
Mahasiswa mengetahui dan memahami Modul CSEX1
dan 2
Mahasiswa mengetahui dan memahami Modul CPU/PD

B. Indikator Capaian Pembelajaran

1. Mahasiswa dapat menyebutkan dan menjelaskan proses kerja Modul Non Vital
input (NVI)
2. Mahasiswa dapat menyebutkan dan menjelaskan proses kerja Modul Non Vital
output (NVO)
3. Mahasiswa dapat menyebutkan dan menjelaskan proses kerja Modul CSEX
(Code system Emulated Extended)
4. Mahasiswa dapat menyebutkan dan menjelaskan proses kerja Modul CPU/PD
(Central Processing Unit/ Polynomial Devider)
C. Materi Ajar

Pokok Bahasan: Peralatan persinyalan Solid State Interlocking


Sub Pokok Bahasan :
1. Sistem persinyalan Solid State Interlocking bagian luar
2. Sistem Modul Non Vital input
3. Sistem Modul Non Vital output
4. Sistem Modul CSEX1 dan 2
5. Sistem Modul CPU/PD
D. Skenario Pembelajaran
Kegiatan
Pendahulua
n
Kegiatan Inti

Uraian Kegiatan Pembelajaran

Pengenalan
Absensi
Doa
Sistem Modul Non Vital input
Sistem Modul Non Vital

Metode dan Media


Pembelajaran
Ceramah

Ceramah
Diskusi

Estimasi
Waktu
8 menit

232 menit

Kegiatan

Penutup dan
tindak lanjut

Metode dan Media


Pembelajaran

Uraian Kegiatan Pembelajaran

output
Sistem Modul CSEX1 dan 2
Sistem Modul CPU/PD
Ulasan materi
Latihan
Penutup
doa

Ceramah
Berlatih mandiri

E. Penilaian : Kuis, Ujian Tengah Semester dan Ujian Akhir Semester


F. Referensi :
a. Basic Railway Signalling, Signet Solution 2015
b. Modul Vital Processor Interlocking

Estimasi
Waktu

10 menit