Anda di halaman 1dari 8

ESCUELA SUPERIOR POLITCNICA DE CHIMBORAZO

FACULTAD DE INFORMTICA Y ELECTRNICA


INGENIERA ELECTRNICA EN CONTROL Y REDES
INDUSTRIALES
ELECTRNICA DE POTENCIA II
TRABAJO N 03
TEMA:
DISEO Y SIMULACIN DE CONVERSORES DC-DC CON
ACOPLAMIENTO MAGNTICO
ESTUDIANTES:
Henry Lema 401
Pal Martnez 479
Martha Pillajo 733
Diego Navarrete 734
Stalin Maldonado 246325
SEMESTRE:
ABRIL 2016 - AGOSTO 2016
FECHA: 2016-07-10
CONVERTIDOR DC DC FLYBACK

TOPOLOGA CIRCUITAL:

Los valores empleados para el circuito son:

V s=12 [ V ]

75
D=
100

Lm=200 [ H ]

C=50 [ F ]

N 1=1

N 2=1

R=10 [ ]

f =20 kHz

CDIGO FUENTE MODELADO DEL CIRCUITO:

Luego de haber establecido los valores anteriores los ingresamos en el modelo a simular para
obtenido mediante la topologa circuital y sus elementos dinmicos.
%% SIMULACIN DEL COMPORTAMIENTO DE UNA FUENTE DC-DC CON CONVERTIDOR FLYBACK
close all;
clear all;
clc;

format long
%%
%%Datos de los componentes del circuito a simular

Vs=12; %%Voltaje de entrada


Lm=200E-6*10; %%Inductancia de magnetizacion
C=50E-6; %%Valor del Capacitor
R=10; %%Valor de la Resistencia
N1=1; %%Nmero de espiras del primario
N2=1; %%Nmero de espiras del secundario
D=75/100; %%Ciclo til de la fuente (porcentaje)

f=20e3; %%Frecuencia
t=[0:1/f/36000:1/f*500]; %%Vector de datos de t
senial1=sin(2*pi*f*t); %%Seal 1
figure;
plot(t,senial1);
axis([0 1/f -1 1])
title('Seal Senoidal')

senial2=sign(senial1);
figure;
plot(t,senial2);
title('Seal Signo en Funcion a Seal Senoidal')
axis([0 1/f -1 1])

G_int=tf(1,[1 0]); %%Creamos integrador puro


senial3=lsim(G_int,senial2,t)/(1/2*1/f);
figure;
plot(t,senial3);
title('Seal para generar la seal de duty cicle')
axis([0 1/f*5 -1 1]);

senial4=D>senial3; %%Creamos duty cycle


figure;
plot(t,senial4);
axis([0 1/f*5 -0.1 1.1]);
title('Seal de Duty Cycle')
grid on;

%Datos para trabajar con espacio de estados


x1=0;
x2=0;
ILM=[];
VC=[];
TIEMPO=[];

for k=1:length(t)
if senial4(k)>0.5
dx1=-x1/(R*C);
dx2=Vs/Lm;
else
dx1=x2*N1/N2*1/C-x1*1/(R*C);
dx2=-x1*N1/N2*1/Lm;
end
%Asignamos valor de los estados para ser almacenados
Vo=x1;
ILm=x2;

%Tomamos datos para crear la grfica resultante (cada 6000 datos)


if mod(k,6000)==0
ILM=[ILM; ILm];
VC=[VC; Vo];
TIEMPO=[TIEMPO; t(k)];
end
%Actualizamos los estados
x1=x1+t(2)*dx1;
x2=x2+t(2)*dx2;
end

%Grfica corriente que atraviesa la Inductancia Lm (de magnetizacin)


figure;
plot(TIEMPO,ILM);
grid on;
title('Corriente ILm: En la inductancia de magnetizacion');

%Grfica voltaje de salida del circuito


figure;
plot(TIEMPO,VC);
grid on;
title('Tension de salida');

GRFICAS DE RESULTADOS:

Seal Senoidal Generada

Seal Signo en Funcin de Seal Senoidal


Seal Triangular para Generar Duty Cycle

Seal Cuadrada de Activacin


Seal de Corriente presente en la Inductancia de Magnetizacin

Seal de Tensin presente en la Salida


CONCLUSIONES:

Luego de la realizacin de la presente tarea, podemos concluir:

El uso del anlisis por estados simplifica de gran manera la resolucin de problemas de
diseo de este tipo, y a la vez nos permite simular la respuesta de los mismos frente a
distintos escenarios de funcionamiento.
En este tipo de diseos dependiendo de la prioridad que se d al momento de
implementar ya sea al diseo, al tamao, al aspecto econmico e incluso esttico del
conversor intervendrn en la realizacin del mismo; y por tanto, en ocasiones resultar
ms conveniente la implementacin de un controlador en lugar de incrementar los valores
de los componentes de los circuitos.
El conversor del tipo flyback en su forma ideal presenta una forma de crecimiento casi
tendiendo hasta el infinito para valores muy altos de D, sin embargo, en la vida real se
produce un efecto en el cual alcanzado un valor de D, la salida del sistema comienza a
decaer.

RECOMENDACIONES:

Luego de la realizacin de la presente tarea, se puede recomendar que:

Se realicen las correspondientes evaluaciones del diseo antes de hacerlo funcionar, ya


que podemos estar dejando de lado alguna consideracin importante, tal como los sobre
picos que se pueden presentar a la salida de los mismos; y en caso de usar equipos o
cargas demasiado sensibles, pueden verse averiados.
Dentro del proceso de diseo vienen tanto las consideraciones envueltas en el diseo
electrnico y en la parte del control de este tipo de sistemas de conversin; por lo que es
importante que no olvidemos que los dos caminan de la mano y no es correcto el
considerar como suficiente nicamente la realizacin del diseo electrnico sino tambin
la parte del diseo de la seccin del control.
No debemos olvidar que los clculos son realizados bajo consideraciones estrictamente
ideales y debido a las mismas tenemos excelentes respuestas y as mismo no se producen
prdidas de ningn tipo; sin embargo, en la vida real se introducen las mismas ya sea
debido a la calidad de los componentes, a las exigencias de trabajo o al deterioro de los
componentes por el paso del tiempo.

BIBLIOGRAFA:

1. HART W, Daniel. 2001. Electrnica de Potencia. PEARSON EDUCACIN, S.A. . Madrid


Pg: 201-227. Revisado el 01 de Junio de 2016.

2. (N.A). (N.A). Convertidores Conmutados CC. Topologas Bsicas con un solo interruptor
sin aislamiento galvnico. Revisado el 01 de Junio de 2016. Disponible en:
http://www.gte.us.es/~leopoldo/Store/tsp_14.pdf

3. VALDERRAMA, Freddy. MORENO, Henry. VEGA, Hctor. 2011. Anlisis, simulacin y


control de un convertidor de potencia DCDC tipo boost. Revisado el 01 de Junio de
2016. Disponible en: https://dialnet.unirioja.es/descarga/articulo/5038442.pdf

4. GONZLEZ VALENCIA, Maricela. ALZATE GMEZ, Alfonso. 2009. Diseo esttico de un


convertidor DC/DC reductor-elevador bidireccional. Revisado el 01 de Junio de 2016.
Disponible en: https://dialnet.unirioja.es/descarga/articulo/3647019.pdf