Disusun Oleh :
Ahmad Fakhihan
Assholih
( 1650224100 2)
A. TUJUAN PERCOBAAN
1. Memahami kerja rangkaian Latch yang tersusun dari gerbang NAND.
2. Memahami kerja rangkaian Latch yang tersusun dari gerbang NOR
B. PENDAHULUAN
1. NAND GATE LATCH
Rangkaian dasar Flip-Flop dapat disusun dari dua buah NAND gate atau NOR
gate. Apabila disusun dari NAND gate, disebut dengan NAND gate latch atau secara
sederhana disebut latch, seperti ditunjukkan pada gambar 7.1 (a). Dua buah NAND gate
disilangkan antara output NAND gate-1 dihubungkan dengan salah satu input NAND
gate-2, dan sebaliknya. Output gate (output latch) diberi nama Q dan Q. Pada kondisi
normal kedua output tersebut saling berlawanan. Input latch diberi nama SET dan
RESET.
SET
Q
S Q
R
Q'
RESET
(a) (b)
Tabel kebenaran
Set Keluaran FF
Reset
1 1 Q (tak berubah)
0 1 Q = 1; Q = 0
1 0 Q = 0; Q = 1
0 0 Tak Tentu
SET
Q'
RESET Q
Tabel kebenaran
Set Keluaran FF
Reset
0 0 Q (tak berubah)
1 0 Q = 1; Q = 0
0 1 Q = 0; Q = 1
1 1 Tak Tentu
D. LANGKAH PERCOBAAN
1. Buatlah rangkaian seperti pada gambar 7.1
2. Berilah input Set (S) dan Reset (R) dengan menggunakan input logic pada digital
trainer.
3. Amati dan catat logika Q dan Q untuk setiap perubahan input.
4. Catat hasilnya pada table percobaan
5. Ulangi langkah 1-4 untuk gambar 7.2
E. DATA
Terlampir
F. Analisa Data
Pada rangkaian NAND Latch mempunyai Output gate (output latch) diberi nama Q dan
Q. Nor Lacth: Dua buah NOR gate yang saling disilangkan ke output masing-masing
dikenal sebagai NOR gate latch, dengan dua buah output Q dan Q yang saling
berlawanan serta dua buah input SET dan RESET. Selain itu, pada NAND Latch, jika
semua input berlogika 0 maka output memory tak tentu, dan pada NOR Latch jika input 1
maka outputnya tak tentu.
NAND Latch, jika semua input berlogika 0 maka output memory tak tentu, dan pada
NOR Latch jika input 1 maka outputnya tak tentu.
H. Kesimpulan
Pada rangkaian NAND Latch, yaitu 2 buah rangkaian NAND gate yang disilangkan
antara output NAND(1) yang dihubungkan dengan salah satu input NAND(2), dan
sebaliknya. Output gate (output latch) diberi nama Q dan Q. Nor Lacth: Dua buah NOR
gate yang saling disilangkan dikenal sebagai NOR gate latch, dengan dua buah output Q
dan Q yang saling berlawanan serta dua buah input SET dan RESET. Selain itu, pada
NAND Latch, jika semua input berlogika 0 maka output memory dan jika semua input 1,
maka outputnya tak tentu. Jika pada NOR Latch, jika semua input berlogic 0 maka output
akan berlogic tak tentu dan jika semua 1 maka akan berlogic memory.