X INFORME PREPARATORIO
CIRCUITOS ELECTRNICOS
PRCTICA N: 4
REALIZADO POR:
Csar Puga
Dayana Vsquez
GRUPO: 4 SUBGRUPO: 3
Semestre: AOFebrero
MES DIA
Junio
RECIBIDO POR:________________________________________________
SANCIN: ____________________________________________________
SEMESTRE 2015-B
Prctica 4
OBJETIVO:
INFORME:
En la segunda etapa, se aument en serie junto a RE12 una resistencia pequea de 30 ohmios,
ya que al momento de observar las seales en el osciloscopio, exista un pequeo recorte en la
seal de salida, y al hacer esto la seal dej de recortarse; ya que RE12 necesitaba un pequeo
aumento para evitar dicho recorte.
2. En un cuadro presentar las mediciones AC y DC realizadas en la prctica y los valores
tericos calculados en el trabajo preparatorio. Obtener los porcentajes de error y
justificarlos.
Los errores altos, como se puede observar en la tabla anterior, son debido a que se manipul el
circuito, cambiando RE12 para poder evitar un recorte en la seal de salida. Tambin se debe a
una mala manipulacin de los dispositivos, y/o a fallas de los mismos, estas fallas pueden ser
por el uso continuo de estos aparatos, lo que lleva a sobrecalentamiento y por ende existirn
errores de medicin. Otra posible causa es, que al momento de disear, se toman valores de
resistencias y capacitancias comerciales y con rangos de tolerancias lo que hace que los valores
diseados sean distintos a los medidos.
Ganacia Total
TERICO
A vT = A v1A v2=45.75=23
PRCTICO
A vT = A v1A v2=4.365.55=24.2
%E=|2324.2
23 |
100
%E=5.22
Ganancia Etapa1
TERICO
Rc1 Rl 1 2.85
A v1= =
1 + R E11 17.43+680
A v1=4.09 4
PRCTICO
V op 1 1.1 V
A v1= =
V 1 252 mV
A v1=4.36
%E= |44.36
4 |
100
%E=9
Ganacia Etapa 2
TERICO
A v2=5.76 5.75
PRCTICO
V op 2 6.1 V
A v2= =
V 2 1.1 V
A v2=5.55
%E= |5.755.55
5.75 |
100
%E=3.4
Los errores obtenidos durante la prctica es debido a que las medidas de los elementos, las
reales, no son exactas y nosotros no sabemos con cunta variacin vamos a trabajar, por lo que
al realizar el diseo slo generalizamos los parmetros y normalizamos resistencias a valores
que son, a nuestro conocimiento, las ms aptas para utilizar en el diseo. Es decir que nosotros
hacemos los clculos tericamente con valores comerciales de resistencias, sin embargo stas
pueden variar por el material usado en su elaboracin, lo mismo ocurre con los transistores y
dems elementos que usamos durante la prctica.
Las ganancias se vieron alteradas ya que en la prctica existen perdidas, y al realizar el recalculo
de la ganancia y de los voltajes se obtuvo un error apreciable, pero estos errores estn en el
marco de lo que se esperaba, ya que no existieron cambios importantes.
Los amplificadores multietapa tiene la ventaja de obtener una ganancia de voltaje alta es por
ello que se tiene varios usos en circuitos electrnicos de acuerdo a las caractersticas del
acoplamiento
Acoplamiento Directo
Acoplamiento Capacitivo
Acoplamiento ptico
Emisores de luz
Aislador de seales
CONCLUSIONES:
Jorge Portilla
El diseo multietapa nos da ventajas muy importantes como son: ganancias altas de
voltajes e impedancias altas de entrada con esto se logra tener un circuito que cumple
con dos condiciones que antes en diseo de una sola etapa no se poda conseguir.
Csar Puga
El desfas desaparece en este diseo ya que se pudo observar que el primer emisor
comn desfasa la seal de entrada mientras el segundo al producir otro desfase la
onda se iguala a la entrada.
Este diseo se pudo comprobar que sirve para amplificar la seal ya que el capacitor
anula los componentes cc y amplifica la seal ac.
En los circuitos multietapa por lo general se usan dos circuitos en emisor comn para
obtener una ganancia de voltaje mucho mayor a la que se podra mediante un diseo
que conste con una sola etapa.
Dayana Vsquez
BIBLIOGRAFA:
Notas de clase del Ing. Carlos Llugsi, Circuitos Electrnicos, Escuela Politcnica
Nacional, 2015-B
http://tareaescolar.co/tareaescolar/electronica/AMPLIFICADORES%20MULTIETAPA.htm