SUSCRIBIR (HTTPS://WWW.PUBSERVICE.COM/SUBNEW1.ASPX?PC=NV)
(HTTP://WWW.NUTSVOLTS.COM/SEARCH) (HTTPS://WWW.FACEBOOK.COM/PAGES/NUTSVOLTS-MAGAZINE/76329669411)
(HTTPS://TWITTER.COM/NUTSVOLTS) (HTTPS://WWW.YOUTUBE.COM/CHANNEL/UCYAA34QJP7MIQPIHAX_H_3G?NOHTML5=FALSE)
(HTTP://WWW.NUTSVOLTS.COM/)
(http://adserver.tandlpublications.com/nutsvolts/www/delivery/ck.php?
oaparams=2__bannerid=461__zoneid=48__cb=debcb0b24b__oadest=http%3A%2F%2Fwww.microchip.com%2FGigEpack9031)
NUTS & VOLTS MAGAZINE (JUNIO DE 2000)
La mayora de los JFET son de canal n (en lugar de p-canal) dispositivos. Dos de los JFET
de canal n ms antiguos y ms conocidos son el 2N3819 y la MPF102, que normalmente se
encuentra en paquetes de plstico TO92 con las conexiones mostradas en la Figura 1 ; La
Figura 2 se enumeran las caractersticas bsicas de estos dos dispositivos.
El artculo de este mes examina la informacin de uso bsica y las aplicaciones de JFET. (/uploads/wygwam/NV_0600_Marston_Fig1.jpg)
Figura 1. Esquema de conexiones y el 2N3819 y MPF102
Todos los circuitos prcticos que se muestran aqu se han diseado espec camente
JFET.
alrededor del 2N3819, pero funcionarn igual de bien cuando se utiliza el MPF102.
Parmetro 2N3918MPF102
sistema de 'auto-polarizacin' mostrada en la Figura 3 , en la que la puerta est conectada a I GSS max (= corriente de fuga puerta a 25 C) 2NA 2NA
P T max (= max. Disipacin de potencia, en el
tierra a travs de Rg, y cualquier corriente que uye en Rs acciona la fuente relativa positiva aire libre) 200mW 310 MW
a la puerta, generando as la polarizacin inversa. Figura 2. Caractersticas bsicas de la 2N3819 y MPF102
JFET de canal n.
Supongamos que un I D de 1 mA se quiere, y que un V GS se necesita sesgo de -2V2 para establecer esta
condicin; el sesgo correcta obviamente puede obtenerse dando Rs un valor de 2k2; si D tiende a caer
por alguna razn, V GS , naturalmente, cae tambin, y por lo tanto hace que d aumentar y el contador de
cambio original; el sesgo es por lo tanto la auto-regulacin a travs de la retroalimentacin negativa.
En la prctica, la V GS valor necesario para con gurar un dado que D vara ampliamente entre JFET
individuales, y la nica manera segura de conseguir un I precisa D valor en este sistema es hacer Rs una
resistencia variable; el sistema es, sin embargo, lo su cientemente precisa para muchas aplicaciones, y (/uploads/wygwam/NV_0600_Marston_ g3.jpg)
Figura 3. Bsica JFET sistema de 'auto-
es el ms ampliamente utilizado de los tres mtodos de desviacin.
polarizacin'.
Una forma ms precisa de sesgar el JFET es a travs del sistema 'compensar' de la Figura 4 (a) , en el
que el divisor R1-R2 se aplica un sesgo positivo jo a la puerta a travs de Rg, y el voltaje de la fuente es
igual a esta tensin de menos V GS . Si el voltaje de puerta es grande en relacin con V GS , I iD se
http://www.nutsvolts.com/magazine/article/fet_principles_and_circuits_part_2 1/7
4/7/2017 Principios FET Y Circuitos - Parte 2 - Nuts & Volts - Revista para la electrnica del aficionado
establece principalmente por Rs y no se ve in uenciada en gran medida por V GS variaciones. Por tanto,
este sistema permite que D valores de programacin con una buena precisin y sin necesidad de
seleccin de los componentes individuales. Resultados similares se pueden obtener conectando a tierra
la puerta y teniendo la parte inferior de Rs a una gran tensin negativa, como en la Figura 4 (b) .
La Figura 6 muestra un sencillo auto-polarizacin (a travs de RV1) seguidor de fuente; RV1 se utiliza para establecer un quiescente R2 volt-gota de
5V6. Ganancia de voltaje real de entrada a la salida del circuito es 0,95. Un grado de bootstrapping se aplica a R3 y aumenta su impedancia
efectiva; impedancia de entrada real del circuito es 10M derivada por 10pF, es decir, es 10M a frecuencias muy bajas, cayendo a 1M0 a
aproximadamente 16 kHz y 100k a 160kHz, etc.
La Figura 7 muestra un seguidor de fuente con polarizacin puerta offset. Ganancia total de voltaje es aproximadamente 0,95. C2 es un
condensador de bootstrapping y eleva la impedancia de entrada a 44M, derivada por 10pF.
La Figura 8 muestra un hbrido (JFET plus bipolar) seguidor de fuente. De desviacin Offset se aplica a
travs de R1-R2, y de corriente constante actos generador Q2 como una carga de fuente de muy alta
impedancia, dando el circuito una ganancia global de tensin de 0,99. Bootstraps C2 impedancia efectiva
de R3 hasta 1000M, que es derivada por la impedancia de la puerta del JFET; la impedancia de entrada
del circuito completo es 500M, derivada por 10pF.
Nota entonces si el alto valor e caz de la impedancia de entrada de este circuito es que se mantenga, la
salida o bien debe ser llevado a cargas externas a travs de una etapa de emisor adicional seguidor (/uploads/wygwam/NV_0600_Marston_ g8.jpg)
(como se muestra punteada en el diagrama) o debe tomarse slo a bastante alta impedancia cargas. FIGURA 8. hbrido seguidor de fuente. Zin =
500M.
http://www.nutsvolts.com/magazine/article/fet_principles_and_circuits_part_2 2/7
4/7/2017 Principios FET Y Circuitos - Parte 2 - Nuts & Volts - Revista para la electrnica del aficionado
FIGURA 9. simple auto-polarizacin del FIGURA 10. ampli cador de auriculares simple.
ampli cador de fuente comn.
La Figura 10 muestra un simple ampli cador de auriculares de auto-polarizacin que se puede utilizar con impedancias de auriculares de 1K0 o
mayor. Se ha incorporado un control de volumen (RV1), tiene una impedancia de entrada de 2M2, y se puede utilizar cualquiera de suministro en el
9V a 18V gama.
(/uploads/wygwam/NV_0600_Marston_Fig11.jpg)(/uploads/wygwam/NV_0600_Marston_ g12.jpg)
FIGURA 11. De uso general add-on pre- FIGURA ampli cador 12.-fuente comn con
ampli cador. polarizacin puerta offset.
La Figura 11 muestra una autopolarizado add-on pre-ampli cador que da una ganancia de tensin en
exceso de 20 dB, tiene un ancho de banda que se extiende ms all de 100 kHz, y tiene una impedancia
de entrada de 2M2. Puede ser utilizado con cualquier ampli cador que puede proporcionar una fuente
de alimentacin de 9V a 18V.
JFET ampli cadores de fuente comn puede - cuando se necesita una precisin muy alta de empuje -
ser diseados utilizando ya sea la 'compensar' o 'corriente constante' de desviacin tcnica. Las guras
12 y 13 muestran los circuitos de estos tipos. Tenga en cuenta que el circuito de 'compensar' de la
(/uploads/wygwam/NV_0600_Marston_ g13.jpg)
Figura 1 2 se puede utilizar con suministros en el 16V a 20V gama solamente, mientras que el circuito
Figura 13. 'hbridos' ampli cador de fuente
hbrido de la Figura 13 puede ser utilizado con cualquier alimentacin en la gama de 12V a 20V. Ambos comn.
circuitos dan una ganancia de voltaje de 21dB, un ancho de banda de 3 dB de 15 Hz a 250 kHz y una
impedancia de entrada de 2M2.
DC VOLTMETROS
La Figura 14 muestra un JFET utilizado para hacer una muy simple y bsica voltmetro de CC de tres gama con una sensibilidad FSD mximo de
0,5 V y una impedancia de entrada de 11M1. Aqu, R6-RV2 y R7 forman un divisor de potencial a travs de la alimentacin de 12 V y - si la unin R7-
RV2 se utiliza como punto de tensin cero del circuito - establece la parte superior de R6 a + 8V y la parte inferior de R7 en -4V. Q1 se utiliza como
un seguidor de fuente, con su puerta conectada a tierra a travs de la red R1 a R4 y se compensa sesgada por teniendo su fuente a -4V travs de
R5; que consume alrededor de 1 mA de corriente de drenaje.
En la Figura 14 , R6-RV2 y Q1-R5 actan como una red de puente de Wheatstone, y RV2 se ajusta de
manera que el puente est equilibrado y cero la corriente uye en el metro, en ausencia de una
tensin de entrada en la puerta de Q1. Cualquier tensin aplicada a la puerta de Q1 a continuacin
conduce el puente fuera de equilibrio por una cantidad proporcional, que se puede leer directamente
en el medidor.
R1 a R3 forman una red multiplicador rango que - cuando RV1 se ajusta correctamente - da FSD
oscila de 0,5 V, 5 V, y 50V. R4 protege la puerta de Q1 contra daos si el voltaje de entrada excesiva se (/uploads/wygwam/NV_0600_Marston_ g14.jpg)
aplica al circuito. Figura 14. simple de tres gama DC voltmetro.
Para utilizar la Figura 14 de circuito, primero RV2 ajuste para dar lectura de cero metros en ausencia de una tensin de entrada, y luego conectar un
precisa 0,5 V CC a la entrada y recortar RV1 para dar una lectura del medidor a gran escala precisa. Repita estos ajustes hasta que se obtienen
lecturas cero constante y a escala real; la unidad est entonces listo para su uso.
En la prctica, esta muy simple circuito tiende a desviarse con se necesitan variaciones de
tensin de alimentacin y la temperatura, y el recorte bastante frecuente del control cero. Drift
puede reducirse en gran medida mediante el uso de un suministro de 12 V zener-estabilizado.
La Figura 15 muestra una versin de baja deriva mejorada del voltmetro JFET. Q1 y Q2 estn
conectados como un ampli cador diferencial, por lo que cualquier desviacin que ocurre en un
lado del circuito es contrarrestado automticamente por una deriva similar en el otro lado, y se
obtiene una buena estabilidad. El circuito utiliza el principio de 'puente', con la formacin de Q1-R5
(/uploads/wygwam/NV_0600_Marston_ g15.jpg)
http://www.nutsvolts.com/magazine/article/fet_principles_and_circuits_part_2 3/7
4/7/2017 Principios FET Y Circuitos - Parte 2 - Nuts & Volts - Revista para la electrnica del aficionado
un lado del puente y Q2-R6 que forma el otro. Q1 y Q2 debe ser idealmente un par emparejado de Figura 15. baja deriva de tres gama DC voltmetro.
JFET, con valores IDSS emparejados dentro del 10%. El circuito est con gurado de la misma manera que la de la Figura 14 .
Con los valores mostrados, los ciclos de circuito a una velocidad de una vez por 20 segundos, es decir,
a una frecuencia de 0,05 Hz; botn de inicio S1 debe mantenerse cerrado durante al menos un segundo
para iniciar la accin astable. (/uploads/wygwam/NV_0600_Marston_Fig16.jpg)
Figura 16. VLF multivibrador astable.
La Figura 17 muestra - en forma bsica - cmo un JFET y un op-amp 741 se pueden utilizar para hacer
un ampli cador / atenuador controlado por voltaje. El op-amp se utiliza en el modo de inversin, con su
ganancia de tensin establecido por la relacin R2 / R3 y R1 y el JFET se utilizan como un atenuador de
entrada controlado por tensin.
Cuando un voltaje de control negativo grande se alimenta a la puerta de Q1, el JFET acta como una
resistencia casi in nita y causa atenuacin de la seal cero, por lo que el circuito da ganancia global (/uploads/wygwam/NV_0600_Marston_ g17.jpg)
alto, pero, cuando la polarizacin de compuerta es cero, el FET acta como una resistencia baja y Figura 17. controlado por voltaje ampli cador /
atenuador.
causa atenuacin de la seal pesada, por lo que el circuito da una prdida total de la seal.
Los valores intermedios de atenuacin de la seal y la ganancia global o prdida pueden obtenerse variando el valor de tensin de control.
La Figura 18 muestra cmo esta tcnica atenuador controlado por voltaje se puede utilizar para
hacer un ampli cador de volumen constante 'que produce un cambio de nivel de seal de salida
de solamente 7.5dB cuando el nivel de seal de entrada se vari en un rango de 40 dB (de 3 mV a
300 mV RMS) .
El circuito puede aceptar niveles de seal de entrada hasta un mximo de 500 mV RMS Q1 y R4
estn conectados en serie para formar un atenuador controlado por voltaje que controla el nivel
de seal de entrada al emisor comn Q2 ampli cador, que tiene su salida tamponada a travs de
emisor Q3 seguidor.
(/uploads/wygwam/NV_0600_Marston_ g18.jpg)
salida de Q3 se utiliza para generar (a travs de C5-R9-D1-D2-C4-R5) una tensin de control de CC Figura 18. ampli cador de volumen constante.
que se alimenta de nuevo a la puerta de Q1, formando as un bucle de retroalimentacin negativa
DC que ajusta automticamente la ganancia total de voltaje de manera que la nivel de la seal de salida tiende a permanecer constante a medida
que el nivel de seal de entrada es variada, como sigue.
Cuando se aplica una seal de entrada muy pequea para el circuito, la seal de salida Q3 es tambin tensin pequea, por lo insigni cante DC de
control se alimenta a la puerta de Q1; por lo tanto Q1 acta como una resistencia baja en estas condiciones, por lo que casi la seal de entrada
completo se aplica a la base de Q2 y el circuito da ganancia global alto.
Cuando se aplica una seal de entrada grande para el circuito, la seal de salida Q3 tiende a ser grande, por lo que una gran tensin de control
negativo DC se alimenta a la puerta de Q1; por lo tanto Q1 acta como una alta resistencia bajo esta condicin, por lo que slo una pequea parte
de la seal de entrada se alimenta a la base de Q2 y el circuito da ganancia global baja.
Por lo tanto, el nivel de salida se mantiene bastante constante en un amplio intervalo de niveles de seal de entrada; esta caracterstica es til en
grabadoras de casete, intercomunicadores, y ampli cadores de telfono, etc.
En este caso, Q1 acta como un interruptor electrnico que est conectado en serie con R1 y est
cerrada en y fuera a una tasa de 1 kHz a travs del circuito astable Q2-Q3, dando as la conversin
de CC a CA. Nota amplitud de la seal de puerta-duro de que Q1 se puede variar a travs de RV1;
si se utiliza demasiado grande una unidad, de Q1 unin de puerta a fuente comienza a avalancha, (/uploads/wygwam/NV_0600_Marston_ g19.jpg)
causando una pequea tensin de pico para romper a travs del drenaje y dar una salida incluso Figura 19. DC-a-AC convertidor o circuito 'chopper'.
cuando no hay entrada de CC est presente.
Para evitar esto, conectar una entrada de CC y luego recortar RV1 hasta que la salida est justo en el borde de la disminucin; una vez establecido
de esta manera, el circuito se puede utilizar de forma able para cortar tensiones tan pequeo como una fraccin de un milivoltio. Nevada
http://www.nutsvolts.com/magazine/article/fet_principles_and_circuits_part_2 4/7
4/7/2017 Principios FET Y Circuitos - Parte 2 - Nuts & Volts - Revista para la electrnica del aficionado
COMENTARIOS
0 Comments Nuts & Volts Login
Sort by Best
Recommend 2 Share
LOG IN WITH
Name
(http://adserver.tandlpublications.com/nutsvolts/www/delivery/ck.php?
oaparams=2__bannerid=449__zoneid=52__cb=00be96e726__oadest=http%3A%2F%2Fwww.actuonix.com)
SERIE
Field-Transistores de efecto (FET) son dispositivos unipolares, y tienen algunas grandes ventajas sobre los transistores bipolares. Este
cuatro partes serie tiene una mirada cercana a los FET, sus principios bsicos de funcionamiento y modos prcticos de su uso.
http://www.nutsvolts.com/magazine/article/fet_principles_and_circuits_part_2 5/7
4/7/2017 Principios FET Y Circuitos - Parte 2 - Nuts & Volts - Revista para la electrnica del aficionado
Cul es su sensacin sobre la electrnica "reales" frente a la aparentemente inevitable ola de la electrnica a travs de la
programacin? (http://conta.cc/2ut36An)
DESDE EL Q & A
16 DE JUNIO 2017
osciladores (http://www.nutsvolts.com/magazine/article/march2015_HamWorkbench)
DESDE EL Q & A
DESDE EL Q & A
HISTORIAS POPULARES
Wirespondence! ( http://www.nutsvolts.com/magazine/article/wirespondence)
La L lo es? ( http://www.nutsvolts.com/magazine/article/what_the_l_is_it)
http://www.nutsvolts.com/magazine/article/fet_principles_and_circuits_part_2 6/7
4/7/2017 Principios FET Y Circuitos - Parte 2 - Nuts & Volts - Revista para la electrnica del aficionado
ELECTRNICA DE APRENDIZAJE
La necesidad de poner al da sus principios de la electrnica? Estos serie de varios captulos puede ser justo lo que necesita!
Pequeas Puertas lgicas - Los bloques de construccin de circuitos digitales verstiles. ( http://www.nutsvolts.com/magazine/article/small-logic-gates-
spawn-big-dreams-part-1)
ARCHIVO
de abril de 2017 (http://www.nutsvolts.com/blog/archives/2017/04)
MENSAJES RECIENTES
13 de abril de - Una noche en la pera? (http://www.nutsvolts.com/blog/post/a-night-at-the-opera)
COMENTARIOS RECIENTES
dawmast (https://disqus.com/by/dawmast/)
Aqu hay otro receptor regenerativo con una etapa de ampli cador de RF provisional entre la Q-multiplicador y una etapa de
detector de diodo. De ello se sigue el mismo enfoque que el receptor regenerativo GlobalSpan. Pero yo...
http://www.nutsvolts.com/magazine/article/fet_principles_and_circuits_part_2 7/7