CEIFADORES:
A sada dos circuitos ceifadores (s vezes chamados limitadores) aparece como se uma parte
do sinal de entrada fosse cortada.
O ceifador negativo assim denominado por cortar o semiciclo negativo da senide aplicada
entrada, enquanto que, no ceifador positivo cortado ou ceifado o semiciclo positivo da senide.
Podemos dizer que os ceifadores srie simples so, em ltima anlise, retificadores de meia
onda.
Nos ceifadores srie polarizados adiciona-se uma bateria ou fonte em srie com o diodo e
com a tenso de entrada.
A anlise dos ceifadores bastante simples, sendo bastante til considerar instantes
particulares do sinal de entrada e sua variao em funo do tempo.
Isto significa que, um determinado sinal de entrada pode ser substitudo por uma fonte de
mesmo valor, para efeito de anlise.
A figura a seguir ilustra um ceifador srie polarizado negativo cuja tenso de entrada de
20VRMS.
Vout = 18,2Vp
Observa-se a existncia de uma fonte de 10V em srie com o diodo, caracterizando assim a
polarizao do circuito. A tenso de pico da tenso de entrada de 28,2V, pois 20 x 1,41 = 28,2V.
No semiciclo positivo, a fonte de 10V ope-se a tenso de 28,2Vp, suficiente para polarizar o
diodo (neste caso, diodo ideal) e na sada obtm-se: 28,2Vp - 10V = 18,2Vp.
Vout = 31,15Vp
Como no exemplo anterior, o valor de pico da tenso de entrada de 21,15V que, poder ser
substitudo por uma fonte de tenso equivalente.
A polaridade da fonte (bateria) entre o diodo e a fonte de tenso na entrada, influencia apenas
nos valores da tenso de sada do circuito, bem como, no aspecto de sua forma de onda.
Vout = - 31,15Vp
Vout = - 18,2Vp
Vout = -18,2Vp
Observa-se que a bateria de polarizao deslocou o nvel de corte para -10V em relao ao
nvel zero, isto , aumentando-se ou diminuindo-se a tenso de entrada, o nvel de corte permanecer
em -10V, porm a tenso de sada tender a aumentar ou diminuir.
Vout = - 11,15Vp
Vamos supor o circuito com uma entrada de 20VRMS, equivalente a 28,2Vp ou 56,4Vpp.
O diodo comporta-se como uma chave eletrnica fechada e a tenso na sada ser a tenso da
fonte de polarizao.
Durante o semiciclo negativo, o circuito equivalente fica com a aparncia mostrada na figura
abaixo:
Como nestas condies o diodo comporta-se como uma chave eletrnica aberta, no circular
corrente pelo circuito e no haver tenso nos extremos do resistor de 10k.
Aplicando-se LKT ao circuito, observa-se ento que a tenso na sada ser -28,2V (a prpria
tenso de entrada).
A figura abaixo mostra um ceifador paralelo negativo. Observa-se nesse circuito, que apenas
a posio do diodo est invertida em relao ao circuito anterior.
Neste caso, por ser um ceifador negativo ser aproveitada a parte positiva do sinal de entrada.
Vout = 38,2Vp
Vout = 18,2Vp
Observa-se que a tenso de polarizao elevou o nvel 0 para 10V. Isto nos faz concluir ento
que, quanto maior for a tenso de polarizao positiva, menor ser a tenso de ceifamento na sada.
Observa-se que a tenso V1 proveniente da bateria de 10V (10Vp) enquanto que a tenso
V2 proveniente da bateria de 15V (-15Vp). A tenso na sada ser ento 25Vpp.
Como j foi dito anteriormente, os ceifadores podem operar com qualquer forma de onda de
tenso na entrada.
Trata-se de um ceifador srie polarizado, onde a tenso de entrada (AC) tem a forma de onda
quadrada e considerando-se ainda, que a mesma no simtrica.
GRAMPEADORES:
Um grampeador tem por finalidade levar um sinal da entrada para sada, abaixo ou acima de
um determinado nvel, dependendo ou no se o mesmo for polarizado.
Para se ter uma idia melhor de seu funcionamento, consideremos as figuras a seguir, em um
grampeador tpico sem polarizao, considerando nvel 0.
Levando-se em conta que a freqncia de 1kHz, ento o perodo ser de 1/T, ou seja, 1ms.
Isto significa que o intervalo de tempo entre t1-t2, t3-t4 ser de 0,5ms.
Isto significa que o capacitor se carregar rapidamente, com uma constante de tempo
praticamente igual a zero (desprezando-se os valores da resistncia interna da fonte e a resistncia
interna do diodo, por serem muito baixos). Logo = RC = 0.
Levando-se em conta que a tenso de sada tomada diretamente nos terminais do diodo,
ento, Vout = 0 para este intervalo de tempo.
Quando a entrada assume -20V, o circuito comporta-se como mostra a figura abaixo:
Levando-se em conta que este intervalo de tempo de 0,5ms, presume-se que o capacitor
mantenha sua tenso durante esse intervalo, no ocasionando uma variao aprecivel da tenso em
seus terminais. bom lembrar que, para que o capacitor descarregue-se totalmente, leva
aproximadamente 5 (cinco constantes de tempo), o que levaria 50ms.
Com a diminuio da constante de tempo (pela diminuio do valor do resistor, por exemplo)
ocorrer uma alterao na forma de onda na sada, pois o capacitor se descarregar mais rapidamente
durante o intervalo de tempo em que o diodo estiver aberto, por estar polarizado reversamente (t1-t2,
t3-t4).
As figuras a seguir, vistas na tela de um osciloscpio, ilustram o que foi dito anteriormente
C = 10F
R = 10k
R = 100
Observa-se que, com a diminuio do resistor de 10k para 100, a forma de onda na sada
aparece distorcida, pois a constante de tempo de 10ms reduziu-se para 1ms.
O grampeador tambm pode ser polarizado, conforme exemplo ilustrado na figura abaixo:
importante salientar que essa tenso, neste dado instante, estar 10V acima do nvel 0.
Como nestas condies o diodo est reversamente polarizado, a fonte de polarizao de 10V
deixa de ter funo e a tenso na sada ser a soma da tenso de entrada com a tenso armazenada no
capacitor no instante anterior.
Esta tenso estar ento 30V abaixo do nvel 0 e a tenso total ser uma composio da
tenso obtida na sada durante o semiciclo positivo com a tenso obtida na sada durante o semiciclo
negativo.
As formas de onda so mostradas a seguir (calibrao vertical: 5V/div para os dois canais).
EXERCCIO RESOLVIDO:
Projetar um circuito grampeador para uma tenso de entrada quadrada, simtrica, com 60Vpp
de freqncia 200Hz. A resistncia de sada dever ser de 50k e a tenso de entrada dever ser
grampeada na sada em15V abaixo no nvel 0, sem distoro.
Soluo:
Adotaremos como valor aceitvel uma constante de tempo 20 vezes maior do que T/2.
Assim = RC = 50ms