Muchos diseadores de hardware alimentacin hasta llegar a cada uno se llega a anchos de banda de 1 GHz.
usan, por inercia desde hace aos, de los circuitos a desacoplar. Conviene pues seleccionar la tecno-
www.cemdal.com condensadores de desacoplo de 100 loga con la menor frecuencia de las
nF, sin analizar las frecuencias involu- Frecuencias y tiempos seales y con los mayores tiempos de
Autor: Francesc Daura cradas en su placa de circuito impreso a considerar subida que sea posible.
Luna, Ingeniero Indus- (PCI). Este valor se usa desde hace Los diseadores de software tien-
trial, experto en compati- tiempo, pero slo es vlido para fre- Para disear el sistema de des- den a querer disponer de las mxi-
bilidad electromagntica. cuencias por debajo de los 40 MHz. acoplo en nuestra PCI debemos con- mas frecuencias de reloj posibles de
Director de CEMDAL Hoy en da hay muchos diseos que siderar s sus frecuencias mximas y las CPU ms rpidas sin considerar
exceden estas frecuencias en sus se- los tiempos mnimos de conmutacin las consecuencias en el diseo de
ales y por ello se debe reconsiderar de las seales que van a circular por hardware relativas a la CEM y a la
el valor a usar en los condensadores ella. Pero, a efectos de la integridad integridad de las seales. De forma
de desacoplo. de las seales y de la compatibilidad prctica, seria conveniente considerar
electromagntica, en este anlisis, es hasta el 7 harmnico como mnimo
La tecnologa electrnica ha cam- ms importante considerar los tiem- en los clculos. Por ejemplo, para
biado mucho en los ltimos 20 aos, pos de subida y bajada mnimos de una frecuencia de 50 MHz de reloj,
aumentando la frecuencia de trabajo las seales digitales que la frecuencia deberamos considerar frecuencias
y reduciendo los tiempos de conmu- fundamental mxima. Por ejemplo, de cmo mnimo 350 MHz en la PCI.
tacin de las seales digitales. Ello la frecuencia del reloj del microcon- Los diseadores de software tienden
obliga a replantearse las tcnicas de trolador o de alguna otra seal de a querer disponer de las mximas fre-
diseo del trazado de las pistas de mayor frecuencia en nuestra PCI que cuencias de reloj posibles de las CPU
los circuitos impresos junto con las usualmente tendrn los tiempo de ms rpidas sin considerar las con-
estrategias de desacoplo, para ase- conmutacin ms pequeos. Para secuencias en el diseo de hardware
gurar la integridad de las seales y el empezar la tarea vamos a considerar, relativas a la CEM y a la integridad de
cumplimiento de los requerimientos como ejemplo fcil, una onda trape- las seales. Para ponderar esta ten-
de compatibilidad electromagntica zoidal simtrica y veremos su conte- dencia conviene que los diseadores
(CEM). nido harmnico y su envolvente. de hardware seleccione la tecnologa
Figura 1: Espectro de Es importante comprender que La figura 1 muestra su espectro de con la menor frecuencia de las se-
Fourier de una onda tra- decidir los condensadores de des- Fourier y la frmula de clculo para ales y con los mayores tiempos de
pezoidal simtrica. I es la acoplo no es solo el proceso de lo- esta onda trapezoidal simtrica. En subida que sea posible.
amplitud de la onda, tr, ts calizar condensadores adyacentes a el caso usual donde el tiempo de
son los tiempos de subida los circuitos integrados (CI) o en la subida tr = ts es mucho menor que Los condensadores de
y bajada, iguales, d es el % fuente de alimentacin, para que las el periodo T de la seal, la envolvente desacoplo y sus cone-
de modulacin = ((tr + t0) corrientes transitorias debidas a las de los armnicos decrece con una xiones
/ T )(aqu el 50%), T es el conmutaciones queden filtradas. pendiente de -20dB/dcada hasta el
periodo y n es el nmero Se trata del proceso de seleccio- punto f = 1 / tr , a partir del que la En el diseo de la placa de circuito
de harmnico, entero des- nar sus valores, sus dielctricos y sus pendiente aumenta a -40 dB/dcada. impreso, un aspecto importante a
de 1 a . Al ser una onda localizaciones condensadores de for- A partir de este punto, la amplitud considerar es la estrategia del sistema
simtrica solo aparecen los ma coherente con el diseo del bus de los harmnicos siguientes decrece de desacoplo general, donde se de-
harmnicos impares. de alimentacin desde la fuente de considerablemente. Esto muestra que ber tener en cuenta las frecuencias,
conforme el tiempo de subida decre- los tiempos de conmutacin de las
ce, la energa de los harmnicos de seales y el comportamiento real de
mayor frecuencia aumenta. los condensadores.
Debemos tener en cuenta que la Cualquier condensador real siem-
energa de los harmnicos de la seal pre tiene unos elementos parsitos
de mayor frecuencia, normalmente (resistencia serie (ESR) e inductancia
con el menor tiempo de conmuta- serie (ESL). El elemento parsito ms
cin, nunca superar esta envolvente. importante a tener en cuenta es su
As pues, esta envolvente nos ayuda a inductancia serie interna, junto con
conocer los lmites mximos posibles la inductancia serie debida a sus co-
de todas las frecuencias de todos nexiones a la PCI.
los harmnicos de todas las seales La figura 2 muestra las grficas
circulantes en nuestra PCI. de la impedancia en funcin de la
Por ejemplo, con un tr = 1 ns, el frecuencia, de un condensador ideal,
punto de inflexin queda en: f = 1 / un condensador real y un conden-
tr = 1 / 1*109 9= 318,3 MHz. sador real soldado en una PCI. En
En seales LVDS, donde tr = 300 ps, el condensador real, el circuito LC
Mltiples condensado-
res con el mismo valor