Anda di halaman 1dari 6

2009/2010

Course Plan

SK-208
Arsitektur Komputer
Ir. Syahrul, MT.

DEPARTEMEN TEKNIK INFORMATIKA


INSTITUT TEKNOLOGI HARAPAN BANGSA
2010
INSTITUT TEKNOLOGI HARAPAN BANGSA
SEMESTER GENAP 2009/2010

(SK-208) Arsitektur Komputer

SASARAN KULIAH
Studi lebih jauh tentang arsitektur dan desain komputer, termasuk topik-topik
seperti RISC and CISC instruction set architectures, cache memory, pipelining,
and parallel machines.

MATERI KULIAH
Lihat uraian materi/silabus

DAFTAR PUSTAKA:
1. M. Morris Mano, Computer system architecture, Prentice-Hall,1993,

2. B Govindarajalu, Computer Architecture and Organization, Tata McGraw-


Hill, 2004.

3. Mostafa Abd-El-Barr, Hesham El-Rewini, Fundamentals of Computer


Organization and Architecture, John Wiley & Sons, Inc Publication, 2005.

4. Miles J. Murdocca, Vincent P. Heuring, Principles of Computer


Architecture, Prentice Hall Inc, 1999.

EKSPEKTASI
Setelah menyelesaikan matakuliah ini, mahasiswa diharapkan mampu memahami
konsep hardware dan software, prinsip-prinsip desain arsitektur komputer &
instruction set serta performa komputer.

SISTEM EVALUASI
Quiz-1 : 15%
Quiz-2 : 15 %
Tugas : 10%
Makalah/presentasi : 30%
Ujian Akhir Semester : 30%

Syarat nilai diproses: kehadiran minimal 80%


MINGGU TOPIK PERSIAPAN
KE - (bahan yang harus dibaca
mahasiswa sebelum kuliah)
1 Komponen Digital & Desain DP 1. Bab 1
Logika
2 Komponen Digital & Desain DP 1. Bab 2
Logika
3 Komponen Digital & Desain DP 1. Bab 2
Logika
4 Aritmetika Komputer (Adder) DP 2 Bab 4
DP 1 Bab 3
DP 4 Bab 3
5 Aritmetika Komputer DP 2 Bab 4
(multpilicator,divider) DP 1 Bab 3
DP 4 Bab 3
6 Arsitektur CPU & Instruction DP 2 Bab 3
set
7 Desain Prosesor, datapath & DP 2 Bab 5 & 6
Control
8 Presentasi / diskusi Half time Summary

9 Desain Sistem Memori DP 2 Bab 7 & 8


(Cache)
10 Desain Sistem Memori DP 2 Bab 7 & 8
(Cache & Virtual)
11 Arsitektur Sistem DP 1 Bab 5

12 Arsitektur Sistem DP 1 Bab 5


RISC DP 3 Bab 10

13 Pipeline & Pemrosesan DP 1 Bab 9, DP 2 Bab 11


Parallel DP 3 Bab 9
14 Pipeline & Pemrosesan DP 1 Bab 9, DP 2 Bab 11
Parallel DP 3 Bab 9
15 UAS Panitia ujian
Uraian Materi/Silabus Matakuliah ARSITEKTUR KOMPUTER (SK-208)

Aktivitas
No Topik Sub Topik Tujuan Instruksional Khusus (TIK)
1.1 Gerbang Logika Setelah mengikuti kuliah ini mahasiswa akan dapat
1.2 Aljabar Boolean mengetahui komponen digital dan mendesain
Komponen digital & 1.3 Desain rangkaian logika rangkaian logika sebagai komponen-komponen
Desain Logika 1.4 Flip-Flop dasar/ blok pembangun komputer.
1 Kuliah minggu
1.5 Register
ke-1, 2 dan 3
1.6 Counter
1.7 Encoder & Decoder
1.8 Multiplexer & Demultiplexer

1.1. Arsitektur CISC dan Setelah mengikuti kuliah ini mahasiswa akan dapat
RISC mengetahui sejumlah konsep Arsitektur CISC dan
1.2. Tipe dan Format RISC serta komparasinya, modus pengalamatan
Arsitektur CPU & Kuliah minggu
2 instruksi dan tipe data.
Instruction set ke-3 dan 4
1.3. Addressing mode
1.4. Tipe operand

3.1 Mesin Penjumlah Serial Setelah mengikuti kuliah ini mahasiswa akan dapat
3.2 Mesin Penjumlah Paralel mengetahui prinsip mesin aritmetika komputer dan
Aritmetika komputer 3.3 Penjumlah/Pengurang algoritmanya.
Kuliah minggu
komp-2
3 ke-5 dan 6
3.4 Mesin Pengali
3.5 Mesin Pembagi

4.1 Mikrooperasi Setelah mengikuti kuliah ini mahasiswa akan dapat


Desain Prosesor, Datapath 4.2 Register Transfer Language mengetahui mikrooperasi dan desain ALU serta
4 Kuliah minggu
& Control 4.3 Desain ALU organisasi datapath dan control unit.
ke-7 dan 8
4.4 Organisasi datapath
4.5 Hardwired Control Unit
4.6 Microprogrammed control
unit

Sub Topik Tujuan Instruksional Khusus (TIK) Aktivitas


No Topik
5.1 Tipe memori Setelah mengikuti kuliah ini mahasiswa akan dapat
5.2 Karakteristik Memori mengetahui tipe&karaktristik memori
5.3 Memori utama semikonduktor dan konsep memori cache.
Desain sistem memori Kuliah minggu
semikonduktor
5 Cache & Virtual ke-9 dan 10
RAM & ROM
5.4 Struktur & Prinsip Cache
5.5.Konsep Memori Virtual
6.1 Kode instruksi Setelah mengikuti kuliah ini mahasiswa akan dapat
6.2 Register Komputer mendiskripsikan organanisasi sistem komputer
6.3 Instruksi Komputer secara lengkap dan register transfer languge &
6 Arsitektur Sistem 6.4 Timing & control mikrooperasinya. Kuliah minggu
6.5 Instruksi referensi memori ke-11 dan 12
6.6 Input-output & interrupt
6.7 Deskripsi komputer lengkap

7.1 Pipelining Setelah mengikuti kuliah ini mahasiswa akan dapat


7.2 Instruction pipeline mengetahui pemorsesan paralel dan pipelining.
Pipeline & Pemrosesan 7.3 Arithmetic pipeline
Paralel 7.4 RISC pipeline
Kuliah minggu
7.5 Vector processing
7 ke-13 dan 14
7.6. Array Processing
7.7 Pengenalan Pemrosesn
paralel

UJIAN AKHIR SEMESTER


8 Ujian

Anda mungkin juga menyukai