Continuidad lgica
OBJETIVOS
PRESENTACIN
L N
PB2
PB3
CR1
El escaln del programa en escalera del PLC que aparece en la figura 6-2 funciona
de manera similar el escaln del circuito con rels, tambin en escalera, de la
figura 6-1.
L N
0:0/1
1:0 1:0 0:0
TOTE,
6-1
Continuidad lgica
La instruccin XIC (1:0/3) pide que la CPU examine el bit de estado que
corresponde a la entrada 3 en el PLC, para una condicin verdadera o falsa. Una
lgica "O" hace falsa la instruccin, mientras que una lgica "1" la hace verdadera.
Cuando el interruptor de entrada 3 est cerrado se tiene una entrada en el terminal
3 del PLC, creando una entrada de lgica 1. Esto hace verdadera la instruccin
XIC (1:0/3). Esta condicin inicia la continuidad lgica en el escaln del diagrama
en este punto.
EQUIPAMIENTO
DESCRIPCIN MODELO
PROCEDIMIENTO A
6-2
Continuidad lgica
O 6. Configure el procesador.
PROCEDIMIENTO B
6-3
Continuidad lgica
Para desactivar un entrada del PLC, quite los 24 V ce de
dicha entrada.
Observe /os LED que indican el estado de las salidas del
PLC para determinar si una entrada del mismo est activada
o no.
ESTADO LGICO
INSTRUCCIONES
VERDADERO FALSO
1:0/3
1:0/2
(OTE) 0:0/1
0:0/1
O S O No
6-4
Continuidad lgica
O 11. Apague el equipo didctico (3240), o el PLC (3270), desconecte los cables
y guarde todo el equipamiento.
CONCLUSIONES
PREGUNTAS DE REVISIN
1. Qu es la continuidad lgica?
6-5
Continuidad lgica
2. Si la instruccin XIC (0:0/2) es falsa, cul debe ser la condicin de los bits de
estado de las instrucciones para que la continuidad lgica exista en el escaln
de la escalera?
3. Para hacer que un escaln de la escalera sea de lgica verdad, todos los bits
de estado para un camino continuo de instrucciones de lgica verdad tienen
que estar en el estado (1)?
6-6