Anda di halaman 1dari 4

UNIVERSIDAD POLITCNICA SALESIANA TAREA 1 PARCIAL1

TAREA 1 DE ELECTRNICA DIGITAL PRIMER PARCIAL


TEMAS: 2.1 2.2 2.3 - 2.4 - 2.5 3.1 - 3.2

Alumno: SANTIAGO LEON


Fecha: 25-04-2017

Calificacin: _________________ Firma del alumno: __________________


Despus de revisar su calificacin

Resuelva los siguientes ejercicios utilizando un simulador que permita utilizar compuertas lgicas. Etiquete las entradas y salidas
de la forma ms ordenada posible. Utilice LEDs para comprobar el correcto funcionamiento de los circuitos implementados.

1. Implemente una compuerta lgica NOR y NAND en base a 1 0 0 1


las compuertas bsicas OR, AND y NOT. Verifique su 1 1 1 0
funcionamiento y complete las tablas de verdad 1 y 2. 2. Tabla de verdad de NAND.
(1 punto)

A B A+B
+
0 0 0 1
0 1 1 0
1 0 1 0
1 1 1 0
1. Tabla de verdad de NOR.

2. Dibuje e implemente el circuito de la siguiente expresin y


realice el anlisis de funcionalidad usando la tabla 3.
(2 puntos)
= (

+ ) +

A B AB
Grfica con compuertas lgicas de dos entradas en Proteus:
0 0 0 1 (1 pt)
0 1 0 1

MGTR. JOS A. RUMIPAMBA LPEZ ELECTRNICA DIGITAL 1


UNIVERSIDAD POLITCNICA SALESIANA TAREA 1 PARCIAL1

3. Utilice los teoremas Booleanos para reducir la expresin


anterior mostrada en el numeral 2. Una vez reducida la
expresin implemente su circuito lgico en Proteus.
(3 puntos)

Expresin simplificada: (1 pt)


= (
+ ) +
= [ ()] +
= +
= ( + )
=

Anlisis de funcionalidad de la expresin usando una tabla


de verdad: (1 pt) Grfica de la expresin simplificada usando compuertas
lgicas de dos entradas en Proteus: (1 pt)
A B C
( + )
( + ) +
0 0 0 1 1 0 0 0
0 0 1 1 1 1 1 1
0 1 0 1 0 0 0 0
0 1 1 1 0 0 0 0
1 0 0 0 1 0 0 0
1 0 1 0 1 0 0 1
1 1 0 0 0 0 0 0
1 1 1 0 0 0 0 0
3. Tabla de verdad del ejercicio 2.

Anlisis de funcionalidad de la expresin simplificada


usando una tabla de verdad: (1 pt)

B C
0 0 1 0

MGTR. JOS A. RUMIPAMBA LPEZ ELECTRNICA DIGITAL 2


UNIVERSIDAD POLITCNICA SALESIANA TAREA 1 PARCIAL1

0 1 1 1 1 1 1 X
1 0 0 0
1 1 0 0 Expresin que representa el funcionamiento del sistema:
(1 pt)
A B C X

0 0 0 X
0 0 1 0
0 1 0 X
0 1 1 0
1 0 0 1
1 0 1 X
1 1 0 1
1 1 1 X

= +
= ( + )
= (1)
=

4. De acuerdo a la tabla de verdad 3 simplifique la expresin


del ejercicio 2 utilizando mapas de Karnaugh. (1 punto) Expresin simplificada que representa el funcionamiento
del sistema: (1 pt)
= +
C = ( + )
0 1 = (1)
0 0 =
AB 0 0
0 1
Grfica de la expresin simplificada usando compuertas
= lgicas de dos entradas en Proteus: (1 pt)

5. Se desea implementar un sistema de succin de agua que SISTEMA DE SUCCION DE AGUA


funciona en base a tres sensores (S1, S2, SV). El motor de
succin (M) debe encenderse cuando el sensor de alto nivel
(S2) y el sensor de bajo nivel (S1) estn encendidos y el
sensor de la servo vlvula (SV) est apagado. Adems el
motor debe seguir succionando el agua aunque el sensor de
alto nivel se apague. Cuando el tanque se vace por
completo se apagar el sensor de bajo nivel (S1) y se deber
apagar el motor de succin. El sensor de la servo vlvula se
enciende slo si el sensor de bajo nivel se apaga.
(3 puntos)
S1 S2 SV M

0 0 0 X
0 0 1 0
0 1 0 X
0 1 1 0
1 0 0 1
1 0 1 X
1 1 0 1

MGTR. JOS A. RUMIPAMBA LPEZ ELECTRNICA DIGITAL 3


UNIVERSIDAD POLITCNICA SALESIANA TAREA 1 PARCIAL1

MGTR. JOS A. RUMIPAMBA LPEZ ELECTRNICA DIGITAL 4

Anda mungkin juga menyukai