Anda di halaman 1dari 7

APELLIDOS Y NOMBRES: N DE MATRICULA:

Colla Muoz No 15190004

CURSO: LABORATORIO:

LABORATORIO DE LABORATORIO N5
CIRCUITOS DIGITALES I

HORARIO: PROFESOR:

MIERCOLES
4-6 pm ING. RUBEN ALARCON
MATUTTI

TEMA: Circuitos Digitales para


la Gestion de Datos
LABORATORIO N5

Para cada diseo en el programa DSCH:

Mostrar el esquemtico (de puertas lgicas) de todos los bloques constitutivos.


La tabla de verdad y su funcin booleana.
Verificar su funcionamiento, con los comentarios explicativos necesarios para cada
pregunta.
Incluir la vista de pantalla de los circuitos y simulacin.
Revisar los ejemplos parecidos del DSCH. Usar displays y teclados de forma que facilite la
visualizacin de los datos de entrada y salida.

DISEOS

PREGUNTAS OBLIGATORIAS: Puntaje: 04 puntos cada diseo y 02 por presentacin.

A) Disear usando dos multiplexores CI 74151 y algunas puertas adicionales, disear un


multiplexor 16 a 1. Se pide:

DATA SHEET CI 74LS151

Descripcin general
El TTL / MSI SN54 / 74LS151 es un multiplexor digital de 8 entradas de alta velocidad.
Proporciona, en un solo paquete, la capacidad de seleccionar un bit de datos de hasta ocho
Fuentes. El LS151 se puede utilizar como generador de funciones universal para generar
cualquier funcin lgica de cuatro variables.

DIAGRAMA DE CONEXIN

pg. 1
SIMBOLO LOGICO

DIAGRAMA LOGICO

pg. 2
TABLA DE VERDAD

SIMULACION DEL 74LS151

pg. 3
B) Usando dos decodificadores CI 74138, disear un circuito decodificador 4 a 16.

DATA SHEET CI 74LS138

Descripcin general
El TTL / MSI SN54 / 74LS151 es un multiplexor digital de 8 entradas de alta velocidad.
Proporciona, en un solo paquete, la capacidad de seleccionar un bit de datos de hasta ocho
Fuentes. El LS151 se puede utilizar como generador de funciones universal para generar
cualquier funcin lgica de cuatro variables.

DIAGRAMA DE CONEXIN

pg. 4
PREGUNTAS OPCIONALES: Puntaje: 06 puntos

F) Realizar la funcin = (, , , ) mediante:

La funcin tambin podemos expresarlos en funcin de los min trminos

F = M(0,2,4,6) = (1,3,5,7)

Usaremos el mapa K para hallar la funcin minimizada de F:

A
0 1 1 0 B
0 1 1 0
C

Entonces la funcin F es:

F=C
Hacemos Una Tabla si F=F(A,B,C)

Tabla de verdad

A B F
0 0 0 0
0 0 1 1
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 0
1 1 1 1

Multiplexores 8:1

Multiplexores 4:1

Decodificadores 3:8 y puertas OR.

G) Analizar el circuito dado y hallar la expresin booleana de la salida F en funcin de las


entradas (x, y, z0, z1)

pg. 5
pg. 6

Anda mungkin juga menyukai