UNIERSIDAD DE PAMPLONA
EDWIN CAMILO DELGADO
JUAN
l. INTRODUCCION
COMO ALMACENADOR DE BITS
En esta figura podemos apreciar la
configuracin de dos censores fotocelda Un visitable puede usarse para
y censores magnticos con referencia almacenar un bit. La informacin
hacia positivo o negativo de acuerdo al contenida en muchos biestables puede
control que queramos dar al circuito representar el estado de un
secuenciador, el valor de un contador, un
carcter ASCII en la memoria de un
ordenador, o cualquier otra clase de
informacin. Un registro es un grupo de
celdas de almacenamiento binario
adecuadas para mantener informacin
binaria. Un grupo de flip-flop constituye entrada de reloj hasta un mximo de 2n1
un registro, ya que cada flip-flop esuna donde nes el nmero de biestables
celda binaria capaz de almacenar un bit usados.Uno de los problemas con esta
de informacin. Un registro de n-bit tiene configuracin de contador (ripple counter
un grupo de n flip-flop y es capaz de en ingls) es quela salida es
almacenar cualquier informacin binaria momentneamente invlida mientras los
que contenga n bits. Adems de los flip- cambios se propagan por la cadena justo
flop, un registro puede tener compuertas despus de un flanco de reloj. Hay dos
combi nacional que realicen ciertas soluciones a este problema. La primera
tareas de procesamiento de datos. En su es muestrear la salida slo cuando se
definicin mas amplia, un registro consta sabe que esta es vlida. La segunda,
de un grupo de flip-flop y compuertas que ms compleja y ampliamente usada, es
efectan una transicin. Los flip- utilizar un tipo diferente de contador
flopmantienen la informacin binaria y las sncrono, que tiene una lgica ms
compuertas controlan cuando y como se compleja para asegurar que todas las
transfiere informacin nueva al registro. salidas cambian en el mismo momento
predeterminado, aunque el precio a
pagar es la reduccin de la frecuencia
mxima a la que puede funcionar. Una
cadena de biestables T como la descrita
anteriormente tambin sirve para la
divisin dela frecuencia de entrada entre
en , donde n es el nmero de biestables
entre la entrada y la ltima salida.
ll. COMPONENTES.
COMO CONTADOR
Integrado 4093:
El T es til para contar. Una seal
repetitiva en la entrada de reloj hace que El 4093 tiene cuatro separada 2-input
el biestablecambie de estado por cada NAND Schmitt trigger que se puede
transicin alto-bajo si su entrada T est a utilizar de forma independiente.
nivel 1. La salida de un biestable puede
conectarse a la entrada de reloj de la
siguiente y as sucesivamente. La salida
final del conjunto considerado como una
cadena de salidas de todos los
biestables esel conteo en cdigo binario
del nmero de ciclos en la primera
Fotocelda
Figura
Figura: 5 Fotocelda
Figura: 6 configuracion de la Compuerta AND
Una compuerta AND puede tener Compuerta NAND
muchas entradas. Una puerta AND de
mltiples entradas puede ser creada
conectando compuertas simples en serie. Una compuerta NAND es un
El problema de poner compuertas en dispositivo lgico que opera en forma
cascada, es que el tiempo de exactamente contraria a, una
propagacin de la seal desde la entrada compuerta, AND, entregando una
hasta la salida, aumenta. Si se necesita salida baja cuando todas sus
una compuerta AND de 3 entradas y no entradas son altas y una salida alta
una hay disponible, es fcil crearla con mientras exista por lo menos un bajo
dos compuertas AND de 2 entradas en a cualquiera de ellas.
serie o cascada.
Considerar el diagrama de los
Se observa que la tabla de verdad smbolos lgicos de la fig. 12, una
correspondiente es similar a la mostrada puerta AND est conectada a un
anteriormente, solo que esta tiene 3 inversor. Las entradas A y B realizan
entradas, aunque su salida ALTA se la funcin AND y forma la expresin
cumple de la misma forma que la booleana A B la puerta NOT invierte
anterior, siendo A, B y C, con valor 1. A B a la derecha del inversor se
Se puede deducir que el tiempo de aade la barra de complementaron a
propagacin de la seal de la entrada C la expresin booleana
es menor que los de las entradas A y B obtenindose A B = Y a este circuito
(Estas ltimas deben propagarse por dos se denomina NOT-AND o NAND.
compuertas mientras que la entrada C se
propaga slo por una compuerta).
De igual manera, se puede implementar
compuertas AND de 4 o ms entradas.
Tabla de Verdad
Figura 8: Circuito equivalente de una compuerta
A B C X NAND
0 0 0 0
0 0 1 0
El smbolo lgico convencional para la
0 1 0 0 puerta se muestra en el diagrama de la
0 1 1 0 fig. 13 observar que el smbolo NAND es
smbolo AND con un pequeo crculo a la
1 0 0 0 salida. El crculo a veces se denomina
1 0 1 0 crculo inversor. Esta es una forma
simplificada de representar la puerta
1 1 0 0
NOT . la tabla de verdad describe la
1 1 1 1 operacin exacta de la puerta lgica . la
tabla de la verdad para la puerta NAND
se ilustra en la tabla 8, observe como sus
Figura: 7 Tabla de verdad
salida son las inversas de las salidas de
la puerta AND .
PROCEDIMIENTO