uG uD uZ iD uDZ iDZ
-6V 0 0,6V
+4V 20ms Fig.2
+10V
Na malha m1, uG u D u R1 e uR1 R1 iR1 R1 iD 0 , concluindo-se que
uD uG 6V .
Na malha m2, uG uR 2 uZ e uR 2 R2 iR 2 R2 iZ , sendo iR 2 iZ iDZ e uZ uDZ .
Daqui resulta uG R2iZ uZ , e, portanto
uG uZ 6 0, 6
iZ mA 5, 4mA
R2 1
Como se ilustra na tabela abaixo, a 1ª linha será preenchida no modo que se indica. Para
as duas linhas seguintes, por simples observação do circuito, pode concluir-se:
uG uD uZ iD uDZ iDZ
-6V -6V -0,6V 0 0,6V 5,4mA
+4V 0,6V 0
+10V 0,6V -5V
0 0 0
iD ID iD uT 26mV
uD UD D uD rD
D
rD ID ID
UG
m1 1 1 uG 1
uG=UG+uG
R1 uR1 R1 UR1
R1 uR1
1k 1k 1k
0
Pela aplicação das leis dos circuitos, facilmente se concluirá que os valores de ID e UD no
díodo deverão ser solução do sistema não linear de equações
U G U D R1 I D
Uu D
I
D I e T
1
S
R1
u10 uG
R1 rD
uT 26mV
Uma vez que rD 2, 77 , ter-se-á
I D 9, 4mA
u10 1000
0,9972
uG 1002, 77
i=I+
i i=I
u u u=0
UG i
i=I+i I i
UG u=U+u
R
U u
u UG u 0 R R
Relação de constituição:
Relação de constituição:
i=0 i
1
u i i G U u i I GU , i Gu
u=U+u U IG R
IG
d) Sobre o gráfico da Fig. 2 trace u10(t) e u20(t) (Sw aberto) quando a tensão da
fonte uG(t) é periódica com a forma que se indica. Considere a aproximação
V=0 e rZ=0.
Quando uG>0, o díodo D está polarizado diretamente sendo uD=0. Neste caso, por aplicação
da lei das malhas relativamente à malha 1 facilmente se conclui que u10=uG. Quando uG<0,
díodo D está inversamente polarizado e a corrente iR1=iD=0, e, portanto, u10=uR1=0.
Quando uG<0, o díodo DZ está diretamente polarizado sendo uDZ=0. Neste caso, por
aplicação da lei das malhas relativamente à malha 2 facilmente se conclui que u20=0.
Quando uG>0, díodo DZ está inversamente polarizado podendo ter duas regiões de
funcionamento:
1) Díodo off, iDZ=0 e u20=uZ=uG.
2) Díodo na disrupção de zener, u20=uZ=VZ=5V.
5V
u10
u20 u20
u10
20ms Fig.2
II- Pretende-se verificar se a porta NOT de tecnologia RTL, com RD=1k e com a relação de
transferência abaixo indicada, cumpre a norma TTL dada por VIL=0,8V, VOL=0,4V, VIH=2V,
VOH=2,4V.
UI1 UO2=2V
2,5V
UI2
UO1 UO1=0V
0V
0 0,5 1 1,5 2
(iii) Quais os ganhos de tensão Tempo (ms)
0 2V
GV 1 U O / U I U 0
0 GV 2 U O / U I U 2,5V 2 .
I
1V I
1V
c) Determine UO na condução do transistor MOS, caso RDS_on=100? Qual o valor lógico
dessa tensão?
VDD
RD
D
G RDS _ on
S
RDS _ on 100 U I Vt UO
UO VDD 5V 0.4545V
RD RDS _ on 1000 100
0, 4V VOL U O VOH 2, 4V
0
Modelo da porta lógica quando UI>Vt
VDD=5V
x1 x3
x2