Anda di halaman 1dari 7

LAB

ELVIS

Universitas Hasanuddin
Fakultas Teknik
Departemen Teknik Elektro

109D4121

Laporan
Praktikum Sistem Digital

Praktikum dilaksanakan pada Semester II Tahun Ajaran .........../...........


di Laboratorium Riset Elektronika Industri dan Sistem Tersemat,
Laboratorium Elektronika dan Diviais
Kepala Lab: Dr.-Ing. Faizal A. Samman

Informasi Modul: Disusun Oleh :


Modul Percobaan ke: 1 Nama : .............................
Judul : Latch dan Flipflop NIM : ..........................
Praktikum Sistem Digital Latch dan Flipflop

Daftar Isi
1 Tujuan dan Sasaran 2

2 Merancang Latch SR 2
2.1 Perancangan . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2
2.2 Hasil Simulasi . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 2

3 Merancang Latch SR Gated 3


3.1 Perancangan . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
3.2 Hasil Simulasi . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3

4 Merancang Latch D Gated 3


4.1 Perancangan . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3
4.2 Hasil Simulasi . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3

5 Merancang Flipflop D Master-Slave 4


5.1 Perancangan . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4
5.2 Hasil Simulasi . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4
5.3 Membuat Simbol . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5

6 Merancang Flipflop D Master-Slave dengan Terminal PRESET dan


CLEAR 5
6.1 Perancangan . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
6.2 Hasil Simulasi . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
6.3 Membuat Simbol . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6

7 Kesimpulan 6

1
Praktikum Sistem Digital Latch dan Flipflop

1 Tujuan dan Sasaran


Tujuan dan sasaran yang ingin dicapai setelah melaksanakan praktikum yang dituntun
dalam modul ini adalah sbb:
Tujuan
1. Mahasiswa mampu menjelaskan prinsip kerja rangkaian dasar Latch tipe SR dan
dan
pengembangannya menjadi Latch tipe D.
Sasaran
2. Mahasiswa mampu menjelaskan prinsip kerja Latch tipe D yang memiliki terminal
masukan Gate yang berfungsi meng-enable-kan luaran Latch.
3. Mahasiswa mampu menjelaskan prinsip kerja Flipflop dan memahami sub-sub
rangkaian digital yang dibutuhkan untuk merealisasikannya.

2 Merancang Latch SR

2.1 Perancangan

Dengan menggunakan Software Quartus II, rancanglah rangkaian Latch-SR seperti


ditunjukkan pada Gbr. 1(a).

R S R Q Q
Q S
R 0 0
Q 0 1
Q 1 0
Q
S 1 1
(a) Skematika (b) Diagram Pewaktu (c) Tabel Kebenaran

Gbr. 1: Latch SR (Set-Reset).

Nilai:

2.2 Hasil Simulasi

Dengan menggunakan Simulator Tool pada Software Quartus II, simulasikanlah rangka-
ian digital dari Latch SR di atas, dengan cara memberikan pola-pola masukan pada
terminal-terminal masukan ’S’ dan ’R’ seperti ditunjukkan pada Gbr. 1(b). Anda
dapat secara bebas menentukan lebar waktu timing simulasi sepanjang pola-pola yang
Anda berikan memiliki skala yang mirip seperti pada Gbr. 1(b).
Setelah itu, lengkapilah Tabel Kebenaran dari Latch SR seperti ditunjukkan pada
Gbr. 1(c)!

2
Praktikum Sistem Digital Latch dan Flipflop

3 Merancang Latch SR Gated

3.1 Perancangan

Dengan menggunakan Software Quartus II, rancanglah rangkaian Latch-SR seperti


ditunjukkan pada Gbr. 2(a).

S S’ S
Q R
G
G
Q
Q Q
R R’

(a) Skematika (b) Diagram Pewaktu

Gbr. 2: Latch SR (Set-Reset) dengan terminal ’G’.


Nilai:

3.2 Hasil Simulasi

Dengan menggunakan Simulator Tool pada Software Quartus II, simulasikanlah rangka-
ian digital dari Latch SR di atas, dengan cara memberikan pola-pola masukan pada
terminal-terminal masukan ’S’, ’R’ dan ’G’ seperti ditunjukkan pada Gbr. 2(b). Anda
dapat secara bebas menentukan lebar waktu timing simulasi sepanjang pola-pola yang
Anda berikan memiliki skala yang mirip seperti pada Gbr. 2(b).

4 Merancang Latch D Gated

4.1 Perancangan

Dengan menggunakan Software Quartus II, rancanglah rangkaian Latch-D yang memi-
liki terminal masukan ’G’ seperti ditunjukkan pada Gbr. 3(a).
Nilai:

4.2 Hasil Simulasi

Dengan menggunakan Simulator Tool pada Software Quartus II, simulasikanlah rangka-
ian digital dari Latch D Gated di atas, dengan cara memberikan pola-pola masukan
pada terminal-terminal masukan ’D’ dan ’G’ seperti ditunjukkan pada Gbr. 3(b).
Anda dapat secara bebas menentukan lebar waktu timing simulasi sepanjang pola-pola
yang Anda berikan memiliki skala yang mirip seperti pada Gbr. 3(b).

3
Praktikum Sistem Digital Latch dan Flipflop

S
D S’
Q D
G
G
Q
Q Q
R’
R
(a) Skematika (b) Diagram Pewaktu

Gbr. 3: Latch D (Set-Reset) dengan terminal ’G’.

5 Merancang Flipflop D Master-Slave

5.1 Perancangan

Dengan menggunakan Software Altera Quartus II, rancanglah rangkaian digital Master-
Slave Flipflop seperti ditunjukkan pada Gbr. 4(a). Flipflop D master-slave tersebut
bisa Anda desain dengan menggunakan simbol dari Latch D gated, atau langsung
dengan menduplikasi Latch D gated (Lihat Gbr. 3(a)) dan menyusunnya sesuai dengan
Gbr. 4(a).

D D Q D Q Q
CLK
CLK G G D
Q Q Q
Q
Q

(a) Skematika (b) Diagram Pewaktu

Gbr. 4: Flipflop D Master-Slave.


Nilai:

5.2 Hasil Simulasi

Lengkapilah Diagram Pewaktu seperti ditunjukkan pada Gbr. 4(b), dengan cara
memberikan diagram pewaktu terminal masukan ’D’ untuk kemudian mensimulasikan
rangkaian digital dari Flipflop D Master-Slave tersebut di atas. Berikan masukan digi-
tal dengan timing secara bebas sesuai dengan keinginan Anda, sedemikian hingga Anda
dapat memahami dengan jelas sifat-sifat dari Flipflop D Master Slave tersebut.

4
Praktikum Sistem Digital Latch dan Flipflop

5.3 Membuat Simbol

Setelah merancang dan mensimulasikannya, buatlah simbol untuk flipflop D master-


slave tersebut di atas. Simpan dan catat lokasi dari simbol tersebut.

6 Merancang Flipflop D Master-Slave dengan Ter-


minal PRESET dan CLEAR

6.1 Perancangan

Dengan menggunakan Software Altera Quartus II, rancanglah rangkaian digital Flipflop
D Master-Slave yang memiliki terminal masukan PRESET dan CLEAR seperti ditun-
jukkan pada Gbr. 5.

PRE

D
Q

CLK

CLR

Gbr. 5: Flipflop D Master-Slave dengan Terminal PRESET dan CLEAR.

6.2 Hasil Simulasi

Dengan menggunakan Simulator Tool dari Software Altera Quartus II, buatlah hasil
simulasi dengan menggunakan memberikan bentuk gelombang digital masukan PRE-
SET dan CLEAR secara bebas, sehingga Anda dapat melihat dan mengamati secara
langsung fungsi kedua terminal tersebut. Lengkapilah diagram pewaktu dari terminal
luaran flipflop tersebut yang ditunjukkan pada Gbr. 6!

5
Praktikum Sistem Digital Latch dan Flipflop

CLK
D
PRE
CLR
Q
Q

Gbr. 6: Diagram Pewaktu Flipflop D Master-Slave dengan Terminal PRE-


SET dan CLEAR.

6.3 Membuat Simbol

Setelah merancang dan mensimulasikannya, buatlah simbol untuk flipflop D master-


slave dengan terminal PRESET dan CLEAR tersebut di atas. Simpan dan catat lokasi
dari simbol tersebut.

7 Kesimpulan
Buatlah rangkuman kesimpulan dari apa yang telah Anda kerjakan! Kesimpulan yang
Anda susun mesti merangkum poin-poin berikut: Kesimpulan
• Perbedaan mendasar antara Latch dan Flipflop
• Struktur dasar dan sub-rangkaian dari Flipflop
• Manfaat terminal PRESET dan CLEAR pada flipflop
CATATAN: Gunakan lembaran tambahan untuk membuat kesimpulan dari laporan
hasil eksperimen Anda!

Anda mungkin juga menyukai