INTRODUCCIÓN
El informe presentado explica paso a paso como se podrían realizar las conexiones para
poder implementar un circuito que realice la operaciones se sumadora restadora mediante
el uso de un circuito integrado ,tomando como elemento principal el circuito sumando
restador 74LS83,este informe explica por medio de la lógica como convertir el sistema
binario que será aquel que se utilizara en la entrada ,a sistemas BCD que será el utilizado
en la salida de respuesta ,es necesario identificar paso a paso los bloqueos que serán
utilizados para la unión de todo el circuito.
Las compuertas lógicas son las componentes fundamentales de los circuitos digitales. Estas
ejecutan las funciones básicas del álgebra de Boole a partir de cifras en código binario.
Esta estructura, desarrollada por George Boole en los años 1830s, se encuentra a la base de
los sistemas informáticos actuales, los cuales opera exclusivamente con cantidades
numéricas (codificadas en binario) (Floyd, 2006)
La lógica combinatoria es la lógica última y como tal puede ser un modelo simplificado
del cómputo, usado en la teoría de computabilidad (el estudio de qué puede ser computado)
y la teoría de la prueba (el estudio de qué se puede probar matemáticamente). (Floyd,
2006)
2. ABSTRACT
The report presented explains step by step how the connections could be made in order to
implement a circuit that performs the additive operations by using an integrated circuit,
taking as a main element the circuit adding 74LS83 subtractor, this report explains by
means of the logic how to convert the binary system that will be used in the input, BCD
systems that will be used in the response output, it is necessary to identify step by step the
locks that will be used for the union of the entire circuit.
Logic gates are the fundamental components of digital circuits. These execute the basic
functions of the Boolean algebra from figures in binary code. This structure, developed by
George Boole in the 1830s, is at the base of current computer systems, which operate
exclusively with numerical quantities (encoded in binary). (Floyd, 2006)
The combinatorial logic is the ultimate logic and as such can be a simplified model of
computation, used in the theory of computability (the study of what can be computed) and
the theory of the test (the study of what can be proved mathematically). (Floyd, 2006)
3. TÉRMINOS Y DEFINICIONES
Sumador:
Un sumador es un circo lógico que calcula la operación suma. En los computadores
modernos se encuentra en lo que se denomina Unidad aritmética lógica (ALU)
Generalmente realizan las operaciones aritméticas en código binario decimal o BCD
exceso 3, por regla general los sumadores emplean el sistema binario. En los casos en los
que se esté empleando un complemento a dos para representar números negativos el
sumador se convertirá en un sumador-restador. (Ronald J. Tocci l, 2003)
Restador:
Un restador es un circuito lógico que calcula la operación resta. Para realizar la resta se
coloca el numero binario del primer operando (minuendo) en los interruptores A1, A2, A3,
A4 y el numero binario del segundo operando (sustraendo) en los interruptores B1, B2, B3
y B4.El interruptor S/R (suma/ resta) se coloca hacia la posición de resta, enviando un nivel
lógico 1 al Cin del primer bloque y configurando el B4 inversor/buffer compuesto por las
compuertas EXOR como inversor. Timothy Maloney (2014)
Sumador /Restador:
Sumador/Restador de dos números de 4 bits .El circuito debe sumar o restar dos números
codificados en complemento a 2 con 4 bits y cuyos valores estarán determinados por la
posición de los interruptor el cual será un cable cuya función será el de sumar si va
conectado a tierra (-) y restar si va corriente (+). (Nelson P. Victor, 2006)
Restador completo:
Un restador completo es un circuito combinacional que lleva a cabo una sustracción entre
dos bits, tomando en cuenta que un 1 se ha tomado por una etapa significativa más baja.
Este circuito tiene tres entradas y dos salidas. Las entradas x, y, z, denotan al minuendo,
sustraendo y a la toma previa, respectivamente. Las dos salidas,D y B, representan la
diferencia y la salida tomada, respectivamente. La tabla de verdad para el circuito es como
sigue:
Ilustración 1
Restador completo
Los ocho renglones bajo las variables de entrada designan las combinaciones posibles de
1 y 0 que pueden tomar las variables binarias. (Nelson P. Victor, 2006)
Ilustración 2
Decodificadores BCD – 7447
Sumador 7483
El Sumando 7483 permite operar con números decimales equivalentes igual eso inferiores
a 15. Por esta razón, es necesario conectar varios circuitos en cascada cuando la suma que
se desea realizar esté formada por operandos más elevados. En la ilustración se muestra
un dispositivo formado por dos circuitos del tipo 7483 que permite sumar números binarios
de ocho bits o, lo que es equivalente, sumar números decimales (convenientemente
codificados) comprendidos entre 0 y 255. Cuando los sumandos sean superiores a este
número, será necesario conectar, de forma semejante, tres, cuatro o más sumadores. Floyd,
T. (2006)
Ilustración 3
Sumador 7483
Compuertas: AND– 7408
La compuerta AND produce la multiplicación lógica AND esto es, la salida es 1 si la
entrada A y la entrada B están ambas en el binario 1: de otra manera, la salida es 0.Estas
condiciones también son especificadas en la tabla de verdad para la compuerta AND.
El símbolo de operación algebraico de la función AND es el mismo que el símbolo de la
multiplicación de la aritmética ordinaria (*).Las compuertas AND pueden tener más de dos
entradas y por definición, la salida es 1 si todas las entradas son 1 .Floyd, T. (2006)
Ilustración 4
Compuertas: AND – 7408
Compuerta: OR – 7432
La puerta OR o compuerta OR es una puerta lógica digital que implementa la disyunción
lógica -se comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando todas
sus entradas están en 0 (cero) o en BAJA, su salida está en 0 o en BAJA, mientras que
cuando al menos una o ambas entradas están en 1 o en ALTA, su SALIDA va a estar en 1
o en ALTA. En otro sentido, la función de la compuerta OR efectivamente encuentra
el máximo entre dos dígitos binarios, así como la función AND encuentra el mínimo.
Floyd, T. (2006)
Ilustración 5
Compuertas: OR – 7432
Compuerta: XOR – 7486
La puerta lógica OR-exclusiva, más conocida por su nombre en inglés XOR, realiza la
función booleana A'B+AB'; su símbolo es (signo más "+" inscrito en un círculo). Floyd, T.
(2006)
Ilustración 6
Compuerta: XOR – 7486
Compuerta: NOT – 7404
La puerta lógica NO (NOT en inglés) realiza la función booleana de inversión o negación
de una variable lógica. Una variable lógica A a la cual se le aplica la negación se pronuncia
como "no A" o "A negada". Floyd, T. (2006)
Ilustración 7
Compuerta: NOT – 7404
Display 7 Segmentos (ánodo común)
El display ánodo común es aquel cuyos ánodos están conectados al mismo punto. Este tipo
de display es controlado por ceros, es decir que el microcontrolador o microprocesador, le
asigna a cada segmento un cero lógico (también llamada tierra digital). El esquema o
diagrama del display de 7 segmentos en ánodo común es Ronald J. Tocci (2003)
Ilustración 8
Display 7 Segmentos (ánodo común)
4. OBJETIVO
Implementar un sistema sumador restador de cuatro por tres bits en un protoboard.
El objetivo del presente trabajo es identificar los elementos y circuitos integrados
necesarios para la implementación de este sistema y familiarizarnos con los elementos
digitales y su funcionamiento como sumadores restadores, circuitos integrados, etc.
5. MATERIALES
5.1. Protoboard
5.2. Dip switch de 4 entradas y
5.3. 1 Dip switch de 2 entradas
5.4. 4 Decodificadores BCD -7447
5.5. 2 Sumadores 7483
5.6. Compuertas: AND – 7408, OR – 7432, XOR – 7486, NOT – 7404.
5.7. 4 Display 7 Segmentos (ánodo común).
5.8. 9 Resistencias de 4,7 Kilo Ohmios
5.9. Cable
5.10. Fuente 5 Voltios
6. Método y procedimiento
6.1. Para realizar la implementación del circuito es necesario realizar una tabla de
verdad donde indique los valores de las entradas y salidas para el restador tomando
en cuenta que las entradas son números de 4 bits.
6.2. El resultado del mapa K es una función lógica con la que funciona el circuito.
6.3. Posteriormente se realiza la implementación del circuito con compuertas.
6.4. Para realizar las operaciones aritméticas suma y resta de 4 bits por medio de un
circuito electrónico, se requiere de dos dipswitch de 4 entradas que permita ingresar
valores 1 y 0 al circuito. De este modo puede conectarlo a un decodificador BCD
7447 y conectarlo a un display 7
6.5. Los 4 bits del primer dipswitch se conectan directamente a la compuerta 7483,
mientras que los 4 bits del segundo dipswitch se hacen pasar por una compueta OR-
exclusiva 7486. La función que tiene la 7486 es cambiar los 1 por 0 y los ceros por
1, procedimiento que se requiere para realizar la resta.
6.6. Por otro lado se debe montar un mecanismo de control (bit 1 o 0) que permita operar
con la suma y la resta en el momento en que se requiera, cuando el mecanismo este
en 0 hace la suma y cuando este en 0 realiza la resta, esto se hace mediante la
conexión de un dipswitch de una entrada.
6.7. Luego para conectar el integrado 7483 en paralelo con otro 7483 realiza las
conexiones respectivas como se muestra en el diagrama. Conecte la compuerta
AND 7408 de las salidas del prime sumador 7483, las salidas de esta compuerta se
conectan a una compuerta OR 7432, y de nuevo se conecta a otra compuerta OR,
la salida de esta se lleva a la entrada 11 y 7 del segundo sumador. Del dipswitch de
control debe conectarse una compuerta Not 7404, y esta va a una And.
6.8. Por ultimo haga las conexiones respectivas a los codificadores BCD 7447
7. Discusión
La implementación del circuito sirve para entender la transformación desde binario a
decimal y la realización de operaciones básicas, para lo que se debe conectar los
dispositivos siguiendo el manual de cada elemento, y con un orden lógico, es decir aparte
de armar el esquema, hay que revisar el data sheet, con lo que armar el circuito será como
hacer un rompecabezas. Hay que tener en cuenta que hay diversas maneras de obtener el
mismo resultado, es decir existen diversidad de fuentes: libros, internet, papers, etc.
Además del criterio propio para la resolución del mismo problema (Boylestad, 2009).
Ilustración 9
Conexión básica de dispositivo electrónico
El criterio de que la resta se puede realizar como una suma, pero teniendo en cuenta el
carry es muy útil, puesto que de este modo con solo cambiar la polaridad en el integrado
de salida de la operación suma, se obtendrá una resta (Boylestad, 2009).
Ilustración 10
Modelo resta Comp. 2
Ilustración 11
Computadora año 60´s
8. Conclusiones
8.1. Para esta práctica se tomó en cuenta que el minuendo siempre debe ser mayor al
sustraendo pero para implementar este sistema y mejorar el circuito se puede
implementar un comparador de magnitudes porque asi aumentamos la
funcionalidad del circuito restador.
Ilustración 12
Restador de 4 bits en Proteus
Ilustración 13
Circuito en Protobar
BIBLIOGRAFÍA: