Anda di halaman 1dari 5

Assignment : Tugas 2 : Prinsip Gerbang Logika CMOS

User : Galih Wicaksono Galih


NIM : 141945910616

Title : Tugas 2 : Prinsip Gerbang Logika CMOS


From October 01, 2016 at 10:52 PM until October 06, 2016 at 11:59 PM
Submission type : File (file required, description text optional)
Submission visibility : Only visible for teacher(s) and submitter(s)
Assignment type : Individual
Allow late upload : Users can not submit after end date

Description

1. Jalskan Prinsip NMOS dan PMOS sebagai saklar! Apakah yang membedakan
keduanya?
2. Jelaskan prinsip jaringan logika menggunakan pasangan transistor NMOS
dan PMOS atau yang disebut dengan Complementary MOS (CMOS)?
3. Berikan dua contoh rangkaian gerbang logika dasar menggunakan prinsip
CMOS? Jelaskan cara kerjanya!

Jawab

1. Prinsip operasi NMOS sebagai Saklar


 Transistor beroperasi dengan mengontrol tegangan VG di terminal Gate
(G)
 Jika VG low, tidak ada koneksi antara terminal Source (S) dan Drain (D).
Transistor mati (off)
 Jika VG high, transistor hidup (on). Seolah seperti saklar tertutup antara
terminal Source (S) dan Drain (D)
Prinsip operasi PMOS sebagai Saklar
 Transistor beroperasi dengan mengontrol tegangan VG di terminal Gate
(G)
 Jika VG low, tidak ada koneksi antara terminal Source (S) dan Drain (D).
Transistor mati (off)
 Jika VG high, transistor hidup (on). Seolah seperti saklar tertutup antara
terminal Source (S) dan Drain (D)

Beda prinsip NMOS dan PMOS


 Saat transistor NMOS on, maka terminal drainnya pulled-down ke Gnd
o Saat NMOS off, maka terminal VD mengambang (floating)
 Saat transistor PMOS on, maka terminal drainnya pulled-up ke VDD
o Saat PMOS off, maka terminal VD mengambang (floating)
 Disebabkan cara operasi transistor:
o Transistor NMOS tidak dapat digunakan untuk mendorong terminal
drainnya secara penuh ke VDD
o Transistor PMOS tidak dapat digunakan untuk mendorong terminal
drainnya secara penuh ke GND
2. Gerbang pasangan NMOS dan PMOS
o transistor NMOS membentuk pull-down network (PDN)
o transistor PMOS membentuk pull-up network (PUN)
 Fungsi yang direalisasikan dengan PDN dan PUN adalah saling
berkomplemen satu dengan yang lain
 PDN dan PUN mempunyai jumlah transistor yang sama
o Disusun sehingga kedua jaringan adalah dual satu sama lain
o Dimana PDN mempunyai transistor NMOS secara seri, maka PUN
mempunyai PMOS secara paralel dan sebaliknya

Untuk semua valuasi sinyal


masukan:
 PDN menarik Vf ke
Gnd (pull-down);
atau
 PUN menarik Vf ke
VDD (pull-up)
3. Contoh rangkaian gerbang logika dasar menggunakan prinsip CMOS
a. Gerbang NOT CMOS : Diimplementasikan dengan 2 transistor

 Saat masukan x = 0, maka transistor T1 akan ON dan T2 akan OFF


o Arus mengalir dari VDD ke Vf , sehingga tegangan Vf = VDD atau f = 1
 Saat masukan x = 1, maka transistor T1 akan OFF dan T2 akan ON
o Arus mengalir dari GND ke Vf , sehingga tegangan Vf = GND atau f = 0
 Perilaku rangkaian CMOS tersebut adalah sama dengan
 fungsi logika NOT, f = x’. Jika x = 0 maka f = 1, dan jika x = 1 maka f = 0

b. Gerbang NAND CMOS : Diimplementasikan dengan 4 transistor


c. Gerbang NOR CMOS : Diimplementasikan dengan 4 transistor

d. Gerbang AND CMOS : Diimplementasikan dengan 6 transistor


f = x1x2 = (x1”x2”) = NOT (NAND(x1; x2))

e. Gerbang OR CMOS : Diimplementasikan dengan 6 transistor


f = x1 + x2 = (x1” + x2”) = NOT (NOR(x1; x2))

Anda mungkin juga menyukai